PL60653B1 - - Google Patents
Download PDFInfo
- Publication number
- PL60653B1 PL60653B1 PL122624A PL12262467A PL60653B1 PL 60653 B1 PL60653 B1 PL 60653B1 PL 122624 A PL122624 A PL 122624A PL 12262467 A PL12262467 A PL 12262467A PL 60653 B1 PL60653 B1 PL 60653B1
- Authority
- PL
- Poland
- Prior art keywords
- relay
- contact
- logical
- winding
- input
- Prior art date
Links
- 238000000034 method Methods 0.000 claims description 8
- 238000004804 winding Methods 0.000 claims description 7
- 230000005284 excitation Effects 0.000 description 3
- 238000005516 engineering process Methods 0.000 description 1
- 230000004907 flux Effects 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
Description
Opublikowano: 31.VIII.1970 60653 KI. 21 a1, 36/1* MKP H 01 h, 51/02 UKO Wspóltwórcy wynalazku: Andrzej Stankiewicz, Jerzy Guzewicz, Ryszard Wróblewski Wlasciciel patentu: Instytut Lacznosci, Warszawa (Polska) Sposób realizacji iloczynu logicznego w przekaznikowym module logicznym Przedmiotem wynalazku jest sposób realizacji iloczynu logicznego w przekaznikowym module lo¬ gicznym wchodzacym w sklad szeregu logicznego zlozonego z funkltorów logicznych, elementów pa¬ mietaj acych, elementów opózniajacych, generatora pojedynczego impulsu, jak równiez bramki impul¬ sowej, który to .szereg logiczny jest przeznaczony do wykorzystania w sieciach logicznych teletechind- ki i automatyki, w szczególnosci zas do 'róznego rodzaju przyrzadów kointrolmo-badaniowych w cen¬ tralach telefonicznych z przestrzennym podzialem dróg polaczeniowych.Znany i stosowany dotychczas uklad przekazni¬ kowego modulu logicznego jest pokazany na fig. 1.Uklad ten jest oparty na jednym dwuuzwoijenio- wym przekazniku z dzielonym obwodem magne¬ tycznym. W tym znanym ukladzie sygnal wejsciowy pojawia sie na zacisku wyjsciowym W w przypad¬ ku równoczesnego .podania obu sygnalów wejscio¬ wych na zaciski wejsciowe A i B. Podanie jednego tylko sygnalu wejsciowego nie wytwarza strumienia magnetycznego o wartosci niezbednej do zadziala¬ nia przekaznika, w wyniku czego zestyk przekazni¬ ka nie moze podac sygnalu wyjsciowego.Sposób realizacji iloczynu logicznego wedlug opi¬ sanego wyzej znanego ukladu modulu logicznego jest obarczony powazna wada poniewaz wymaga specjalnej konstrukcji obwodu magnetycznego, co znacznie zwieksza wymiary geometryczne modulu i komplikuje technologie jego wytwarzania. 10 15 20 30 Celem wynalazku jest znalezienie sposobu reali¬ zacji iloczynu logicznego nie posiadajacego wad ukladu wedlug znanych sposobów. Czyli podanie maksymalnie oszczednego i prostego sposobu mno¬ zenia logicznego dla przekaznikowego modulu, Cel ten osiagnieto przez wprowadzenie jednego z dwóch sygnalów podlegajacych mnozeniu na . punkt polaczony B z uzwojeniem jednouzwojenio- wym jednoizestyikowego przekaznika przylaczonym do bieguna baterii —U zas drugi sygnal na punkt polaczony z jedna ze sprezyn A zestyku zwiernego tego przekaznika natomiast wynik mnozenia odczy¬ tuje sie w punkcie polaczonym z druga ze sprezyn zestyku W.Wynalazek zostanie blizej objasniony na przykla¬ dzie zastosowania sposobu uwidocznionym na ry¬ sunku, na którym fig. 1 przedstawia znany uklad modulu logicznego zas fig. 2 uklad wg wynalazku.Przekaznikowy modul wykonany wedlug sposobu realizacji iloczynu logicznego i pokazany na fig. 2 sklada sie z zestyku zwiernego 1 i uzwojenia wzbudzenia 2. Jedna ze sprezyn zestyku jest przy¬ laczona do zacisku wejsciowego A pozostala zas sprezyna jest przylaczona do zacisku wyjsciowego W. Jedna z koncówek uzwojenia wzbudzenia j^st przylaczona do drugiego zacisku wejsciowego B, pozostala zas koncówka wzbudzenia jest przy¬ laczona do minusa baterii zasilajacej — —U. Jak wynika z rysunku sygnal wyjsciowy (dodatni) po¬ jawia sie na zacisku wyjsciowym W jedynie w 6065360653 3 przypadku równoczesnej obecnosci obu sygnalów wejsciowych (dodatnich). Tym sposobem dana jest mozliwosc realizacji w zaleznosci od przyjetej kon- wpincii funkcji logicznej iloczynu lub sumy. PL PL
Claims (2)
1. Zastrzezenie patentowe Sposób realizacji iloczynu logicznego w przekaz¬ nikowym module logicznym znamienny tym, ze je¬ den z dwóch sygnalów podlegajacych mnozeniu wprowadza sie na punkt polaczony (B) z uzwoje¬ niem jedinouzwojeniowago jednozestykowego prze¬ kaznika przylaczonym do bieguna baterii (—U) zas drugi sygnal na punkt polaczony z jedna ze spre¬ zyn (A) zestyku zwierczego tego przekaznika, na¬ tomiast wynik mnozenia odczytuje sie w punkcie polaczonym z druga ze sprezyn zestyku (W). Wejscie A o Aa Wyjscie W ^B o Wejscie B o+u o-u Fig. 1 Wsi, Ws :¦",:¦¦ ,¦ yscie Af ( ( ( ) NTT[ y Wyjscie W Fig.
2. ZG „Ruch" W-wa, zam. 569-70, nakl. 220 egz*, PL PL
Publications (1)
| Publication Number | Publication Date |
|---|---|
| PL60653B1 true PL60653B1 (pl) | 1970-06-25 |
Family
ID=
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| GB801644A (en) | Improvements in or relating to relay devices employing transistors | |
| GB341801A (en) | Improvements in or relating to electrical timing arrangements | |
| PL60653B1 (pl) | ||
| GB919235A (en) | Magnetic devices | |
| US3182226A (en) | Reed relay | |
| US2927220A (en) | Exclusive or function magnetic circuit | |
| US3030519A (en) | "and" function circuit | |
| US3393351A (en) | Relay flip-flop utilizing two relays | |
| SU762188A1 (ru) | РЕЛЕЙНЫЙ ЛОГИЧЕСКИЙ МОДУЛЬ ВПТб | |
| US3356909A (en) | Coincident pulse operated switching means | |
| US2963686A (en) | Data storage apparatus | |
| US3214522A (en) | Relay arrangement for the reception and repetition of impulse trains | |
| SU476688A1 (ru) | Удвоитель частоты следовани импульсов | |
| US3217300A (en) | Multi-apertured magnetic logic device | |
| SU624313A1 (ru) | Переключатель элекрических цепей | |
| US3307158A (en) | Multi-aperture core gate circuits | |
| US3233062A (en) | Sealed contact device with ferrite elements | |
| US3070781A (en) | Magnetic core time basis devices | |
| SU132688A1 (ru) | Устройство дл селекции импульсов с заданным диапазоном интервалов между ними | |
| PL72995B2 (pl) | ||
| PL117749B1 (en) | Contactless thyristor direct current relay with memoryt'ju | |
| SU894871A1 (ru) | Релейный триггер | |
| SU1136228A1 (ru) | Коммутатор электрических цепей | |
| SU1058062A1 (ru) | Релейный логический модуль | |
| SU142819A1 (ru) | Ферритовый переключатель |