PL209487B1 - Układ sterowania stycznikiem - Google Patents
Układ sterowania stycznikiemInfo
- Publication number
- PL209487B1 PL209487B1 PL378184A PL37818405A PL209487B1 PL 209487 B1 PL209487 B1 PL 209487B1 PL 378184 A PL378184 A PL 378184A PL 37818405 A PL37818405 A PL 37818405A PL 209487 B1 PL209487 B1 PL 209487B1
- Authority
- PL
- Poland
- Prior art keywords
- contactor
- output port
- current amplifier
- contactor control
- flop
- Prior art date
Links
- 238000010586 diagram Methods 0.000 description 1
- 230000001360 synchronised effect Effects 0.000 description 1
Landscapes
- Control By Computers (AREA)
Description
Przedmiotem wynalazku jest układ sterowania stycznikiem, stosowany zwłaszcza w zabezpieczeniach pracujących w warunkach silnych zakłóceń.
Znane rozwiązania układu sterowania stycznikiem składają się z pojedynczego portu wyjściowego układu mikroprocesorowego, który steruje za pomocą stanu logicznego wzmacniaczem prądowym dołączonym do cewki stycznika. Wadą takiego rozwiązania jest zmiana stanu podczas inicjacji systemu mikroprocesorowego.
Inne znane rozwiązania zbudowane są z portu wyjściowego układu mikroprocesorowego, którego dwie linie sterujące są dołączone do przerzutnika, do którego dołączony jest wzmacniacz prądowy połączony z cewką stycznika. Sterowanie stycznikiem odbywa się za pomocą generowanych na liniach portu wyjściowego impulsów, które zmieniają stan przerzutnika. Wadą takiego rozwiązania jest podatność na zakłócenia wywołujące przypadkowe impulsy w liniach sterujących i w konsekwencji zmiany stanu stycznika.
Układ sterowania stycznikiem według wynalazku zbudowany jest z portu wyjściowego układu mikroprocesorowego, którego dwie linie sterujące są dołączone do przetwornika szeregoworównoległego, do którego dołączony jest dekoder poleceń, którego dwa wyjścia odpowiadające poleceniom „otwórz” i „zamknij” dołączone są do przerzutnika, do którego dołączony jest wzmacniacz prądowy połączony z cewką stycznika.
Sterowanie stycznikiem odbywa się za pomocą generowanych, na liniach portu wyjściowego układu mikroprocesorowego, ciągów wzajemnie zsynchronizowanych impulsów, które zmieniane są w przetworniku szeregowo-równoległ ym na sł owo podawane na wejś cie dekodera poleceń . Jeś li sł owo ma prawidłową postać, zostaje w dekoderze zinterpretowane jako polecenie i powoduje zmianę stanu wyjść dekodera odpowiadających poleceniom „otwórz” i „zamknij”. Każde błędne słowo podane na wejście dekodera poleceń nie wywołuje zmiany stanu wyjść. Zmiana stanu wyjść dekodera poleceń powoduje zmianę stanu przerzutnika, który przez wzmacniacz prądowy steruje stycznikiem.
Zaletą układu według wynalazku jest odporność na pojawianie się zakłóceń na liniach sterujących i niewrażliwość na zmiany stanu portów wyjściowych mikroprocesora podczas inicjacji systemu.
Przedmiot wynalazku przedstawiony jest w przykładzie wykonania na rysunku, w postaci schematu.
Układ sterowania stycznikiem według wynalazku składa się z portu wyjściowego układu mikroprocesorowego PW dołączonego do przetwornika szeregowo-równoległego PSR, który jest połączony z dekoderem poleceń DP. Wyjścia dekodera poleceń DP są dołączone do przerzutnika P, którego wyjście jest połączone ze wzmacniaczem prądowym WP a wyjście wzmacniacza prądowego WP jest dołączone do stycznika ST.
Claims (1)
- Układ sterowania stycznikiem składający się z portu wyjściowego układu mikroprocesorowego, przerzutnika, wzmacniacza prądowego i stycznika, znamienny tym, że dwie linie sterujące portu wyjściowego układu mikroprocesorowego (PW), są dołączone do przetwornika szeregowo-równoległego (PSR), do którego dołączony jest dekoder poleceń (DP), którego dwa wyjścia odpowiadające poleceniom „otwórz i „zamknij” dołączone są do przerzutnika (P), do którego wyjścia dołączony jest wzmacniacz prądowy (WP) połączony z cewką stycznika (ST).
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| PL378184A PL209487B1 (pl) | 2005-11-30 | 2005-11-30 | Układ sterowania stycznikiem |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| PL378184A PL209487B1 (pl) | 2005-11-30 | 2005-11-30 | Układ sterowania stycznikiem |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| PL378184A1 PL378184A1 (pl) | 2007-06-11 |
| PL209487B1 true PL209487B1 (pl) | 2011-09-30 |
Family
ID=43015002
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| PL378184A PL209487B1 (pl) | 2005-11-30 | 2005-11-30 | Układ sterowania stycznikiem |
Country Status (1)
| Country | Link |
|---|---|
| PL (1) | PL209487B1 (pl) |
-
2005
- 2005-11-30 PL PL378184A patent/PL209487B1/pl not_active IP Right Cessation
Also Published As
| Publication number | Publication date |
|---|---|
| PL378184A1 (pl) | 2007-06-11 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| USD745044S1 (en) | Portion of a window treatment control having an icon | |
| PH12019501747A1 (en) | Selectors for nozzles and memory elements | |
| US20160103773A1 (en) | Dynamically addressable master-slave system and method for dynamically addressing slave units | |
| WO2014134016A3 (en) | Multiple processor motor control for modular surgical instruments | |
| MX2015005072A (es) | Sistema de motor en ralenti para vehiculos sin presencia del conductor. | |
| JP2010256968A5 (pl) | ||
| JP2011061351A5 (pl) | ||
| MX2011012429A (es) | Diferencial de traba controlado electrónicamente que tiene arnés de cables de control de lógica. | |
| WO2014175089A1 (ja) | フェイルセーフ回路 | |
| ATE537687T1 (de) | Selektive steuerung von beleuchtungseinrichtungen | |
| TWI266332B (en) | Redundancy circuit in semiconductor memory device | |
| ATE443914T1 (de) | Multi-input-kreis | |
| PL209487B1 (pl) | Układ sterowania stycznikiem | |
| JP2008258701A5 (pl) | ||
| WO2011066027A3 (en) | Detonation control system | |
| PL1842216T3 (pl) | Urządzenie kontrolne obrotowe | |
| JP6099839B2 (ja) | 入出力機器 | |
| BRPI0519203A2 (pt) | detonador piro-eletrânico | |
| JP2015032451A5 (pl) | ||
| ATE416821T1 (de) | Verbesserte zerebrale elektrostimulationsvorrichtung | |
| JP2007124084A5 (pl) | ||
| TW200746599A (en) | PWM circuit and PWM integrated circuit for use in PWM circuit | |
| TW200721676A (en) | Triplet value pulse generating circuit | |
| TW200744322A (en) | Phase-frequency detector capable of reducing dead-zone range | |
| JP6115155B2 (ja) | 給湯器システム |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| LAPS | Decisions on the lapse of the protection rights |
Effective date: 20131130 |