PL207622B1 - Zasilacz świetlówki z regulacją jasności - Google Patents

Zasilacz świetlówki z regulacją jasności

Info

Publication number
PL207622B1
PL207622B1 PL377956A PL37795605A PL207622B1 PL 207622 B1 PL207622 B1 PL 207622B1 PL 377956 A PL377956 A PL 377956A PL 37795605 A PL37795605 A PL 37795605A PL 207622 B1 PL207622 B1 PL 207622B1
Authority
PL
Poland
Prior art keywords
input
output
resistor
frequency
fluorescent lamp
Prior art date
Application number
PL377956A
Other languages
English (en)
Other versions
PL377956A1 (pl
Inventor
Władysław Wielich
Jacek Szupryciński
Dariusz Sosiński
Karol Zielke
Original Assignee
Emc Spółka Z Ograniczoną Odpowiedzialnością
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Emc Spółka Z Ograniczoną Odpowiedzialnością filed Critical Emc Spółka Z Ograniczoną Odpowiedzialnością
Priority to PL377956A priority Critical patent/PL207622B1/pl
Publication of PL377956A1 publication Critical patent/PL377956A1/pl
Publication of PL207622B1 publication Critical patent/PL207622B1/pl

Links

Landscapes

  • Circuit Arrangements For Discharge Lamps (AREA)
  • Circuit Arrangement For Electric Light Sources In General (AREA)

Abstract

Układ rozwiązuje problem regulacji oświetlenia jarzeniowego za pomocą dostępnych ściemniaczy oświetlenia żarowego. Zasilacz świetlówki z regulacją jasności jest wyposażony w mostek (M) prostowniczy z elementami filtrującymi, do którego jest podłączony układ stabilizacji napięcia z korekcją pobieranego prądu (PFC), a do niego jest podłączony układ zasilania częstotliwościowego świetlówki (UZS), do którego podłączona jest świetlówka (L). Układ ten jest wyposażony w wejście częstotliwościowe (IN), wejście blokowania jednoczesnego załączenia kluczy (DT) oraz wyjście zasilania wewnętrznego (UZW). Do wejścia częstotliwościowego (JN) układu zasilania częstotliwościowego świetlówki (UZS) podłączony jest dzielnik częstotliwości ( DZ), do którego jest podłączony przetwornik napięcie - częstotliwość (UF), a do tego przetwornika podłączone jest wyjście (W) wzmacniacza (K). Wyjście (W) tego wzmacniacza jest podłączone z wejściem odwracającym (-W) za pośrednictwem kondensatora kształtowania charakterystyki (C1), a z kolei wejście odwracające(-W) jest podłączone przez rezystor kształtowania charakterystyki (R1) do rezystora pomiarowego prądu (R1). Rezystor ten jest włączony jednym wyprowadzeniem do punktu odniesienia (O), a drugim do katody pierwszej diody pomiarowej (DP1), której anoda jest podłączona do końcówki żarnika świetlówki (L), a ponadto do punktu odniesienia (O) jest podłączona anoda drugiej diody pomiarowej (DP2), której katoda jest połączona do anody pierwszej diody pomiarowej (DP1). Wejście nieodwracające (+W) jest podłączone do wyjścia układu całkującego (UC) obciążonego rezystorem (RCC) przez rezystor polaryzacji wejścia wzmacniacza (R2). Wejście układu całkującego (UC) połączone jest do wyjścia analogowego o regulowanym wypełnieniu (PWM) mikroprocesorowego układu sterującego (MUS). Ponadto układ ten jest podłączony do wyjścia układu całkującego (UC) za pomocą rezystora zmiany charakterystyki (RH) oraz do wejścia blokowania jednoczesnego załączania kluczy (DT) za pośrednictwem wzmacniacza dopasowującego (WD). Wejście (S) mikroprocesorowego układu sterującego (MUS) jest podłączone do układu formowania impulsów (WDI), który jest podłączony do układu obciążenia aktywnego (UOA), a ten jest podłączony do dodatniego wyjścia (+A) mostka prostowniczego (M) oraz do zasilacza stabilizowanego (US). Wyjście zasilacza wewnętrznego (UZW) układu zasilania częstotliwościowego świetlówki (UZS) jest podłączone przez diodę (D1) do wejścia (USW) układu stabilizacji napięcia (US).

Description

Opis wynalazku
Przedmiotem wynalazku jest zasilacz świetlówki z regulacją jasności za pomocą ściemniacza oświetlenia żarowego.
Z amerykań skiego opisu patentowego nr 5,604,411 znany jest ukł ad zasilacza ś wietlówki z regulacją jasności, który jest podłączony swoim wejściem do źródła zasilania napięciem przemiennym za pośrednictwem ściemniacza oświetlenia żarowego zbudowanego w oparciu o triak i jest wyposażony w mostek prostowniczy z elementami filtrującymi, do którego jest podłączony układ stabilizacji napięcia z korekcją pobieranego prądu, a do niego jest podłączony układ zasilania częstotliwościowego świetlówki, do którego podłączona jest świetlówka .Do wyjścia mostka prostowniczego jest podłączony układ uśredniania napięcia, który steruje układem zasilania częstotliwościowego świetlówki, tak aby prąd świetlówki był proporcjonalny do wartości średniej za mostkiem. Na wartość tą wpływa ściemniacz oświetlenia żarowego. Stąd zmiany wysterowania ściemniacza powodują zmiany wartości średniej za mostkiem i stąd zmiany prądu świetlówki.
Wadą takiego rozwiązania jest uzależnienie prądu świetlówki od wartości średniej napięcia za mostkiem prostowniczym, gdyż występujące w otoczeniu mostka elementy przeciwzakłóceniowe zbliżają napięcie za mostkiem do wartości szczytowej i dlatego odtworzenie wartości średniej jest obarczone dużym błędem szczególnie dla wysterowania większego niż 50%. Ponadto utrudnione jest kształtowanie zależności jasności od wysterowania ściemniacza dla małych wartości wysterowania.
Zasilacz świetlówki z regulacją jasności według wynalazku jest podłączony swoim wejściem do źródła zasilania napięciem przemiennym za pośrednictwem ściemniacza oświetlenia żarowego i jest wyposażony w połączony ujemnym wyjściem do punktu odniesienia mostek prostowniczy z elementami filtrującymi, do którego jest podłączony układ stabilizacji napięcia z korekcją pobieranego prądu, a do niego jest podłączony układ zasilania częstotliwościowego świetlówki, do którego podłączona jest świetlówka. Zastosowany układ zasilania częstotliwościowego świetlówki wyposażony jest w wejście częstotliwościowe, wejście blokowania jednoczesnego załączenia kluczy oraz wyjście zasilania wewnętrznego. Do wejścia częstotliwościowego układu zasilania częstotliwościowego świetlówki podłączone jest wyjście dzielnika częstotliwości. Wejście tego dzielnika jest podłączone do wyjścia przetwornika napięcie - częstotliwość, którego wejście jest podłączone do wyjścia wzmacniacza.
Wyjście tego wzmacniacza jest podłączone z jego wejściem odwracającym za pośrednictwem kondensatora kształtowania charakterystyki, a z kolei wejście odwracające tego wzmacniacza jest podłączone przez rezystor kształtowania charakterystyki do rezystora pomiarowego prądu świetlówki. Rezystor ten jest włączony jednym wyprowadzeniem do punktu odniesienia, a drugim do katody pierwszej diody pomiarowej, której anoda jest podłączona do końcówki żarnika świetlówki, a druga dioda pomiarowa włączona jest anodą do punktu odniesienia i katodą do anody pierwszej diody pomiarowej. Ponadto wejście nieodwracające wzmacniacza jest podłączone do wyjścia układu całkującego obciążonego rezystorem poprzez rezystor polaryzacji wejścia wzmacniacza.
Wejście układu całkującego połączone jest do wyjścia analogowego o regulowanym wypełnieniu mikroprocesorowego układu sterującego, Ponadto układ ten jest podłączony do wyjścia układu całkującego za pomocą rezystora zmiany charakterystyki oraz do wejścia blokowania jednoczesnego załączania kluczy układu zasilania częstotliwościowego świetlówki za pośrednictwem wzmacniacza dopasowującego. Wejście mikroprocesorowego układu sterującego jest podłączone do wyjścia układu formowania impulsów, który jest podłączony swoim wejściem do układu obciążenia aktywnego. Układ ten jest podłączony swoim wejściem do dodatniego wyjścia mostka prostowniczego oraz swoim wyjściem do wejścia zasilacza stabilizowanego, którego wyjście jest zasilaniem logiki. Ponadto wyjście zasilacza wewnętrznego układu zasilania częstotliwościowego świetlówki jest podłączone przez diodę do wejścia układu stabilizacji napięcia tak aby przewodziła prąd od wyjścia zasilacza częstotliwościowego świetlówki do wejścia układu stabilizacji napięcia. Korzystnie jest gdy dzielnik częstotliwości jest jednostopniowy i zbudowany z przerzutnika typu D, Ponadto przetwornik napięcie - częstotliwość jest zbudowany w oparciu o bramkę logiczną inwertera z charakterystyką Schmitta, przy czym do kondensatora ustalającego częstotliwość jest przyłączony rezystor ustalający minimalną częstotliwość przyłączony drugim wyprowadzeniem do napięcia zasilania logiki oraz kolektor tranzystora przestrajania, który emiterem jest przyłączony przez pierwszy rezystor emiterowy do zasilania logiki, a bazą do zasilania logiki przez pierwszy rezystor dzielnika i do wejścia przetwornika napięcie - częstotliwość przez drugi rezystor dzielnika. Korzystnie jest gdy układ całkujący jest czwórnikiem zbudowanym z rezystora całkującego i kondensatora całkującego. Ponadto wzmacniacz dopasowujący jest zbudowany z pierwszego tranzystora wzmacniającego, który emiterem jest przyłączony do punktu
PL 207 622 B1 odniesienia, bazą do rezystora wejściowego, który drugim wyprowadzeniem stanowi wejście wzmacniacza dopasowującego, a kolektor jest podłączony do zasilania logiki poprzez pierwszy rezystor polaryzacji i do bazy drugiego tranzystora wzmacniającego. Tranzystor ten jest podłączony emiterem do punktu odniesienia, a jego kolektor stanowi wyjście wzmacniacza dopasowującego. Ponadto układ formowania Impulsów jest zbudowany z rezystora ograniczającego podłączonego do wejścia układu formowania impulsów i do diody Zenera, która anodą jest podłączona do pierwszego rezystora obciążającego i do rezystora filtrującego, którego drugie wyprowadzenie stanowi wyjście układu formowania impulsów. Równolegle do pierwszego rezystora obciążającego podłączony jest kondensator filtrujący. Ponadto układ obciążenia aktywnego zbudowany jest z rezystora polaryzacji i obciążenia połączonego jednym wyprowadzeniem do wejścia układu obciążenia aktywnego, a drugim do kolektora i bazy pierwszego tranzystora obciążającego, którego emiter jest podłączony do wyjścia układu obciążenia aktywnego przez drugi rezystor emiterowy. Do kolektora pierwszego tranzystora obciążającego podłączona jest baza tranzystora odwracającego, którego emiter jest podłączony do wyjścia układu obciążenia aktywnego przez trzeci rezystor emiterowy, o kolektor do wejścia układu obciążenia aktywnego przez drugi rezystor kolektorowy i do elektrody sterującej tranzystora kluczującego. Elektroda źródłowa tego tranzystora jest podłączona do wyjścia układu obciążenia aktywnego przez rezystor prądowego sprzężenia zwrotnego, a elektroda wyjściowa do wejścia układu obciążenia aktywnego przez rezystor obciążenia i jednocześnie stanowi wyjście synchronizacji układu obciążenia aktywnego.
Zaletą rozwiązania według wynalazku jest ustalanie czasu włączenia triaka w stosunku do czasu trwania połowy okresu napięcia zasilania i następnie w układzie mikroprocesorowym obliczenie wartości prądu, co umożliwia poprawne ustalenie wysterowania ściemniacza oraz precyzyjne skorygowanie charakterystyki regulacji jasności świecenia świetlówki.
Wynalazek zostanie bliżej objaśniony na przykładzie wykonania przedstawionym na rysunku, na którym fig. 1 przedstawia schemat blokowy zasilacza świetlówki z regulacją jasności, a pozostałe przedstawiają schematy ideowe poszczególnych bloków i tak fig. 2 przedstawia schemat ideowy dzielnika częstotliwości, fig. 3 przedstawia schemat ideowy zastosowanego przetwornika napięcie częstotliwość, fig. 4 przedstawia układ całkujący, fig. 5 przedstawia układ formowania impulsów, fig. 6 przedstawia wzmacniacz dopasowujący, a fig. 7 przedstawia układ obciążenia aktywnego.
Zasilacz świetlówki z regulacją jasności, który jest podłączony swoim wejściem WE do źródła zasilania napięciem przemiennym UZS za pośrednictwem ściemniacza oświetlenia żarowego UZS i jest wyposażony w połączony ujemnym wyjściem -A do punktu odniesienia O mostek prostowniczy M z elementami filtrującymi, do którego jest podłączony układ stabilizacji napięcia z korekcją pobieranego prądu PFC. Do tego układu jest podłączony układ zasilania częstotliwościowego świetlówki UZS, do którego podłączona jest świetlówka L. Układ ten jest wyposażony w wejście częstotliwościowe IN, wejście blokowania jednoczesnego załączenia kluczy DT oraz wyjście zasilania wewnętrznego UZW. Do wyjścia układu zasilania częstotliwościowego świetlówki UZS podłączona jest świetlówka L. Do wejścia częstotliwościowego JN układu zasilania częstotliwościowego świetlówki UZS podłączone jest wyjście dzielnika częstotliwości DZ, a wejście WEDZ tego dzielnika jest podłączone do wyjścia WYF przetwornika napięcie - częstotliwość UF. Wejście WEU tego przetwornika jest podłączone do wyjścia W wzmacniacza K. Wyjście W tego wzmacniacza jest podłączone z wejściem odwracającym za pośrednictwem kondensatora kształtowania charakterystyki C1, a z kolei wejście odwracające -W jest podłączone przez rezystor kształtowania charakterystyki R1 do rezystora pomiarowego prądu R1 świetlówki L. Rezystor ten jest włączony jednym wyprowadzeniem do punktu odniesienia O, a drugim do katody pierwszej diody pomiarowej DPI, której anoda jest podłączona do końcówki żarnika świetlówki L, a druga dioda pomiarowa DP2 włączona jest anodą do punktu odniesienia O i katodą do anody pierwszej diody pomiarowej DP1. Ponadto wejście nieodwracające +W wzmacniacza K jest podłączone do wyjścia układu całkującego UC obciążonego rezystorem RCC przez rezystor polaryzacji wejścia wzmacniacza R2. Wejście układu całkującego UC połączone jest do wyjścia analogowego o regulowanym wypełnieniu PWM mikroprocesorowego układu sterującego MUS. Układ ten jest podłączony do wyjścia WYC układu całkującego UC za pomocą rezystora zmiany charakterystyki RH oraz do wejścia blokowania jednoczesnego załączania kluczy DT układu zasilania częstotliwościowego świetlówki UZS za pośrednictwem wzmacniacza dopasowującego WD. Wejście S mikroprocesorowego układu sterującego MUS jest podłączone do wyjścia WYPI układu formowania impulsów WDI. Układ ten jest podłączony swoim wejściem WEDI do układu obciążenia aktywnego UOA, który jest podłączony swoim wejściem WA do dodatniego wyjścia +A mostka prostowniczego M oraz swoim wyjściem WS do wejścia USW zasilacza stabilizowanego US, którego wyjście jest zasilaniem logiki Uz.
PL 207 622 B1
Ponadto wyjście zasilacza wewnętrznego UZW układu zasilania częstotliwościowego świetlówki UZS jest podłączone przez diodę D1 do wejścia USW układu stabilizacji napięcia US, tak aby przewodziła prąd od wyjścia UZW zasilacza częstotliwościowego świetlówki UZS do wejścia USW układu stabilizacji napięcia US.
W opisanym zasilaczu układ stabilizacji napięcia z korekcją pobieranego prądu PFC jest typowym rozwiązaniem z zastosowaniem układu scalonego i jego otoczenia zalecanego przez producenta takiego układu np. L6562 prod. Thomson. Układ zasilania częstotliwościowego świetlówki jest typowym rozwiązaniem z zastosowaniem układu scalonego i jego otoczenia zalecanego przez producenta takiego układu np. L6384 prod. Thomson. Dzielnik częstotliwości DZ jest jednostopniowy tzn. dzieli częstotliwość przez dwa i jest zbudowany z przerzutnika typu D z połączeniem wyjścia nQ do wejścia D i wejściem CLK stanowiącym wejście WED. Przetwornik napięcie - częstotliwość UF jest zbudowany w oparciu o bramkę logiczną inwertera UU1 z charakterystyką Schmitta z kondensatorem ustalającym częstotliwość CU1 podłączonym między wejście inwertera i punkt odniesienia O oraz rezystorem RU1 i diodą rozładowania DU1 podłączonymi między wejście i wyjście inwertera UU1, przy czym do kondensatora ustalającego częstotliwość CU1 jest przyłączony rezystor ustalający minimalną częstotliwość RU2 przyłączony drugim wyprowadzeniem do napięcia zasilania logiki Uz oraz kolektor tranzystora przestrajania TU1, który emiterem jest przyłączony przez pierwszy rezystor emiterowy RU3 do zasilania logiki Uz, a bazą do zasilania logiki Uz przez pierwszy rezystor dzielnika RU4 i do wejścia przetwornika napięcie - częstotliwość UF przez drugi rezystor dzielnika RU5.
Układ całkujący UC jest czwórnikiem zbudowanym z rezystora całkującego RC1 i kondensatora całkującego RC1. Mikroprocesorowy układ sterujący MUS Jest zbudowany z zastosowaniem typowego układu scalonego mikroprocesora posiadającego wejścia i wyjścia cyfrowe oraz wyjście o ustalonej częstotliwości i zmiennym wypełnieniu tzw. pwm np. PIC12F683 prod. Mlcrochip. Wzmacniacz dopasowujący WD Jest zbudowany z pierwszego tranzystora wzmacniającego TW1, który emiterem jest przyłączony do punktu odniesienia O, bazą do rezystora wejściowego RW1, który drugim wyprowadzeniem stanowi wejście WEP wzmacniacza dopasowującego WD, a kolektorem do zasilania logiki Uz poprzez pierwszy rezystor polaryzacji RW2 i do bazy drugiego tranzystora wzmacniającego TW2, który jest podłączony emiterem do punktu odniesienia O. a kolektor stanowi wyjście WYD wzmacniacza dopasowującego WD. Układ formowania impulsów WD1 jest zbudowany z rezystora ograniczającego RDT podłączonego do wejścia WEDI układu formowania Impulsów WD1 i do diody Zenera DD1, która anodą jest podłączona do pierwszego rezystora obciążającego RD2 i do rezystora filtrującego RD3, którego drugie wyprowadzenie stanowi wyjście WYDI układu formowania impulsów WD1, a ponadto równolegle do pierwszego rezystora obciążającego RD2 podłączony jest kondensator filtrujący CD1. Układ obciążenia aktywnego UOA zbudowany jest z rezystora polaryzacji i obciążenia RWW1 połączonego jednym wyprowadzeniem do wejścia WA układu obciążenia aktywnego UOA, a drugim do kolektora i bazy pierwszego tranzystora obciążającego TWW1, którego emiter jest podłączony do wyjścia WS układu obciążenia aktywnego UOA przez drugi rezystor emiterowy RWW4, a ponadto do kolektora pierwszego tranzystora obciążającego (TWW1) podłączona jest baza tranzystora odwracającego TWW2, którego emiter jest podłączony do wyjścia WS układu obciążenia aktywnego UOA przez trzeci rezystor emiterowy RWW5, a kolektor do wejścia WA układu obciążenia aktywnego UOA przez drugi rezystor kolektorowy RWW2 i do elektrody sterującej tranzystora kluczującego TWW3, którego elektroda źródłowa jest podłączona do wyjścia WS układu obciążenia aktywnego UOA przez rezystor prądowego sprzężenia zwrotnego RWW6, a elektroda wyjściowa do wejścia WA układu obciążenia aktywnego UOA przez rezystor obciążenia RWW3 i jednocześnie stanowi wyjście synchronizacji WUOA układu obciążenia aktywnego UOA.
Zasilacz działa w ten sposób, że napięcie przemienne o regulowanej fazowo wartości dostarczone do wejścia WE jest wyprostowane przez mostek prostowniczy M i stabilizowane przez układ stabilizacji napięcia z korekcją pobieranego prądu PFC. Korekcja pobieranego prądu zapewnia odpowiednie obciążenie wprowadzane przez zasilacz. Stabilizowane napięcie służy do zasilania układu zasilania częstotliwościowego świetlówki UZS. Pętla sprzężenia zwrotnego złożona ze wzmacniacza K, przetwornika napięcie - częstotliwość UF, dzielnika częstotliwości DZ, układu zasilania częstotliwościowego świetlówki UZS i rezystora pomiarowego prądu R1 ustala wartość prądu świetlówki L proporcjonalnie do napięcia na wejściu nieodwracającym +W wzmacniacza K. Napięcie to jest uzyskiwane z wyjścia PWM mikroprocesorowego układu sterującego MUS za pośrednictwem układu całkującego UC. Jest ono wytwarzane zależnie od wypełnienia napięcia dostarczanego do wejścia WE zasilacza i dodatkowo jest korygowane przez przełączanie rezystora zmiany charakterystyki RH. Ponieważ wypełnienie ustawia się przez ściemniacz oświetlenia żarowego SOZ, to przez regulację tym ściemniaczem uzyskuje się regulację prądu świetlówki L, a stąd regulację jasności świetlówki.

Claims (7)

1. Zasilacz świetlówki z regulacją jasności, który jest podłączony swoim wejściem do źródła zasilania napięciem przemiennym za pośrednictwem ściemniacza oświetlenia żarowego i jest wyposażony w połączony ujemnym wyjściem do punktu odniesienia mostek prostowniczy z elementami filtrującymi, do którego jest podłączony układ stabilizacji napięcia z korekcją pobieranego prądu, a do niego jest podłączony układ zasilania częstotliwościowego świetlówki, do którego podłączona jest świetlówka, znamienny tym, że zastosowany układ zasilania częstotliwościowego świetlówki (UZS) wyposażony jest w wejście częstotliwościowe, (JN) wejście blokowania jednoczesnego załączenia kluczy (DT) oraz wyjście zasilania wewnętrznego (WZW), przy czym do wejścia częstotliwościowego (JN) podłączone jest wyjście dzielnika częstotliwości (DZ), a wejście (WEDZ) tego dzielnika jest podłączone do wyjścia (WYF) przetwornika napięcie - częstotliwość (UF), którego wejście (WEU) jest podłączone do wyjścia (W) wzmacniacza (K), a wyjście (W) tego wzmacniacza jest podłączone z wejściem odwracającym (-W) za pośrednictwem kondensatora kształtowania charakterystyki (C1), a z kolei wejście odwracające (-W) jest podłączone przez rezystor kształtowania charakterystyki (R1) do rezystora pomiarowego prądu (R1), który jest włączony jednym wyprowadzeniem do punktu odniesienia (O), a drugim do katody pierwszej diody pomiarowej (DP1), której anoda jest podłączona do końcówki żarnika świetlówki (L), a druga dioda pomiarowa (DP2) włączona jest anodą do punktu odniesienia (O) i katodą do anody pierwszej diody pomiarowej (DP1), a ponadto wejście nieodwracające (+W) wzmacniacza (K) jest podłączone do wyjścia układu całkującego (UC) obciążonego rezystorem (RCC) przez rezystor polaryzacji wejścia wzmacniacza (R2), a z kolei wejście układu całkującego (UC) połączone jest do wyjścia analogowego o regulowanym wypełnieniu (PWM) mikroprocesorowego układu sterującego (MUS), który ponadto jest podłączony do wyjścia układu całkującego za pomocą rezystora zmiany charakterystyki (RH) oraz do wejścia blokowania jednoczesnego załączania kluczy (DT) układu zasilania częstotliwościowego świetlówki (UZS) za pośrednictwem wzmacniacza dopasowującego (WD), a z kolei wejście (S) mikroprocesorowego układu sterującego (MUS) jest podłączone do wyjścia (WYDI) układu formowania impulsów (WDl), który jest podłączony swoim wejściem (WEDI) do układu obciążenia aktywnego (UOA), który jest podłączony swoim wejściem (WA) do dodatniego wyjścia (+A) mostka prostowniczego (M) oraz swoim wyjściem (WS) do wejścia (USW) zasilacza stabilizowanego (US), którego wyjście jest zasilaniem logiki (Uz), a ponadto wyjście zasilacza wewnętrznego (UZW) układu zasilania częstotliwościowego świetlówki (UZS) jest podłączone przez diodę (D1) do wejścia (USW) układu stabilizacji napięcia (US) tak aby przewodziła prąd od wyjścia (UZW) zasilacza częstotliwościowego świetlówki (UZS) do wejścia (USW) układu stabilizacji napięcia (US).
2. Układ według zastrz. 1, znamienny tym, że dzielnik częstotliwości (DZ) jest jednostopniowy i jest zbudowany z przerzutnika typu D.
3. Układ według zastrz. 1, znamienny tym, że przetwornik napięcie - częstotliwość (UF) jest zbudowany w oparciu o bramkę logiczną inwertera z charakterystyką Schmitta, przy czym do kondensatora ustalającego częstotliwość (CU1) jest przyłączony rezystor ustalający minimalną częstotliwość (RU2) przyłączony drugim wyprowadzeniem do napięcia zasilania logiki (Uz) oraz kolektor tranzystora przestrajania (TU1), który emiterem jest przyłączony przez pierwszy rezystor emiterowy (RU3) do zasilania logiki (Uz), a bazą do zasilania logiki (Uz) przez pierwszy rezystor dzielnika (RU4) i do wejścia przetwornika napięcie - częstotliwość (UF) przez drugi rezystor dzielnika (RU5).
4. Układ według zastrz. 1, znamienny tym, że układ całkujący (UC) jest czwórnikiem zbudowanym z rezystora całkującego (RC1) i kondensatora całkującego (RC1).
5. Układ według zastrz. 1, znamienny tym, że wzmacniacz dopasowujący (WD) jest zbudowany z pierwszego tranzystora wzmacniającego (TW1), który emiterem jest przyłączony do punktu odniesienia (O), bazą do rezystora wejściowego (RW1), który drugim wyprowadzeniem stanowi wejście (WEP) wzmacniacza dopasowującego (WD), a kolektor jest podłączony do zasilania logiki (Uz) poprzez pierwszy rezystor polaryzacji (RW2) i do bazy drugiego tranzystora wzmacniającego (TW2), który jest podłączony emiterem do punktu odniesienia (O), a jego kolektor stanowi wyjście (WYD) wzmacniacza dopasowującego (WD).
6. Układ według zastrz. 1, znamienny tym, że układ formowania impulsów (WDI) jest zbudowany z rezystora ograniczającego (RD1) podłączonego do wejścia (WEDI) układu formowania impulsów (WDl) i do diody Zenera (DD1), która anodą jest podłączona do pierwszego rezystora obciążającego (RD2) i do rezystora filtrującego (RD3), którego drugie wyprowadzenie stanowi wyjście (WYDI)
PL 207 622 B1 układu formowania impulsów (WDl), a ponadto równolegle do pierwszego rezystora obciążającego (RD2) podłączony jest kondensator filtrujący (CD1).
7. Układ według zastrz. 1, znamienny tym, że układ obciążenia aktywnego (UOA) zbudowany jest z rezystora polaryzacji i obciążenia (RWW1) połączonego jednym wyprowadzeniem do wejścia (WA) układu obciążenia aktywnego (UOA),a drugim do kolektora i bazy pierwszego tranzystora obciążającego (TWW1), którego emiter jest podłączony do wyjścia (WS) układu obciążenia aktywnego (UOA) przez drugi rezystor emiterowy (RWW4), a ponadto do kolektora pierwszego tranzystora obciążającego (TWW1) podłączona jest baza tranzystora odwracającego (TWW2), którego emiter jest podłączony do wyjścia (WS) układu obciążenia aktywnego (UOA) przez trzeci rezystor emiterowy (RWW5), a kolektor do wejścia (WA) układu obciążenia aktywnego (UOA) przez drugi rezystor kolektorowy (RWW2) i do elektrody sterującej tranzystora kluczującego (TWW3), którego elektroda źródłowa jest podłączona do wyjścia (WS) układu obciążenia aktywnego (UOA) przez rezystor prądowego sprzężenia zwrotnego (RWW6), a elektroda wyjściowa do wejścia (WA) układu obciążenia aktywnego (UOA) przez rezystor obciążenia (RWW3) i jednocześnie stanowi wyjście synchronizacji (WUOA) układu obciążenia aktywnego (UOA).
PL377956A 2005-11-03 2005-11-03 Zasilacz świetlówki z regulacją jasności PL207622B1 (pl)

Priority Applications (1)

Application Number Priority Date Filing Date Title
PL377956A PL207622B1 (pl) 2005-11-03 2005-11-03 Zasilacz świetlówki z regulacją jasności

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PL377956A PL207622B1 (pl) 2005-11-03 2005-11-03 Zasilacz świetlówki z regulacją jasności

Publications (2)

Publication Number Publication Date
PL377956A1 PL377956A1 (pl) 2007-05-14
PL207622B1 true PL207622B1 (pl) 2011-01-31

Family

ID=43014919

Family Applications (1)

Application Number Title Priority Date Filing Date
PL377956A PL207622B1 (pl) 2005-11-03 2005-11-03 Zasilacz świetlówki z regulacją jasności

Country Status (1)

Country Link
PL (1) PL207622B1 (pl)

Also Published As

Publication number Publication date
PL377956A1 (pl) 2007-05-14

Similar Documents

Publication Publication Date Title
US7688006B2 (en) Stepless dimming fluorescent lamp and ballast thereof
US8482219B2 (en) Driving circuit with dimming controller for driving light sources
US8044608B2 (en) Driving circuit with dimming controller for driving light sources
US7259527B2 (en) Stepped dimming ballast for fluorescent lamps
US6717374B2 (en) Microcontroller, switched-mode power supply, ballast for operating at least one electric lamp, and method of operating at least one electric lamp
EP2521423A2 (en) Circuits and methods for driving light sources
TW201401925A (zh) 適應於電子變壓器的led驅動電源
US20120038292A1 (en) Circuits and methods for driving light sources
EP2326145A1 (en) LED lamp and LED lamp module
JP2011108529A (ja) Led用電源回路
TW201410067A (zh) 可調光的led驅動電路及驅動方法
US20150022109A1 (en) Driving circuit with dimming controller for driving light sources
CN107426880B (zh) Led电流纹波消除电路、方法及其芯片、led设备
TWM578059U (zh) 線性漣波縮減器
JP2015170534A (ja) 点灯装置及び照明器具
TWI684383B (zh) Led燈電流的控制方法和系統
CN104936356B (zh) 线性恒流驱动电路
US10757770B2 (en) Light source driving circuits and light source module
PL207622B1 (pl) Zasilacz świetlówki z regulacją jasności
CN221058471U (zh) Led恒压缓亮电路以及恒压电源
JP2004328950A (ja) スイッチング定電流電源装置
JP5405357B2 (ja) 半導体照明調光装置および集積回路
KR101652801B1 (ko) 플리커레스 led 조명 장치
US8754583B2 (en) Multi-level adaptive control circuitry for deep phase-cut dimming compact fluorescent lamp
CN211019361U (zh) 兼容可控硅调光线性恒流led驱动电路