PL177512B1 - Pin-type pulse generator - Google Patents

Pin-type pulse generator

Info

Publication number
PL177512B1
PL177512B1 PL95310832A PL31083295A PL177512B1 PL 177512 B1 PL177512 B1 PL 177512B1 PL 95310832 A PL95310832 A PL 95310832A PL 31083295 A PL31083295 A PL 31083295A PL 177512 B1 PL177512 B1 PL 177512B1
Authority
PL
Poland
Prior art keywords
input
output
generator
power amplifier
power
Prior art date
Application number
PL95310832A
Other languages
Polish (pl)
Other versions
PL310832A1 (en
Inventor
Wiesław Tarczyński
Original Assignee
Politechnika Opolska
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Politechnika Opolska filed Critical Politechnika Opolska
Priority to PL95310832A priority Critical patent/PL177512B1/en
Publication of PL310832A1 publication Critical patent/PL310832A1/en
Publication of PL177512B1 publication Critical patent/PL177512B1/en

Links

Abstract

The input of the needle impulse generator is connected to the input of the delaying system, while the output of the delaying system is connected to the input of the monostable multivibrator, while the output of the monostable multivibrator is connected to the input of the power amplifier, while the output of the power amplifier is the output of the generator. Unique characteristics: The generator input (Wej) is connected to the input of the second monostable multivibrator (PM2). The output of the latter is connected to the controlling input (S) of the connecting circuit (UZ), while the output of the power pack (ZS) is connected to the first contact (1) of the connecting circuit (UZ), while the second contact (2) is connected to the power-feeding input (Z) of the power amplifier (WZM).

Description

Przedmiotem wynalazku jest generator impulsów szpilkowych stosowany szczególnie w układach do automatycznego testowania i lokalizacji miejsca uszkodzenia w liniach elektroenergetycznych i telekomunikacyjnych. 'The subject of the invention is a spike pulse generator used in particular in systems for automatic testing and fault location localization in power and telecommunication lines. '

Znany jest generator impulsów szpilkowych, którego wejście połączone jest z wejściem układu opóźniającego. Wyjście układu opóźniającego połączone jest z wejściem przerzutnika monostabilnego, którego wyjście połączone jest z wejściem wzmacniacza mocy. Wyjście wzmacniacza mocy jest wyjściem generatora. Na wyjściu przerzutnika monostabilnego pojawia się impuls napięciowy, którego czas trwania ustalony jest przez dobór stałej czasowej tego przerzutnika. We wzmacniaczu mocy następuje ostateczne ukształtowanie impulsu napięciowego generatora przez ustalenie jego amplitudy i czasu trwania.A spike pulse generator is known, the input of which is connected to the input of a delay circuit. The output of the delay circuit is connected to the input of the monostable trigger, the output of which is connected to the input of the power amplifier. The output of the power amplifier is the output of the generator. A voltage pulse appears at the output of the monostable trigger, the duration of which is determined by the selection of the time constant of this trigger. In the power amplifier, the generator's voltage pulse is finally shaped by determining its amplitude and duration.

Znany generator jest zasilany w sposób ciągły, co powoduje straty mocy, a w konsekwencji wymaga stosowania rozbudowanych układów zasilania.The known generator is fed continuously, which causes power losses and, consequently, requires the use of extensive power systems.

Istota generatora według wynalazku polega na tym, że wejście generatora połączone jest z wejściem przerzutnika monostabilnego drugiego, którego wyjście połączone jest z wejściem sterującym układu załączającego. Wyjście zasilacza połączone jest ze stykiem pierwszym układu załączającego, zaś drugi styk połączony jest z wejściem zasilającym wzmacniacza mocy.The essence of the generator according to the invention is that the input of the generator is connected to the input of the second monostable trigger, the output of which is connected to the control input of the switching circuit. The power supply output is connected with the first contact of the switching circuit, and the second contact is connected with the power input of the power amplifier.

Generator według wynalazku wymaga zasilania jedynie w czasie potrzebnym na wytworzenie impulsu wyjściowego generatora, co powoduje zminimalizowanie strat mocy, a tym samym umożliwia stosowanie zasilaczy o zmniejszonej wydajności.The generator according to the invention only needs to be powered for the time needed to generate the generator's output pulse, which minimizes power losses and thus allows the use of power supplies with reduced efficiency.

Przedmiot wynalazku, w przykładzie wykonania, odtworzony ' jest na rysunku, na którym fig. 1 przedstawia schemat blokowy generatora, a fig. 2 przedstawia przebiegi czasowe napięć sygnałów w ważniejszych punktach generatora.The subject of the invention, in an exemplary embodiment, is reproduced in the drawing, in which Fig. 1 shows a block diagram of the generator, and Fig. 2 shows the time courses of the signal voltages at the most important points of the generator.

Na wejście Wej generatora podany jest impuls napięciowy o czasie trwania ts większym od czasu opóźnienia top ustalonego przez układ opóźniający UO. Impuls napięciowy wejściowy podany jest równocześnie na wejście układu opóźniającego UO i wejście przerzutnika monostabilnego drugiego PM2. Czas opóźnienia tOp impulsu napięciowego wejściowego musi być nie mniejszy niż czas potrzebny na załączenie zasilania wzmacniacza mocy WZM przez układ załączający UZ. Opóźniony impuls napięciowy podany jest na wejście przerzutnika monostabilnego PM1, gdzie ustalony jest czas trwania j impulsu wyjściowego generatora. Z wyjścia przerzutnika monostabilnego pierwszego PMl impuls podany jest na wejście wzmacniacza mocy WZM. Z wyjścia przerzutnika monostabilnego drugiego PM2 impuls napięciowy podany jest na wejście sterujące S układu załączającego UZ powodując zwarcie styków: pierwszego 1 i drugiego 2, przy czym czas trwania tz impulsu na wyjściu przerzutnika monostabilnego drugiego PM2 musi być tak ustalony, aby czas zwarcia styków: pierwszego 1 i drugiego 2 był dłuższy, niż suma czasów: czasu opóźnienia top ustalonego przez układ opóźniający UO i czasu trwania twyj impulsu wyjściowego generatora ustalonego przez przeΥΠ 512 rzutnik monostabilny pierwszy PM1. Zwarcie styków: pierwszego 1 i drugiego 2 powoduje, że z wyjścia zasilacza ZS poprzez układ załączający UZ podany jest impuls napięciowy na wejście zasilające Z wzmacniacza mocy WZM. Na wyjściu wzmacniacza mocy WZM pojawia się impuls wyjściowy o ostatecznie ustalonym czasie trwania i mocy. Wyjście wzmacniacza mocy WZM stanowi wyjście Wyj generatora impulsów szpilkowych.A voltage pulse of duration t s greater than the delay time t op set by the delay circuit UO is supplied to the generator input Wej. The input voltage pulse is applied simultaneously to the input of the delay circuit UO and the input of the second PM2 monostable trigger. The delay time t O p of the input voltage impulse must not be less than the time needed for switching on the power supply of the WZM power amplifier through the UZ switching system. The delayed voltage pulse is fed to the input of the PM1 monostable trigger, where the duration j of the generator output pulse is set. From the output of the first monostable flip-flop PM1, the impulse is fed to the input of the WZM power amplifier. From the output of the second monostable trigger PM2, the voltage impulse is sent to the control input S of the UZ switching system, causing the contacts to close: the first 1 and the second 2, while the duration t of the impulse at the output of the PM2 monostable trigger must be set in such a way that the contact closing time: the first 1 and the second 2 were longer than the sum of the times: the delay time top determined by the delay circuit UO and the output duration t of the generator output pulse determined by the timepiece 512 first monostable projector PM1. The short-circuit of the contacts: the first 1 and the second 2 causes that a voltage impulse is sent from the output of the ZS power supply through the UZ switching system to the supply input Z of the WZM power amplifier. At the output of the WZM power amplifier, there is an output pulse of the finally determined duration and power. The output of the WZM power amplifier is the output of the spike pulse generator.

UwejUh

Fig.2.Fig.2.

177 512177 512

Fig.1.Fig.1.

Departament Wydawnictw UP RP. Nakład 70 egz.Publishing Department of the UP RP. Circulation of 70 copies

Cena 2,00 zł.Price PLN 2.00.

Claims (1)

Zastrzeżenie patentowePatent claim Generator impulsów szpilkowych, którego wejście połączone jest z wejściem układu opóźniającego, a wyjście układu opóźniającego połączone jest z wejściem przerzutnika monostabilnego, zaś wyjście przerzutnika monostabilnego połączone jest z wejściem wzmacniacza mocy, przy czym wyjście wzmacniacza mocy stanowi wyjście generatora, znamienny tym, że wejście generatora (Wej) połączone jest z wejściem przerzutnika monostabilnego drugiego (PM2), którego wyjście połączone jest z wejściem sterującym (S) układu załączającego (UZ), a wyjście zasilacza (ZS) połączone jest ze stykiem pierwszym (1) układu załączającego (UZ), zaś drugi styk (2) połączony jest z wejściem zasilającym (Z) wzmacniacza mocy (WZM).A spike pulse generator whose input is connected to the input of the delay circuit, and the output of the delay circuit is connected to the input of the monostable trigger, and the output of the monostable trigger is connected to the input of the power amplifier, the output of the power amplifier being the output of the generator, characterized in that the input of the generator is (Input) is connected to the input of the second monostable trigger (PM2), the output of which is connected to the control input (S) of the switching system (UZ), and the power supply output (ZS) is connected to the first contact (1) of the switching system (UZ), and the second contact (2) is connected to the power input (Z) of the power amplifier (WZM).
PL95310832A 1995-10-04 1995-10-04 Pin-type pulse generator PL177512B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
PL95310832A PL177512B1 (en) 1995-10-04 1995-10-04 Pin-type pulse generator

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PL95310832A PL177512B1 (en) 1995-10-04 1995-10-04 Pin-type pulse generator

Publications (2)

Publication Number Publication Date
PL310832A1 PL310832A1 (en) 1997-04-14
PL177512B1 true PL177512B1 (en) 1999-12-31

Family

ID=20066042

Family Applications (1)

Application Number Title Priority Date Filing Date
PL95310832A PL177512B1 (en) 1995-10-04 1995-10-04 Pin-type pulse generator

Country Status (1)

Country Link
PL (1) PL177512B1 (en)

Also Published As

Publication number Publication date
PL310832A1 (en) 1997-04-14

Similar Documents

Publication Publication Date Title
TW337019B (en) Clock feedthrough reduction system for switched current memory cells
US4604567A (en) Maximum power transfer system for a solar cell array
ATE137365T1 (en) METHOD AND DEVICE FOR CONNECTING INVERTERS IN PARALLEL
ES2194354T3 (en) LIGHT CONTROL SYSTEM BY PHASE CONTROL WITH ACTIVE FILTER TO AVOID CENTELLEOS AND INTENSITY CHANGES INDESATED.
KR910002065A (en) Circuit Limiting Internal Current in High-Speed, High Potential Power Switches
TW357360B (en) Internal power voltage generating circuit
PT824417E (en) DEVICE FOR BATTERY FIXATION
TW333699B (en) The output driver for mixed supply voltage system
US6545481B1 (en) Power interruption detection
PL177512B1 (en) Pin-type pulse generator
KR950010057A (en) 2-polar tracking current source / sink with ground clamp
ATE105448T1 (en) CIRCUIT ARRANGEMENT FOR POWERING A LOAD.
IT8883605A0 (en) POWER SUPPLY WITH OUTPUT VOLTAGE GRADUALLY DEVELOPED AT THE TIME OF SWITCHING ON.
BR8507016A (en) CALL INFORMATION INTERFACE SYSTEM CONNECTING A PC LINE CIRCUIT AND A TELEPHONE APPLIANCE, PROCESS FOR DISCRIMINATION BETWEEN FORWARD AND BACK CURRENT IN A TELEPHONE LINK CIRCUIT, CALL INFORMATION INTERFACE CONNECTING A PC CIRCUIT OR PABX CIRCUIT. A TELEPHONE APPLIANCE; APPLIANCE TO DETERMINE THE POLARITY OF AN INPUT VOLTAGE, VI, EXTERNALLY POWERED
SU1252878A1 (en) Versions of device for controlling physical model of thyristor switching device
MY115577A (en) Power sensor circuit
JPH0317480Y2 (en)
ATE76237T1 (en) CIRCUIT ARRANGEMENT FOR ROUTINE TESTING OF THE CLOCK SUPPLY OF A NUMBER OF UNITS OPERATED WITH THE SAME CLOCK.
SU748637A1 (en) Resistance relay
KR960009314A (en) Battery charging circuit
SU1023626A1 (en) Device for control of m-phase reversible rectifier
SU1545202A1 (en) Simulator of dc power source active load
SU1450048A1 (en) Apparatus for controlling multiphase pulsed regulator
SU736261A1 (en) Method of control of power-diode frequency converter
ATE41082T1 (en) CONSTANT CURRENT DRIVER CIRCUIT FOR SWITCHING POWER SUPPLY UNIT.