PL149950B1 - Metering and emptying system - Google Patents

Metering and emptying system

Info

Publication number
PL149950B1
PL149950B1 PL25317885A PL25317885A PL149950B1 PL 149950 B1 PL149950 B1 PL 149950B1 PL 25317885 A PL25317885 A PL 25317885A PL 25317885 A PL25317885 A PL 25317885A PL 149950 B1 PL149950 B1 PL 149950B1
Authority
PL
Poland
Prior art keywords
input
output
signal
logic
time
Prior art date
Application number
PL25317885A
Other languages
English (en)
Other versions
PL253178A1 (en
Inventor
Henryk Majcher
Piotr Rutkiewicz
Original Assignee
Gwarectwo Automatyzacji Gornic
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Gwarectwo Automatyzacji Gornic filed Critical Gwarectwo Automatyzacji Gornic
Priority to PL25317885A priority Critical patent/PL149950B1/pl
Publication of PL253178A1 publication Critical patent/PL253178A1/xx
Publication of PL149950B1 publication Critical patent/PL149950B1/pl

Links

Landscapes

  • Measurement Of Unknown Time Intervals (AREA)

Description

OPIS PATENTOWY
149 950
POLSKA
RZECZPOSPOLITA
LUDOWA
URZĄD
PATENTOWY
PRL
Patent dodatkowy do patentu nrZgłoszono: 05 04 30 /p. 253 178/
Pierwszeństwo -
Int. Cl.4 H03K 17/28
Zgłoszenie ogłoszono: 86 11 04 Opis patentowy opublikowano: 90 07 31
Twórcy wynalazku: Henryk Majcher, Piotr Rutkiewicz
Uorawniony z patentu: Przedsiębiorstwo Mechanizacji, Automatyzacji i Elektroniki Górniczej Polmag-Emag Ośrodek Badawczy Elektrotechniki i Automatyki Górniczej, Katowice /Polska/
UKŁAD ODMIERZAJ£CO-OPfiŹNIAO£CY
Przedmiotem wynalazku jest układ odmierzajaco-opóźniajęcy przeznaczony do odmierzania czasu i opóźnienia sygnałów, zwłaszcza w systemach sterujących przenośnikami taśmowymi. Dotychczas w systemach sterowania przenośnikami stosowane są układy odmierzania czasu dla emitowania sygnalizacji akustycznej przed rozruchem przenośnika oraz elementy opóźnienia jako oczekiwanie na sygnał z czujnika ruchu. Elementy te sa zbudowane przy wykorzystaniu tranzystorów, rezystorów i kondensatorów lub elementów scalonych. Znany układ odmierzający stanowi typowy uniwibrator połączony z elementem opóźniającym złożonym z tranzystora mającego międzv kolektor i bazę włączony kondensator. Wyjście uniwibratora jest połączone z elementami logicznymi zanegowanego iloczynu dla uzyskania koniecznego przerywania w dowolnej chwili odmierzania czasu lub opóźnienia. Tak zbudowane układy posiadają niekorzystną własność polegającą na opóźnieniu czasowym przy wyłączeniu, co powoduje przy ponownym uruchomieniu skracanie czasu odmierzania lub opóźniania.
Układ odmierzająco-opóźniający według wynalazku ma wejście połączone z uniwibratorem i z wejściem inwertera. Wyjście uniwibratora połączone jest z jednym wejściem elementu logicznego iloczynu zanegowanego, którego drugie wejście jest połączone z kolei z wejściem innego elementu logicznego iloczynu zanegowanego i z wyjściem inwertera.
Zaletą układu jest realizacja funkcji opóźnienia czasu między wejściem, a wyjściem oraz odmierzanie czasu trwania sygnału wyjściowego z każdorazowym przerwaniem czasu odmierzania lub opóźnienia z chwilą zaniku sygnału wejściowego. Ponadto, po wyłączeniu sygnału wejściowego układ szybko adaptuje się do ponownego działania zachowując powtarzalność ustawionego czasu, którego wartość jest zadana przez elementy pojemności i rezystora.
Przedmiot wynalazku jest uwidoczniony na rysunku, który przedstawia schemat połączenia elementów logicznych z uniwibratorem układu odmierzajęco-opóźniajęcego. Układ odmierzaj ąco-opóżniaj ący składa się z uniwibratora 1, który zawiera element logiczny 2 zanegowanego iloczynu połączony poprzez układ całkujący 4 z dwuwejściowym elementem logicznym 3
149 950
149 950 zanegowanego iloczynu· Wejście uniwibratora 1 jeat połączone równolegle z wejściem we układu i wejściem inwertera 5. Wyjście inwertera 5 jest połączone równolegle z wejściami dwuwejściowych elementów logicznych 3, 6 zanegowanego iloczynu· Wyjście uniwibratora 1 jest połączo ne z drugim wejściem dwuwejściowego elementu logicznego 6 zanegowanego iloczynu, którego wyjście stanowi jedno z wyjść układu. Drugie wyjście Y^ układu jest połączone z jednym z wejść elementu logicznego 2 zanegowanego iloczynu uniwibratora 1· Wyjście układu Y^ realizuje funkcję odmierzania czasu względem wejścia we, natomiast drugie wyjście układu Y2 realizuje funkcję opóźnienia czasu względem wejścia we· Przy stanie wejścia Γ układ nie działa, ponieważ wtedy wvjście Y^ przyjmuje wartość sygnałów logicznych Y^ 1 i Y2 1 co wynika ze stanu sygnałów wejściowych jedynki i zera logicznego na wejściu dwuwejściowych elementów logicznych 3, 6 zanegowanego iloczynu·
Działanie układu rozpoczyna się po zmianie wejściowego sygnału logicznego z “l na O, wtedy jednocześnie na wyjściu inwertera 5 pojawia się sygnał logicznej 1, który przy obecności sygnału logicznej Γ na drugim wejściu elementu logicznego 3 zanegowanego iloczynu wymusza zmianę jego wyjścia na sygnał Y « O. Kombinacja sygnałów logicznych O” i 1 na wejściu elementu logicznego 6 zanegowanego iloczynu nie zmienia stanu jego wyjścia, które nadal wynosi Y^ « 1. Po czasie, na przykład kilku sekund, odmierzanym przez układ całkujący 4, na jednym wejściu elementu logicznego 3 zanegowanego iloczynu pojawia się logiczny sygnał “O”, co spowoduje zmianę wyjścia elementu logicznego 3 zanegowanego iloczynu na i orez jednocześnie przy stanie logicznych sygnałów 1 na wejściach elementu logicznego 6 zanegowanego iloczynu pojawienie się sygnału Y2 « O.
Od chwili zmiany sygnału z 1M na O logiczne na wejściu układu, przez okres czasu odmierzany przez układ całkujący 4 utrzymuje się sygnał Y^ » O i Y2 « 1 oraz po tym samym okresie czasu pojawiają się syanały Y2 O i Y « 1. Jeżeli w czasie odmierzania czasu nastąpi powrót sygnału wejściowego do stanu początkowego logiczne l, to jednocześnie zmieni eię stan wyjścia na Y^ « 1, natomiast wyjście Y2 nie zmienia stanu czyli pozostanie przy wartości ”1” logicznej·
W czasie, gdy układ jest pobudzony czyli odmierza czas określony przez układ całkujący 4, nastąpi powrót sygnału wejściowego do stanu logicznej ”1”· Wówczas wyjścia Y^, Y2 przyjmują stany Y^ « 1 i Y2 « 1, a bez względu na czas przerwy sygnału wejściowego każdorazowo po pojawieniu się na wejściu sygnału O” logicznego, czas odmierzony na jednym wyjściu Υχ jest stały oraz czas opóźniania na drugim wyjściu Y2 jest również stały. W systemach automatyzacji przenośników sygnał odmierzania czasu z układu odmierzająco-opóźniającego jest wykorzystany do emitowania sygnału ostrzegawczego, a sygnał opóźniający do rozruchu przenośnika po wyemitowaniu tego sygnału.

Claims (1)

  1. Zastrzeżenia patentowa
    Układ odmierzająco-opóźniajacy, zwłaszcza dla systemów sterowania przenośnikami zawierający uniwibrator połączony z inwerterem i elementem logicznym iloczynu zanegowanego, znamienny tym, że wejście /wa/ układu jest połączone z uniwibra torem /1/ i z wejściem inwertera /5/, natomiast wyjście uniwibratora /1/ jest połączone z jednym wejściem elementu logicznego iloczynu zanegowanego /6/, którego drugie wejście jest połączone z wejściem innego elementu logicznego iloczynu zanegowanego /3/ i z wejściem inwertera /5/.
    Pracownia Poligraficzna UP RP. Nakład 100 egz.
    Cena 1500 zł
PL25317885A 1985-04-30 1985-04-30 Metering and emptying system PL149950B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
PL25317885A PL149950B1 (en) 1985-04-30 1985-04-30 Metering and emptying system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PL25317885A PL149950B1 (en) 1985-04-30 1985-04-30 Metering and emptying system

Publications (2)

Publication Number Publication Date
PL253178A1 PL253178A1 (en) 1986-11-04
PL149950B1 true PL149950B1 (en) 1990-04-30

Family

ID=20026419

Family Applications (1)

Application Number Title Priority Date Filing Date
PL25317885A PL149950B1 (en) 1985-04-30 1985-04-30 Metering and emptying system

Country Status (1)

Country Link
PL (1) PL149950B1 (pl)

Also Published As

Publication number Publication date
PL253178A1 (en) 1986-11-04

Similar Documents

Publication Publication Date Title
NL194900C (nl) Interne spanningsconvertor van een geïntergreerde halfgeleiderschakeling.
KR900005229B1 (ko) 중재 회로
GB1005903A (en) Improvements in electrical integrating totalizer
JPS6470991A (en) Address change detection circuit
KR870007512A (ko) 어드레스 신호변화를 검출하는 회로를 지닌 반도체 집적회로
US3875527A (en) Environmental parameter controlled oscillator system
PL149950B1 (en) Metering and emptying system
KR840003159A (ko) 인버어터 제어회로
US3249771A (en) Stabilized timing circuit
KR890001272A (ko) 신호 판별회로
US3056083A (en) Electronic time discriminator
US3544910A (en) Analog to digital method and apparatus for monitoring the status of a parameter
SU450309A1 (ru) Импульсно-фазовый дискриминатор
US4496855A (en) High voltage level detector and method
KR100238467B1 (ko) 오입력이감소되는터치키패드구동회로
SU1242907A1 (ru) Устройство контрол тока утечки КМОП-микросхем в динамическом режиме
SU1487175A1 (ru) Сенсорный переключатель
SU373723A1 (ru) _;еСОЮЗНА
KR920001207A (ko) 소위상차를 측정하는 방법 및 그 방법을 실행하기 위한 회로
RU1795491C (ru) Устройство дл тревожной сигнализации
JP2001272264A (ja) 水検知器
SU374719A1 (ru) Генератор импульсов
CS241240B1 (cs) Zapojení kapacitního spínače
JPS57189018A (en) Liquid level measuring instrument
SU661442A1 (ru) Устройство дл контрол и настройки цифровых чеек