Przedmiotem wynalazku jest sposób uruchomienia i strojenia pamieci tasmowych ka¬ setowych.Znany, z praktycznego stosowania, sposób uruchomienia i strojenia pamieci tasmowych kasetowych polega na kolejnym uruchomieniu i kontroli poszczególnych zespolów w gotowym wyrobie za pomoca odpowiednich przyrzadów. I tak, naciagi tasmy magnetycznej, realizowane przez uklady napedowe pamieci tasmowej kasetowej mierzy sie za pomoca dynamometru. Rozkazy LOAD, UNLOAD,RUCH W PRZÓD, RUCH WSTECZ, PRZEWIN, PISZ i CZYTAJ oraz BOT i EOT sprawdza sie za pomoca specjalnych pomiarowych przyrzadów, symulujacych okreslone funkcje. Regulacji przekosu odczytu i regulacji predkosci przesuwu tasmy magnetycznej oraz czasów startu i stopu dokonuje sie za pomoca generatora i oscyloskopu dwustrumieniowego.Znany sposób uruchomienia i strojenia pamieci tasmowych kasetowych jest klopotliwy pod wzgledem organizacji procesu produkcji tych pamieci i nie zapewnia ich dobrej jakosci.Sposób uruchomienia i strojenia pamieci tasmowych kasetowych, polegajacy na dolaczeniu urzadzenia do szyny interfejsu badanej pamieci tasmowej kasetowej i podlaczeniu tego urzadzenia i badanej pamieci tasmowej kasetowej do zródla napiecia zasilajacego, charakteryzuje sie nastepuja¬ cymi czynnosciami. Z badanej pamieci tasmowej kasetowej doprowadza sie sygnaly STRONA KASETY, ZAPIS DOZWOLONY, KASETA ZALADOWANA i GOTOWOSC do urzadzenia, przy czym sygnaly ZAPIS DOZWOLONY, KASETAZALADOWANA i GOTOWOSC poddaje sie kazdy z osobna komparacji z sygnalem „1" logicznej ijesli sygnaly te maja zalozona wartosc, to w wyniku komparacji powstaja sygnaly „1" logicznych, powodujace zaswiecenie odpowiednich wskazników sygnalizacyjnych, natomiast sygnal STRONA KASETY poddaje sie iloczynowaniu z sygnalem KASETAZALADOWANA, a sygnal powstaly z tego iloczynowania poddaje sie iloczy¬ nowaniu separujacemu wydzielajac przy tym sygnal PIERWSZA STRONA KASETY lub sygnal DRUGA STRONA KASETY w zaleznosci od strony kasety, która to strona kaseta tajest wlozona do badanej pamieci tasmowej kasetowej. Nastepnie wytwarza sie w urzadzeniu sygnaly POD¬ LACZ, PRZYSPIESZ, PRZEWIN i PISZ i podaje sie je kolejno na szyne interfejsu badanej2 148 993 pamieci tasmowej kasetowej poprzez kolejne ich uaktywnianie, po czym wytwarza sie sygnaly RUCH W PRZÓD lub RUCH WSTECZ poprzez przelaczne iloczynowanie z „ 1" logiczna i podaje sieje na szyne interfejsu badanej pamieci tasmowej kasetowej, wymuszajac w tej pamieci ciagly ruch tasmy w przód lub ciagly ruch tasmy wstecz.Nastepnie kontroluje sie prawidlowosc dzialania czujnika znacznika tasmy poddajac wyslany z badanej pamieci tasmowej kasetowej sygnal BET iloczynowaniu z sygnalem RUCH W PRZÓD lub z sygnalem RUCH WSTECZ, zas wynik iloczynowania poddaje sie zliczaniu do trzech, przy tym wymusza sie zmiane stanu zliczania z zera na jeden doprowadzajac jako pierwszy sygnal LEADER, nastepnie wymusza sie zmiane stanu zliczania z jeden na dwa doprowadzajac jako drugi sygnal BET i kolejno wymusza sie zmiane stanu zliczania z dwu na trzy doprowadzajac jako trzeci jakikolwiek sygnal falszywy majacy charakter sygnalu BET pod warunkiem, ze sygnal falszywy doprowadza sie nie pózniej niz po czasie 0,1 sekundy liczac od chwili doprowadzenia sygnalu BET.Nastepnie sygnal bedacy wynikiem zliczania poddaje sie komparacji logicznej z sygnalem „0" logicznego zdekodowujac w ten sposób stan zliczania na chwilowy sygnal LEADER, staly sygnal BET i staly sygnal BLAD BET i wyswietlajac te sygnaly na odpowiednich wskaznikach sygnaliza¬ cyjnych. Nastepnie wytwarza sie w urzadzeniu dwa przebiegi prostokatne o czestotliwosciach 4 kHz i 8 kHz, a przebieg o czestotliwosci 8 kHz poddaje sie multipleksowaniu, po czym w wyniku multipleksowania tego przebiegu 8 kHz otrzymuje sie poprzez kodowanie przelaczne przebieg o czestotliwosci 4 kHz odpowiadajacy zapisanej informacji typu „000..." lub przebieg o czestotli¬ wosci 8 kHz odpowiadajacy zapisanej informacji typu „111..." lub przebieg o czestotliwosci kom¬ binowanej 4/8 kHz odpowiadajacy zapisanej informacji typu „0101..." i podaje sie te przebiegi przelacznie, w zaleznosci od potrzeb, na szyne interfejsu badanej pamieci tasmowej kasetowej, sprawdzajac prawidlowosc zapisu informacji w tej pamieci.Nastepnie doprowadza sie z badanej pamieci tasmowej kasetowej do urzadzenia wzorcowy sygnal informacji odczytu i poddaje sie go bramkowanemu zliczaniu przez okres czasu równy 19,05 sekund, przy czym w oznaczonym okresie czasu zlicza sie 2540+ 1 impulsów, odpowiadajacych nominalnej, dlugoterminowej predkosci tasmy równej 25,4 cm/sek., a wynik zliczania poddaje sie dekodowaniu oraz wyswietleniu w odpowiednim wskazniku. Przy ruchu tasmy w przód lub wstecz dokonuje sie pomiarów czasów startu i stopu tej tasmy, iloczynujac sygnaly RUCH W PRZÓD lub RUCH WSTECZ, ze zmiennie zadawana czestotliwoscia wzorcowa.Sposób uruchomienia i strojenia pamieci tasmowych kasetowychjest wyjasniony w oparciu o schemat blokowy, przedstawiony na rysunku.Schemat blokowy, realizujacy funkcjonalne polaczenie urzadzenia z badana pamiecia tas¬ mowa kasetowa, jest utworzony nastepujaco. Do interfejsu badanej pamieci tasmowej kasetowej 1 sa podlaczone wejscie bloku ukladów sygnalizacji 2 sygnalów STRONA KASETY A/B, ZAPIS DOZWOLONY ZD, KASETA ZALADOWANA KZ I GOTOWOSC GOT, wyjscie ukladu realizujacego sygnal podlaczenia 3, wyjscie ukladu realizujacego sygnal ruchu przyspieszonego tasmy 4, wyjscie ukladu realizujacego sygnal przewijania tasmy 5, wyjscie ukladu realizujacego sygnal pisania informacji na tasmie 6, wyjscie bloku zasilajacego 7, wyjscie generatora sygnalu zapisu 8, wejscie bloku ukladów kontroli i sygnalizacji prawidlowosci dzialania czujnika znacznika tasmy 9, wejscie ukladu pomiaru predkosci dlugoterminowej 10, przelacznie wyjscie ukladu realizujacego sygnal ruchu tasmy w przód 1-1 za pomoca pierwszego styku lacznika P2 oraz wyjscie ukladu realizujacego sygnal ruchu tasmy wstecz 12 za pomoca drugiego styku lacznika P2, przy czym wejscie ukladu realizujacego sygnal ruchu tasmy w przód 11 i wejscie ukladu realizujacego sygnal ruchu tasmy wstecz 12 ze soba polaczone i dolaczone przelacznie do wyjscia generatora start/stopu 13 za pomoca wlacznika PI. Blok ukladów sygnalizacji 2, skladajacy sie z czterech identycznych ukladów, z których kazdy jest utworzony z komparatora cyfrowego i wskaznika sygnalizacyjnego, komparuje sygnaly ZAPIS DOZWOLONY ZD, KASETA ZALADOWANA KZ i GOTOWOSC GOT, doprowadzone z badanej pamieci tasmowej kasetowej 1, kazdy z osobna z sygnalem „1" logicznej. Jesli okreslony sygnal jest prawidlowy, to na wyjsciu przypisanego komparatora pojawia sie „1" logiczna, powodujac zaswiecenie przypisanego wskaznika sygnaliza¬ cyjnego. Natomiast sygnal STRONA KASETY A/B jest iloczynowany z sygnalem KASETA ZALADOWANA KZ w ukladzie iloczynujacym, a nastepnie w ukladzie iloczynujaco-separujacym148 993 3 z tego sygnalu jest wydzielony sygnal PIERWSZA STRONA KASETY lub sygnal DRUGA STRONA KASETY w zaleznosci od strony kasety, która jest ona wlozona do badanej pamieci tasmowej kasetowej 1.Uklad realizujacy sygnal podlaczenia 3, utworzony z przerzutnika typu RS, jest uaktywniany przez operatora za pomoca przelacznika i wytwarza sygnal PODLACZ PO, który to sygnal PO jest doprowadzony do szyny interfejsu badanej pamieci tasmowej kasetowej 1. Uklad realizujacy sygnal ruchu przyspieszonego tasmy 4, utworzony z przerzutnika typu RS, jest uaktywniany przez operatora za pomoca przelacznika i wytwarza sygnal PRZYSPIESZ RSZ, który to sygnal RSZjest doprowadzony do szyny interfejsu badanej pamieci tasmowej ksetowej 1. Uklad realizujacy sygnal przewijania tasmy 5, utworzony z przerzutnika typu RS, jest uaktywniany przez operatora i wytwarza sygnal PRZEWIN PRZ, który to sygnal PRZ jest doprowadzony do szyny interfejsu badanej pamieci tasmowej kasetowej 1. Uklad realizujacy sygnal pisania informacji na tasmie 6, utworzony z przerzutnika typu RS,jest uaktywniany przez operatora i wytwarza sygnal PISZ PSZ, który to sygnal PSZ, jest doprowadzony do szyny interfejsu badanej pamieci tasmowej kasetowej 1.Uklad realizujacy sygnal ruchu tasmy w przód 11, utworzony z przerzutnika typu RS, wytwarza sygnal RUCH W PRZÓD RP poprzez iloczynowanie stanu tego przerzutnika z „ 1" logiczna, który to sygnal RP jest doprowadzony przelacznie na szyne interfejsu badanej pamieci tasmowej kaseto¬ wej 1, wymuszajac w tej pamieci 1 ciagly ruch tasmy w przód. Uklad realizujacy sygnal ruchu tasmy w przód 11, polaczony swoim wejsciem z generatorem start/stopu 13, iloczynuje sygnal RUCH W PRZÓD RP ze zmiennie zadawana czestotliwoscia wzorcowa tego generatora 13, stwarzajac mozliwosc pomiarów czasów startu i stopu przy ruchu tasmy w przód.Uklad realizujacy sygnal ruchu tasmy wstecz 12, utworzony z przerzutnika typu RS, wytwarza sygnal RUCH WSTECZ RW poprzez iloczynowanie stanu tego przerzutnika z „1" logiczna, który to sygnal RW jest doprowadzony przelacznie na szyne interfejsu badanej pamieci tasmowej kasetowej 1, wymuszajac w tej pamieci 1 ciagly ruch tasmy wstecz. Uklad realizujacy sygnal ruchu tasmy wstecz 12, polaczony swoim wejsciem z generatorem start/stopu 13, iloczynuje sygnal RUCH WSTECZ RW ze zmiennie zadawana czestotliwoscia wzorcowa tego generatora 13, stwa¬ rzajac mozliwosc pomiarów czasów startu i stopu przy ruchu tasmy wstecz. Blok ukladów kontroli i sygnalizacji prawidlowosci dzialania czujnika znacznika tasmy 9, utworzony z czlonu iloczynuja- cego, licznika zliczajacego do trzech, z komparatora i wskaznika sygnalizacyjnego, iloczynuje sygnal BET, wyslany z badanej pamieci tasmowej kasetowej 1, z sygnalem RUCH W PRZÓD RP lub z sygnalem RUCH WSTECZ RW. Wynik iloczynowania jest podany na licznik zliczajacy do trzech, przy czym zmiany stanu licznika zliczajacego do trzech zachodza z nastepujacych przyczyn.Przychodzacy jako pierwszy sygnal LEADER zmienia stan licznika z zera na jeden. Nastepnie przychodzacy jako drugi sygnal BET powoduje zmiane stanu licznika z jeden na dwa, a po nim przychodzacy jako trzeci jakikolwiek sygnal falszywy majacy charakter sygnalu BET zmienia stan licznik z dwu na trzy, pod warunkiem, ze sgnal falszywy jest doprowadzony do licznika nie pózniej niz po czasie 0,1 sekundy liczac od chwili doprowadzenia sygnalu BET.W ten sposób blok ukladów kontroli i sygnalizacji prawidlowosci dzialania czujnika znacznika tasmy 9 wychwytuje impulsy zaklócajace sygnal BET, nie bedace jednak efektem zlej powierzchni tasmy, to znaczy wad typu drop-out. Sygnal z licznika jest porównywany w komparatorze z sygnalem „0" logicznego, co pozwala na zdekodowanie stanu tego licznika na chwilowy sygnal LEADER, staly sygnal BET i staly sygnal BLAD BET. Sygnaly LEADER, BET i BLAD BET sa wyswietlane na odpowiednich wskaznikach sygnalizacyjnych, dolaczonych do wyjscia komparatora.Generator sygnalu zapisu 8, utworzony z ukladów, których czestotliwosc jest w niewielkim stopniu zalezna od temperatury otoczenia i napiecia zasilania, z multipleksera i kodera, wytwarza dwa przebiegi prostokatne o czestotliwosciach 4 kHz i 8 kHz. Przebieg prostokatny o czestotliwosci 8 kHz jest doprowadzony do multipleksera, po czym w wyniku multipleksowania tego przebiegu otrzymuje sie poprzez kodowanie przelaczne przebieg o czestotliwosci 4 kHz odpowiadajacy zapisanej informacji typu „000..." lub przebieg o czestotliwosci 8 kHz odpowiadajacy zapisanej informacji typu „1111..." lub przebieg o czestotliwosci kombinowanej 4/8 kHz odpowiadajacy zapisanej informacji typu „0101...". Przebiegi te w postaci sygnalu INFORMACJA ZAPISU IZ, w zaleznosci od potrzeb, sa doprowadzone do szyny interfejsu badanej pamieci tasmowej kasetowej 1 w celu sprawdzenia prawidlowosci zapisu informacji w tej pamieci 1. Uklad pomiaru predkosci4 148 993 dlugoterminowej 10, utworzony z licznika, bramki licznika, dekodera i wyswietlacza siedmioseg¬ mentowego, przetwarza sygnal INFORMACJA ODCZYTU 10, doprowadzony z badanej pamieci tasmowej kasetowej 1, nastepujaco. Sygnal INFORMACJA ODCZYTU IO, pochodzacy ze specjalnie zapisanej tasmy wzorcowej, jest zliczany w ukladzie licznika przez okres czasu równy 19,05 sekund. Okres czasu równy 19,05 sekund jest wyznaczony czasem otwarcia bramki licznika, która jest zbudowana z generatora kwarcowego o czestotliwosci 1 MHz oraz licznika bramkuja¬ cego sygnal INFORMACJA ODCZYTU IO. Czas otwarcia bramki jest taki, ze licznik zliczajacy informacje odczytu zapelnia sie liczba 2540+1 impulsów, jezeli predkosc dlugoterminowa tasmy jest równa 25,4 cm/sek. Stan licznika jest dekodowany przez detektor i wyswietlany na wyswietla¬ czu, który wskazuje predkosc w jednostkach cm/sek.Urzadzenie, poza czynnosciami objetymi sposobem, stwarza mozliwosc sprawdzenia prawid¬ lowosci zapisu informacji na tasmie blokami, jak równiez sprawdzenia zabezpieczen przed uszko¬ dzeniem tasmy w przypadku zaniku napiec zasilajacych.Zastrzezenia patentowe 1. Sposób uruchomienia i strojenia pamieci tasmowych kasetowych, polegajacy na dolacze¬ niu urzadzenia do szyny interfejsu badanej pamieci tasmowej kasetowej i podlaczeniu tego urza¬ dzenia i badanej pamieci tasmowej kasetowej do zródla napiecia zasilajacego, znamienny tym, ze z badanej pamieci tasmowej kasetowej (1) doprowadza sie sygnaly STRONA KASETY (A/B), ZAPIS DOZWOLONY (ZD), KASETA ZALADOWANA (KZ) i GOTOWOSC (GOT) do urza¬ dzenia, przy czym sygnaly ZAPIS DOZWOLONY (ZD), KASETA ZALADOWANA (KZ) i GOTOWOSC (GOT) poddaje sie kazdy z osobna komparacji z sygnalem „1" logicznej i jesli sygnaly te (ZD, KZ, GOT) maja zalozona wartosc, to w wyniku komparacji powstaja sygnaly „1" logicznych, powodujace zaswiecenie odpowiednich wskazników sygnalizacyjnych, natomiast syg¬ nal STRONA KASETY (A/B) poddaje sie iloczynowaniu z sygnalem KASETAZALADOWANA (KZ), a sygnal powstaly z tego iloczynowania poddaje sie iloczynowaniu separujacemu, wydzielajac przy tym sygnal PIERWSZA STRONA KASETY lub sygnal DRUGA STRONA KASETY w zaleznosci od strony kasety, która to strona kaseta ta jest wlozona do badanej pamieci tasmowej kasetowej (1), nastepnie wytwarza sie w urzadzeniu sygnaly PODLACZ (PO), PRZYSPIESZ (RSZ), PRZEWIN (PRZ) i PISZ (PSZ) i podaje sieje kolejno na szyne interfejsu badanej pamieci tasmowej kasetowej (1) poprzez kolejne ich uaktywnianie, po czym wytwarza sie sygnaly RUCH W PRZÓD (RP) lub RUCH WSTECZ (RW) poprzez przelaczne iloczynowanie z „ 1" logiczna i podaje sieje na szyne interfejsu badanej pamieci tasmowej kasetowej, wymuszajac w tej pamieci (1) ciagly ruch tasmy w przód lub ciagly ruch tasmy wstecz, nastepnie kontroluje sie prawidlowosc dzialania czujnika znacznika tasmy, poddajac wyslany z badanej pamieci tasmowej kasetowej (1) sygnal (BET) iloczynowaniu z sygnalem RUCH W PRZÓD (RP) lub z sygnalem RUCH WSTECZ (RW), zas wynik iloczynowania poddaje sie zliczaniu do trzech, przy tym wymusza sie zmiane stanu zliczania z zera na jeden, doprowadzajac jako pierwszy sygnal LEADER, nastepnie wymusza sie zmiane stanu zliczania zjeden na dwa, doprowadzajacjako drugi sygnal (BET) i kolejno wymusza sie zmiane stanu zliczania z dwu na trzy, doprowadzajac jako trzeci jakikolwiek sygnal falszywy majacy charakter sygnalu (BET) pod warunkiem, ze sygnal falszywy doprowadza sie nie pózniej niz po czasie 0,1 sekundy liczac od chwili doprowadzenia sygnalu (BET), nastepnie sygnal bedacy wynikiem zliczania poddaje sie komparacji logicznej z sygnalem „0" logicznego, zdekodowujac w ten sposób stan zliczania na chwilowy sygnal LEADER, staly sygnal (BET) i staly sygnal BLAD BET i wyswietlajac te sygnaly na odpowiednich wskaznikach sygnalizacyjnych, nastepnie wytwa¬ rza sie w urzadzeniu dwa przebiegi prostokatne o czestotliwosciach 4 kHz i 8 kHz, a przebieg o czestotliwosci 8 kHz poddaje sie multipleksowaniu, po czym w wyniku multipleksowania tego przebiegu 8 kHz otrzymuje sie poprzez kodowanie przelaczne przebieg o czestotliwosci 4 kHz odpowiadajacy zapisanej informacji typu „000..." lub przebieg o czestotliwosci 8 kHz odpowiada¬ jacy zapisanej informacji typu „111..." lub przebieg o czestotliwosci kombinowanej 4/8 kHz odpowiadajacy zapisanej informacji typu „0101..." i podaje sie te przebiegi przelacznie, w zalezosci148 993 5 od potrzeb, na szyne interfejsu badanej pamieci tasmowej kasetowej (1), sprawdzajac prawidlo¬ wosc zapisu informacji w tej pamieci (1), nastepnie doprowadza sie z badanej pamieci tasmowej kasetowej (1) do urzadzenia wzorcowy sygnal informacji odczytu i poddaje sie go bramkowanemu zliczaniu przez okres czasu równy 19,05 sekund, przy czym w oznaczonym okresie czasu zlicza sie 2540+1 impulsów, odpowiadajacych nominalnej, dlugoterminowej predkosci tasmy równej 25,4cm/sek., a wynik zliczania poddaje sie dekodowaniu oraz wyswietleniu w odpowiednim wskazniku, 2. Sposób wedlug zastrz. 1, znamienny tym, ze przy ruchu tasmy w przód lub wstecz dokonuje sie pomiarów czasów startu i stopu tej tasmy, iloczynujac sygnaly RUCH W RPZOD (RP) lub RUCH WSTECZ (RW) ze zmiennie zadawana czestotliwoscia wzorcowa. PL