Przedmiotem wynalazku jest cyfrowy uklad generacji szumów szerokopasmowych przeznaczony zwlaszcza do dokonywania pomiarów parametrów szumowych odbiorników radiolokacyjnych.Znany jest cyfrowy uklad generacji szumów, który wytwarza pseudolosowy ciag impulsów poprzez wyko¬ rzystanie wielobitowego rejestru przesuwnego z bramka róznicy symetrycznej, której wejscie polaczone jest z wejsciem informacyjnym rejestru. Zawartosc rejestru przesuwana jest cyklicznie za pomoca ciagu zegarowego a dwa wejscia bramki róznicy symetrycznej przylaczone sa do wyjsc dwóch pozycji rejestru, które zapewniaja uzyskanie maksymalnego okresu generacji ciagów pseudolosowych. Widmo czestotliwosci takiego przebiegu jest nieciagle lecz prazkowe o odstepie prazków odpowiadajacym stosunkowi czestotliwosci ciagu zegarowego do okresu generatora sekwencji pseudolosowych. Generowany ciag pseudolosowych impulsów poddany jest nastep¬ nie filtracji za pomoca filtru dolnoprzepustowego przez co uzyskuje sie szum analogowy. Widmo czestotliwoscio¬ we przebiegów pseudolosowych generowanych za pomoca tego znanego ukladu jest z natury nieciagle, co jest przyczyna generacji szumów o widmie prazkowanym. Uklad ten generuje szum o stosunkowo waskim pasmie ze wzgledu na ograniczona maksymalna czestotliwosc zegara przesuwajacego i wzrastajaca dyskretnosc rozkladu widma przebiegów cyfrowych wraz ze wzrostem szerokosci pasma szumów.Znany jest równiez cyfrowy uklad generacji szumów szerokopasmowych o ciaglym widmie do kilku MHz.W ukladzie tym losowosc impulsów uzyskano przez zastosowanie ukladu generacji n-bitowych liczb binarnych generowanych losowo w n niezaleznych generatorach, których wyjscia dolaczone sa do n-bitowego rejestru pola¬ czonego z dekoderem o 211 wyjsciach. Wyjscia dekodera polaczone sa poprzez bramki logiczne z generatorami fali prostokatnej o równomiernym rozdziale ich czestotliwosci w zakresie pasma generowanych szumów, wjiczbie ogólnej 2", z tym ze kazdemu wyjsciu dekodera przyporzadkowany jest jeden generator. Wyjscia bramek logicz¬ nych polaczone sa z ukladem sumy logicznej, wyjscie którego polaczone jest z wejsciem wpisujacym rejestru n-bitowych liczb losowych i z ukladem formujacym szum analogowy. Wytwarzany w tym ukladzie szum szero¬ kopasmowy posiada pseudolosowy okres powtarzania, przy czym wewnatrz kazdego okresu powtarzania wspólczynnik wypelnienia impulsów szumu wynosi 0,5.Uklad generacji szumów szerokopasmowych wedlug wynalazku pozwala uzyskac pseudolosowosc nie tylko okresu powtarzania impulsów szumu, ale równiez pseudolosowosc wspólczynnika wypelnienia tych impul¬ sów. Uklad wedlug wynalazku zawiera n generatorów, generujacych dane binarne niezaleznie jeden od drugiego,2 130 429 których wyjscia sa dolaczone do n-bitowego rejestru, który z kolei jest polaczony z dekoderem o 2n wyjsciach, z którym sa polaczone poprzez bramki logiczne generatory fali prostokatnej w liczbie ogólnej 2", z tym, ze kazdemu wyjsciu dekodera przyporzadkowany jest jeden generator, a wyjscia bramek logicznych sa polaczone z ukladem sumy logicznej, którego wyjscie jest polaczone z wejsciem wpisujacym rejestru. Uklad wedlug wyna¬ lazku charakteryzuje sie tym, ze wyjscie pierwszego ukladu sumy logicznej jest polaczone z wejsciami innych bramek logicznych, których drugie wejscia sa polaczone z 2n wyjsciami dekodera. Wyjscia tych bramek sa polaczone poprzez generatory pojedynczych impulsów o ustalonych szerokosciach T\, r2, r3, 7*...rm z wejsciami drugiego ukladu sumy logicznej, którego wyjscie jest polaczone z wejsciem ukladu formujacego szum analogo¬ wy, wyjscie którego jest wyjsciem ukladu. Korzysci techniczne, wynikajace z zastosowania ukladu wedlug wynalazku polegaja na uzyskaniu lepszych parametrów wytwarzanego szumu szerokopasmowego, który dzieki posiadanej pseudolosowosci okresu powtarzania i wspólczynnika wypelniania ma lepsza równomiernosc widma.Wynalazek jest blizej objasniony na przykladzie wykonania ukladu, przedstawionym na zalaczonym rysun¬ ku.Uklad wedlug wynalazku zawiera n generatorów D1, D2,...,Dn, generujacych dane binarne niezaleznie jeden od drugiego, z których kazdy jest wykonany w ukladzie trzech inwerterów cyfrowych, polaczonych w petle. Wyjscia d1, d2,...,dn tych generatorów sa dolaczone do n-bitowego rejestru 2, polaczonego z dekode¬ rem 1 o 2" wyjsciach, z którymi polaczone sa poprzez bramki logiczne B1, B2, B3r B4,...,Bm generatory fali prostokatnej F1, F2, F3, F4,...,Fm w liczbie ogólnej 2n oraz poprzez dodatkowe bramki logiczne C1, C2, C3, C4,...,Cm -generatory pojedynczych impulsów M1, M2, M3, M4,...,Mm równiez w liczbie ogólnej 2". Kazdemu wyjsciu dekodera 1 przyporzadkowany jest jeden generator fali prostokatnej i jeden generator pojedynczego impulsu. Wyjscia bramek logicznych B1, B2, B3, B4,...,Bm polaczone sa z ukladem sumy logicznej 3, wyjscie którego jest polaczone z wejsciem wpisujacym rejestru 2 i z drugimi wejsciami bramek logicznych C1, C2, C3, C4,..»,Crtv Wyjscia tych bramek sa polaczone poprzez generatory pojedynczych impulsów M1, M2, M3, M4,...,Mm o ustalonych szerokosciach ru t2. r^TA.„Tm z wejsciami ukladu sumy logicznej 5, wyjscie którego jest polaczone z wejsciem ukladu formujacego szum analogowy 4, wyjscie którego jest wyjsciem calego ukladu, na którym uzyskuje sie szum szerokopasmowy o ciaglym widmie czestotliwosci.Zastrzezenie patentowe Cyfrowy uklad generacji szumów szerokopasmowych, zawierajacy n generatorów, generujacych dane binar¬ ne niezaleznie jeden od drugiego, których wyjscia sa dolaczone do n-bitowego rejestru, który z kolei jest polaczo¬ ny z dekoderem o2n wyjsciach, z którymi sa polaczone poprzez bramki logiczne generatory fali prostokatnej o równomiernym rozdziale ich czestotliwosci w zakresie pasma generowanych szumów w liczbie ogólnej 2", przy czym kazdemu wyjsciu dekodera przyporzadkowany jest jeden generator, a wyjscia bramek logicznych sa pola¬ czone z ukladem sumy logicznej, którego wyjscie jest polaczone z wejsciem wpisujacym rejestru, znamien¬ ny t y m, ze wyjscie pierwszego ukladu sumy logicznej (3) jest polaczone z wejsciami bramek logicznych (C1, €2, C3, C4,...,Cm), których drugie wejscia sa polaczone z 2n wyjsciami dekodera (1), a wyjscia tych bramek (C1, C2, C3, C4,...,Cm) sa polaczone poprzez generatory pojedynczych impulsów (M1, M2, M3, M4,..., Mm) o ustalo¬ nych szerokosciach tut2i t3, r4„.rm z wejsciami drugiego ukladu sumy logicznej (5), którego wyjscie jest pola¬ czone z wejsciem ukladu formujacego szum analogowy (4), wyjscie którego jest wyjsciem ukladu (W).130 429 PL