PL124203B1 - Apparatus for converting parallel information transmission into serial transmission - Google Patents

Apparatus for converting parallel information transmission into serial transmission Download PDF

Info

Publication number
PL124203B1
PL124203B1 PL21430279A PL21430279A PL124203B1 PL 124203 B1 PL124203 B1 PL 124203B1 PL 21430279 A PL21430279 A PL 21430279A PL 21430279 A PL21430279 A PL 21430279A PL 124203 B1 PL124203 B1 PL 124203B1
Authority
PL
Poland
Prior art keywords
information
counter
ram
group
input
Prior art date
Application number
PL21430279A
Other languages
English (en)
Other versions
PL214302A1 (pl
Inventor
Zbigniew Calkiewicz
Andrzej Zawistowski
Original Assignee
Zjednoczone Zaklady Produkcji
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Zjednoczone Zaklady Produkcji filed Critical Zjednoczone Zaklady Produkcji
Priority to PL21430279A priority Critical patent/PL124203B1/pl
Publication of PL214302A1 publication Critical patent/PL214302A1/xx
Publication of PL124203B1 publication Critical patent/PL124203B1/pl

Links

Landscapes

  • Dc Digital Transmission (AREA)

Description

Przedmiotem wynalazku jest urzadzenie umozli¬ wiajace przeksztalcanie równoleglego przesylania informacji w szeregowe.Znane urzadzenie umozliwiajace przeksztalcanie równoleglego przesylania informacji w szeregowe sklada sie z multipleksera wejsciowego, licznika rzadków, dekodera licznika rzadków, ukladu for¬ mujacego, ukladu czasowego, ukladu wspólpracy z woltomierzem cyfrowym, ukladu wspólpracy z z dziurkarka, które tworza uklad przeksztalcajacy równolegle przesylanie informacji w szeregowe; z kodera polaczonego z multiplekserem wejsciowym oraz z dekoderem licznika rzadków, co umozliwia wytwarzanie na wyjsciu kodera okreslonych sym¬ boli przyporzadkowanych okreslonym stanom licz¬ nika rzadków, oraz z multipleksera wyjsciowego przesylajacego do rejestru wyjsciowego informacja z wyjscia kodera albo z zewnetrznego ukladu ge¬ neratora slów.Opisane urzadzenie charakteryzuje sie mozliwos¬ cia przesylania ustalonej liczby binarnie kodowa¬ nych cyfr dziesietnych oraz wzbogaca przesylana informacje o stala grupe symboli. Ich uzytkownik bez zmian ukladowych nie ma mozliwosci skory¬ gowania w slowie wyjsciowym liczby, rodzaju oraz rozmieszczenia symboli wzbogacajacych. Uzupelnie¬ nie maszynowego nosnika informacji symbolami nie wchodzacymi do slowa z informacja wejsciowa wy¬ maga uzycia dodatkowych urzadzen zewnetrznych.Urzadzenie wedlug wynalazku zawiera uklad 10 wpisujacy polaczony z wejsciami informacyjnymi pamieci o dostepie swobodnym. Wejscia adresowe tych pamieci sa przelaczane z ukladu wpisujacego na wyjscia informacyjne licznika grup i licznika symboli. Wyjscie informacyjne jednej z dwóch pamieci o dostepie swobodnym polaczone jest z licznikiem operacji i ukladem sterujacym, który polaczony jest tez z ukladem wpisujacym. Uklad sterujacy steruje licznik grup, licznik symboli, licz¬ nik operacji i rejestr przesuwajacy.Wyjscia informacyjne rejestru przesuwajacego i obu pamieci o dostepie swobodnym polaczone sa z wejsciem adresowym pamieci stalej.Dzialanie urzadzenia polega na podziale operacji 15 niezbednych do przyjecia i przekazania przetwo¬ rzonej informacji na nastepujace grupy: przygo¬ towanie wejsciowej informacji do przekazania, przekazanie zakodowanej informacji wejsciowej i przekazanie symboli uzupelniajacych.Przygotowanie informacji wejsciowej do przeka¬ zania polega na przemieszczeniu jej w rejestrze przesuwajacym na wlasciwe pozycje wyjsciowe.Jest to konieczne przy mniejszej pojemnosci toru wyjsciowego urzadzenia przekazujacego informacje od pojemnosci rejestru przesuwajacego w omawia¬ nym urzadzeniu.Przekazywanie zakodowanej informacji wejscio¬ wej wymaga kolejnego podawania na wejscia adre¬ sowe pamieci stalej symboli tej Informacji, prze¬ chowywanej w rejestrze przesuwajacym. Pamiec 20 25 30 124 203124 203 3 4 stala pelni funkcje kodera. Symbole tworzace in¬ formacje wejsciowa wybieraja z pamieci te slowa, w których przechowywane sa odwzorowania tych symboli w zadanym kodzie wyjsciowym.Przekazywanie symboli uzupelniajacych wymaga podania na wejscie adresowe pamieci stalej adre¬ sów tych symboli. Adresy te odpowiednio uporzad¬ kowane tworza informacje pozwalajaca przyporzad¬ kowac okreslonej pozycji slowa wyjsciowego wy¬ brane symbole uzupelniajace. Wyjscie informacyjne pamieci stalej jest zarazem wyjsciem informacyj¬ nym urzadzenia. y •—~-~ '^1riad~*wi5istMacy umozliwia wprowadzenie do j ^ wlafecHw^chr pa*iieci informacji o kolejnosci reali- i zacji wybranych grup, liczby operacji w tych gru- , pagh oxaz adresów wybranych symboli uzupelnia - I r jacych w kolejnosci ich wykorzystania. **^~^klaosterujacy po otrzymaniu sygnalu o poja¬ wieniu sie na wejsciu urzadzenia informacji, reali¬ zujac w narzuconej kolejnosci grupy o okreslonej liczbie operacji, organizuje jej przetworzenie.Podstawowa zaleta urzadzenia wedlug wynalazku jest sprzeganie urzadzen o róznej pojemnosci in¬ formacyjnych rejestrów wyjsciowych, wysylajacych informacje równolegle z urzadzeniami przyjmuja¬ cymi ja szeregowo, wymagajacymi róznych struktur slów informacji wejsciowej w róznych kodach. Do¬ datkowo urzadzenie moze pelnic funkcje generatora symboli, co umozliwia wytwarzanie dowolnej in¬ formacji.Przedmiot wynalazku zostanie przykladowo objas¬ niony w oparciu o rysunek przedstawiajacy sche¬ mat blokowy urzadzenia w zastosowaniu do rejestracji informacji z miernika cyfrowego na tasmie dziurkowanej.Urzadzenie zawiera uklad wpisujacy UW pola¬ czony z wejsciami informacyjnymi X pamieci o do¬ stepie swobodnym RAM 1 i RAM 2. Wejscia adresowe A tych pamieci sa przelaczane za po¬ srednictwem multiplekserów Ml i M2 z ukladu wpi¬ sujacego UW na wyjscia informacyjne Y licznika grup LG i licznika symboli LS. Wyjscie informa¬ cyjne Y pamieci o dostepie swobodnym RAM 1 polaczone jest z licznikiem operacji LR i ukladem sterujacym US, który polaczony jest tez z ukladem wpisujacym UW.Uklad sterujacy US steruje licznik grup LG, licznik symboli LS, licznik operacji LR i rejestr przesuwajacy RP. Wyjscia informacyjne Y rejestru przesuwajacego RP, pamieci RAM 1 i pamieci RAM 2 polaczone sa poprzez multiplekser M3 z wejsciem adresowym A pamieci stalej ROM.W trakcie przygotowania urzadzenia do pracy uklad wpisujacy UW sterowany przez operatora generujac sygnaly sterujace i informacyjne, wpisu¬ je do kolejnych slów pamieci o dostepie swobod¬ nym RAM 1 informacje umozliwiajaca ukladowi sterujacemu US rozróznienie grup operacji oraz licztoy okreslajace ilosc operacji w grupach i umie¬ szcza w kolejnych slowach pamieci o dostepie swo¬ bodnym RAM 2 adresy symboli, które powinny uzupelnic informacje wejsciowa. Wejscia informa¬ cyjne X pamieci RAM 1 i RAM 2 sa polaczone tylko z ukladem wpisujacym UW, zas wejscia adresowe A sa przelaczane za posrednictwem multi¬ plekserów Ml i M2 z ukladu wpisujacefo UW na wyjscia informacyjne liczników odpowiednio grup LG i symboli LS. Po zakonczeniu przygotowania urzadzenia do pracy, uklad wpisujacy UW powo¬ duje wpfeanie do kolejnego slowa pamieci RAM 1, 5 po slowach zawierajacych informacje o poszczegól¬ nych grupach operacji, informacje o koncu prze¬ twarzania.Nastepnie przelacza multipleksery Ml i M2 umoz¬ liwiajac adresowanie pamieci RAM 1 i RAM 2 wyjs- 10 ciami licznika grup LG i licznika symboli LS oraz pobudza uklad sterujacy US do wysylania do mier¬ nika sygnalu o gotowosci przyjecia informacji.Wyjscie informacyjne Y pamieci RAM 1 podzielone jest na dwie czesci. Czesc polaczona z ukladem ste- 15 rujacym US zawiera informacje umozliwiajaca identyfikacje grupy.Czesc polaczona z licznikiem operacji LR zawie¬ ra informacje o ilosci operacji w identyfikowanej grupie. Opowiada to zawartosci slowa w pamieci 20 RAM 1. Slowo, które jest odczytywane, okresla stan licznika grup LG. Nie wykorzystuje sie bramkowa¬ nia wejscia adresowego.Uklad sterujacy US po otrzymaniu z miernika sygnalu o wykonaniu pomiaru, zeruje licznik grup 25 LG i licznik symboli LS, przepisuje z rejestru wyjsciowego miernika do równolegloszeregowego rejestru przesuwajacego RP, wynik pomiaru d z pa¬ mieci RAM 1 do licznika operacji LR liczbe operacji do wykonania w grupie okreslonej informacja za- 30 warta w czesci slowa wybieranego stanem licznika grup LG, a nastepnie przystepuje do realizacji tej grupy operacji, generujac odpowiednie sygnaly.W grupie przygotowania informacji wejsciowej do przekazania, wykonaniu jednej operacji odpo- 35 wiada przesuniecie o jedna pozycje zawartosci re¬ jestru przesuwajacego RP. Uklad sterujacy US musi wiec wygenerowac wlasciwa liczbe impulsów przesuwajacych.W grupie przekazywania informacji wejsciowej 40 wykonanie jednej operacji wymaga wyslania do dziurkarki sygnalu o gotowosci do przekazania in¬ formacji, a w odpowiedzi na sygnal konca jej re¬ jestracji przesuniecie zawartosci rejestru przesu¬ wajacego RP o jedna pozycje. W pamieci stalej ROM zastosowano takie rozmieszczenie informacji, ze slowa, których adresy okreslaja kombinacje bi¬ tów symboli wystepujacych w informacji wejscio¬ wej, zawieraja te symbole w zadanym kodzie wyj¬ sciowym. Zakodowana informacja z pamieci stalej ROM przekazywana jest do rejestru dziurkarki. 50 Przy realizacji grupy przekazywania symboli uzu¬ pelniajacych, wejscie adresowe pamieci stalej ROM polaczone jest z wyjsciem informacyjnym Y pa¬ mieci RAM 2. W kolejnych slowach pamieci RAM 2 wpisane sa w czasie przygotowania urzadzenia do 55 pracy, adresy symboli uzupelniajacych wystepuja¬ cych w pamieci stalej ROM, które powinny wysta¬ pic w informacji wyjsciowej. Wykonanie jednej operacji w tej grupie wymaga wyslania do dziur¬ karki sygnalu o gotowosci do przekazania infor- 60 macji, a po otrzymaniu sygnalu konca rejestracji zwiekszenie stanu licznika symboli LS o jeden, co spowoduje przygotowanie kolejnego symbolu do zarejestrowania na tasmie dziurkowanej.Laczenie wejscia adresowanej A pamieci stalej 65 ROM z wyjsciem informacyjnym Y rejestru prze-5 124 203 6 suwajacego RP lub pamieci RAM 2 jest realizowane przez sterowanie multipleksera M3 informacje do identyfikacji grupy bezposrednio z pamieci RAM 1.Kazdej wykonanej operacji w kazdej grupie od¬ powiada zmiana stanu licznika operacji LR o jeden.Po osiagnieciu okreslonego stanu licznika operacji LR, uklad sterujacy US zwieksza stan licznika grup LG o jeden powodujac wybranie kolejnego slowa w pamieci RAM 1 realizacje kolejnej grupy operacji. Trwa to do wybrania slowa, zawierajacego informacje o koncu przetwarzania. Wówczas uklad sterujacy US generuje sygnal o gotowosci przyjecia kolejnej informacji do przetwarzania i przechodzi w stan oczekiwania na pojawienie sie sygnalu o wy¬ konaniu pomiaru.Jezeli w trakcie przygotowania urzadzenia do pracy do pamieci RAM 1 zostanie wpisana tylko informacja o realizacji grupy przekazania symboli uzupelniajacych, to urzadzenie spowoduje ich reje¬ stracje na wczesniej omówionej zasadzie nie gene¬ rujac sygnalu o gotowosci do przyjecia informacji.Urzadzenie bedzie wiec pracowac jak generator symboli przekazujac do dziurkarki dowolna infor¬ macje.Urzadzenie wedlug wynalazku zastosowane do sprzezenia miernika cyfrowego i dziurkarki umoz¬ liwia proces automatyzacji pomiarów posredniczac w tworzeniu maszynowego nosnika informacji.Zastrzezenie patentowe Urzadzenie do przeksztalcania równoleglego prze¬ sylania informacji w szeregowe, znamienne tym, ze 10 zawiera uklad wpisujacy (UW) polaczony z wejscia¬ mi informacyjnymi (X) pamieci o dostepie swo¬ bodnym (RAM 1) i (RAM 2), a wejscia adresowe (A) tych pamieci przelaczane sa z ukladu wpisujacego (UW) na wyjscia informacyjne (Y) licznika grup 15 (LG) i licznika symboli (LS), natomiast wyjiscie informacyjne (Y) pamieci o dostepie swobodnym (RAM 1) polaczone jest z licznikiem operacji (LR), ukladem sterujacym (US) i wejsciem adresowym (A) pamieci stalej (ROM) polaczonej tez z wyjsciami 20 informacyjnymi (Y) pamieci o dostepie swobodnym (RAM 2) i rejestru przesuwajacego (RP), przy czym uklad sterujacy (US) polaczony z ukladem wpisu¬ jacym (UW) steruje licznik grup (LG), licznik sym¬ boli (LS), licznik operacji (LR) i rejestr przesuwa- 25 jacy (RP). PL

Claims (1)

1. Zastrzezenie patentowe Urzadzenie do przeksztalcania równoleglego prze¬ sylania informacji w szeregowe, znamienne tym, ze 10 zawiera uklad wpisujacy (UW) polaczony z wejscia¬ mi informacyjnymi (X) pamieci o dostepie swo¬ bodnym (RAM 1) i (RAM 2), a wejscia adresowe (A) tych pamieci przelaczane sa z ukladu wpisujacego (UW) na wyjscia informacyjne (Y) licznika grup 15 (LG) i licznika symboli (LS), natomiast wyjiscie informacyjne (Y) pamieci o dostepie swobodnym (RAM 1) polaczone jest z licznikiem operacji (LR), ukladem sterujacym (US) i wejsciem adresowym (A) pamieci stalej (ROM) polaczonej tez z wyjsciami 20 informacyjnymi (Y) pamieci o dostepie swobodnym (RAM 2) i rejestru przesuwajacego (RP), przy czym uklad sterujacy (US) polaczony z ukladem wpisu¬ jacym (UW) steruje licznik grup (LG), licznik sym¬ boli (LS), licznik operacji (LR) i rejestr przesuwa- 25 jacy (RP). PL
PL21430279A 1979-03-22 1979-03-22 Apparatus for converting parallel information transmission into serial transmission PL124203B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
PL21430279A PL124203B1 (en) 1979-03-22 1979-03-22 Apparatus for converting parallel information transmission into serial transmission

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PL21430279A PL124203B1 (en) 1979-03-22 1979-03-22 Apparatus for converting parallel information transmission into serial transmission

Publications (2)

Publication Number Publication Date
PL214302A1 PL214302A1 (pl) 1980-12-01
PL124203B1 true PL124203B1 (en) 1983-01-31

Family

ID=19995227

Family Applications (1)

Application Number Title Priority Date Filing Date
PL21430279A PL124203B1 (en) 1979-03-22 1979-03-22 Apparatus for converting parallel information transmission into serial transmission

Country Status (1)

Country Link
PL (1) PL124203B1 (pl)

Also Published As

Publication number Publication date
PL214302A1 (pl) 1980-12-01

Similar Documents

Publication Publication Date Title
US3465298A (en) Time shared automatic machine tool control system
Burks et al. Preliminary discussion of the logical design of an electronic computing instrument
US3133268A (en) Revisable data storage and rapid answer back system
US4011545A (en) Computer and communications systems employing new architectures
US3299410A (en) Data filing system
GB1256277A (en) Data processing apparatus
NL143351B (nl) Stelsel voor het opmaken van af te drukken numerieke informatie.
CA1123361A (en) Text processing apparatus
JPS6051750B2 (ja) データ転送システム
US3639694A (en) Time division multiplex communications system
US3270324A (en) Means of address distribution
CN85109589A (zh) 能快速处理不同组指令的信息处理装置
US3008127A (en) Information handling apparatus
US4051459A (en) Stored program controlled typewriting/editing system
GB898024A (en) Improvements in information editing devices
PL124203B1 (en) Apparatus for converting parallel information transmission into serial transmission
US3302176A (en) Message routing system
US2975405A (en) Static data storage apparatus
GB1187622A (en) Improvements in or relating to apparatus for Generating Position-Control Signals
GB1257142A (pl)
US4041466A (en) Multi-axis encoder processing and display system
US3961170A (en) Fixed point to floating point conversion in an electronic computer
US3387277A (en) System and apparatus for addressing a cyclical memory by the stored contents thereof
US3096508A (en) Input output apparatus
US3087010A (en) Automatic telegraph switching system