PL124125B1 - Delta and delta-sigma modulator with syllabic adaptation - Google Patents

Delta and delta-sigma modulator with syllabic adaptation Download PDF

Info

Publication number
PL124125B1
PL124125B1 PL21410879A PL21410879A PL124125B1 PL 124125 B1 PL124125 B1 PL 124125B1 PL 21410879 A PL21410879 A PL 21410879A PL 21410879 A PL21410879 A PL 21410879A PL 124125 B1 PL124125 B1 PL 124125B1
Authority
PL
Poland
Prior art keywords
input
delta
comparator
modulator
signal
Prior art date
Application number
PL21410879A
Other languages
English (en)
Other versions
PL214108A1 (pl
Inventor
Piotr Bublewicz
Original Assignee
Politechnika Warszawska
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Politechnika Warszawska filed Critical Politechnika Warszawska
Priority to PL21410879A priority Critical patent/PL124125B1/pl
Publication of PL214108A1 publication Critical patent/PL214108A1/xx
Publication of PL124125B1 publication Critical patent/PL124125B1/pl

Links

Landscapes

  • Compression, Expansion, Code Conversion, And Decoders (AREA)

Description

Przedmiotem wynalazku jest modulator delta i delta-sigma z adaptacja sylabowa znajdujacy za¬ stosowanie zwlaszcza w systemach telefonicznych i radiofonicznych.Znany jest modulator delta z adaptacja sylabowa, w którym sygnal wejsciowy podawany jest na kom¬ parator, którego wyjscie polaczone jest z ukladem próbkujacym poprzez kwantyzer. Wyjscie ukladu próbkujacego, które jest jednoczesnie wyjsciem mo¬ dulatora polaczone jest z pierwszym wejsciem ukla¬ du mnozacego oraz poprzez dekoder obwiedni po¬ laczony jest z ukladem sumujacym, który dodaje do obwiedni sygnal wyjsciowego skladowa stala.Wyjscie sumatora polaczone jest z drugim wejsciem ukladu mnozacego, którego wyjscie poprzez uklad calkujacy polaczony jest z drugim wejsciem kom¬ paratora.Istota modulatora wedlug wynalazku w pierwszej jego wersji polega na tym, ze jego wejscie polaczo¬ ne jest z drugim wejsciem komparatora oraz po¬ laczone jest z trzecim wejsciem tego kompara¬ tora poprzez detektor obwiedni sygnalu wejscio¬ wego.Istota modluatora wedlug wynalazku w drugiej jego wersji polega na tym, ze jego wejscie polaczo¬ ne jest z drugim wejsciem komparatora oraz pola¬ czone jest z trzecim wejsciem tego komparatora po¬ przez detektor obwiedni pochodnej sygnalu wejscio¬ wego.Uklad wedlug wynalazku pozwala na znaczne 10 15 20 25 zmniejszenie czestotliwosci próbkowania nie zmniej¬ szajac zrozumialosci przetwarzania sygnalów.Przedmiot wynalazku jest przedstawiony w przy¬ kladzie wykonania na rysunku, na którym fig. 1 przedstawia modulator delta z detektorem obwiedni sygnalu wejsciowego, fig. 2-modulator delta z de¬ tektorem obwiedni pochodnej sygnalu, a fig. 3-mo- dulator delta-sigma z detektorem obwiedni syg¬ nalu.W ukladzie wedlug fig. 1 wejscie pierwsze kom¬ paratora 1 polaczone jest z wyjsciem ukladu calku¬ jacego 5, którego wejscie poprzez uklad mnozacy 6 polaczone jest z wyjsciem modulatora. Na drugie wejscie kompartora 1 podawany jest sygnal wejscio¬ wy m(t), a na trzecie wejscie komparatora 1 poda¬ wany jest ten sygnal wejsciowy poprzez detektor obwiedni 2 jako obwiednia m°(t) sygnalu wejscio¬ wego. Sygnal z wyjscia komparatora 1 zwany ble¬ dem kwantowania e(t), który jest róznica sumy syg¬ nalu wejsciowego i jej obwiedni m(t)+m°(t) oraz aproksymacji tej sumy m(t)+m°(t), otrzymanej na wyjsciu ukladu calkujacego 5, zostaje w kwantyze- rze 3 skwantowany do wartosci ±U. Nastepnie syg¬ nal ten jest próbkowany z czestotliwoscia fs w ukla¬ dzie próbkujacym 5.Otrzymany na wyjsciu tego ukladu próbkujacego 5 ciag*próbek jest cyfrownym wyjsciowym modula¬ tora wedlug wynalazku . Sygnal ten podawany jest zwrotnie na pierwsze wejscie komparatora 1 jako aproksymacja m(t) sumy sygnalu wejsciowego i jego 124 1253 124 125 4 obwiedni m°(t) kolejno poprzez podane nizej uklady.Najpierw ciag próbek podawany jest na wejscie de¬ kodera obwiedni sygnalu 8, a otrzymana na jego wyjsciu obwiednia sygnalu wyjsciowego sumowana jest w ukladzie sumujacym 7 ze skladowa stala B, a otrzymana suma podawana jest na pierwsze wejs¬ cie ukladu mnozacego 6. Na drugie wejscie tego ukladu mnozacego 6 podawany jest sygnal wyjscio¬ wy. Sygnal po wymnozeniu podawany jest na uklad calkujacy 3 otrzymana na wyjsciu tego ukladu aproksymacja mq(t) sumy sygnalu wejsciowego m(t) i jego obwiedni m°(t) podawana jest na pierwsze wejscie komparatora 1.W modulatorze dela wedlug fig. 2 na pierwsze wejscie kompartora 1 podawana jest aproksymacja mg(t) sumy sygnalu wejsciowego m(t) i obiwedni pochodnej sygnalu wejsciowego m°'(t). Wejscie trze¬ cie komparatora polaczone jest z wejsciem modu¬ latora poprzez detektor obwiedni pochodnej sygnalu wejsciowego 2'.Modulator delta-sygma przedstawiony na fig. 3 rózni sie od modulatora delta tym, ze wejscie ukla¬ du calkujacego 3 polaczone jest do wyjscia kompa¬ ratora 1, a wejscie ukladu calkujacego 3 polaczone jest z wejsciem kwantyzera 4. Pierwsze wejscie komparatora mnozacego. 1 polaczone jest z wyjsciem ukladu 10 15 20 25 Zastrzezenia patentowe 1. Modulator delta i delta sigma z adaptacja sy¬ labowa, zawierajacy kompartor porównujacy sygnal wejsciowy z jego aproksymacja, przy czym wejscie tego komparatora polaczone jest petla sprzezenia zwrotnego z wyjsciem modulatora, kolejno poprzez uklad calkujacy i uklad mnozacy, znamienny tym, ze wejscie tego modulatora polaczone jest z drugim wejsciem komparatora (1) sygnalu wejsciowego (m(t» oraz z trzecim wejsciem tego komparatora poprzez detektor obwiedni sygnalu wejsciowego (2). 2. Modulator delta i delta-sigma z adaptacja syla¬ bowa, zawierajacy komparator porównujacy sygnal wejsciowy z jego aproksymacja, przy czym wejscie tego komparatora polaczone jest petla sprzezenia zwrotnego z wyjsciem modulatora, kolejno poprzez uklad calkujacy i uklad mnozacy, znamienny tym, ze wejscie tego modulatora polaczone jest z drugim wejsciem komparatora (1) sygnalu wejsciowego (m(t)) oraz z trzecim wejsciem tego komparatora poprzez detektor obwiedni pochodnej sygnalu wejs¬ ciowego (2').Fig 1 Fig. 3 Fig 2 ZGK 1002/1100/84 — 95 egz.Cena zl 100,— PL

Claims (2)

  1. Zastrzezenia patentowe 1. Modulator delta i delta sigma z adaptacja sy¬ labowa, zawierajacy kompartor porównujacy sygnal wejsciowy z jego aproksymacja, przy czym wejscie tego komparatora polaczone jest petla sprzezenia zwrotnego z wyjsciem modulatora, kolejno poprzez uklad calkujacy i uklad mnozacy, znamienny tym, ze wejscie tego modulatora polaczone jest z drugim wejsciem komparatora (1) sygnalu wejsciowego (m(t» oraz z trzecim wejsciem tego komparatora poprzez detektor obwiedni sygnalu wejsciowego (2).
  2. 2. Modulator delta i delta-sigma z adaptacja syla¬ bowa, zawierajacy komparator porównujacy sygnal wejsciowy z jego aproksymacja, przy czym wejscie tego komparatora polaczone jest petla sprzezenia zwrotnego z wyjsciem modulatora, kolejno poprzez uklad calkujacy i uklad mnozacy, znamienny tym, ze wejscie tego modulatora polaczone jest z drugim wejsciem komparatora (1) sygnalu wejsciowego (m(t)) oraz z trzecim wejsciem tego komparatora poprzez detektor obwiedni pochodnej sygnalu wejs¬ ciowego (2'). Fig 1 Fig. 3 Fig 2 ZGK 1002/1100/84 — 95 egz. Cena zl 100,— PL
PL21410879A 1979-03-14 1979-03-14 Delta and delta-sigma modulator with syllabic adaptation PL124125B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
PL21410879A PL124125B1 (en) 1979-03-14 1979-03-14 Delta and delta-sigma modulator with syllabic adaptation

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PL21410879A PL124125B1 (en) 1979-03-14 1979-03-14 Delta and delta-sigma modulator with syllabic adaptation

Publications (2)

Publication Number Publication Date
PL214108A1 PL214108A1 (pl) 1980-11-17
PL124125B1 true PL124125B1 (en) 1982-12-31

Family

ID=19995086

Family Applications (1)

Application Number Title Priority Date Filing Date
PL21410879A PL124125B1 (en) 1979-03-14 1979-03-14 Delta and delta-sigma modulator with syllabic adaptation

Country Status (1)

Country Link
PL (1) PL124125B1 (pl)

Also Published As

Publication number Publication date
PL214108A1 (pl) 1980-11-17

Similar Documents

Publication Publication Date Title
US6346898B1 (en) Multilevel analog to digital data converter having dynamic element matching in a reference data path
US5870048A (en) Oversampling sigma-delta modulator
EP0368610B1 (en) A method of cascading two or more sigma-delta modulators and a sigma-delta modulator system
KR101635818B1 (ko) 절단을 포함하는 시그마 델타 변조기 및 그 애플리케이션
US4772871A (en) Delta sigma modulator circuit for an analog-to-digital converter
US5150120A (en) Multiplexed sigma-delta A/D converter
US20050088327A1 (en) Delta sigma modulating apparatus
US5838272A (en) Error correcting sigma-delta modulation decoding
US6326911B1 (en) Method and apparatus for dithering idle channel tones in delta-sigma analog-to-digital converters
KR870010696A (ko) 엔코딩 장치 및 이를 구비한 아나로그-디지탈 및 디지탈-아나로그 변환기
US6515606B2 (en) Analog to digital converter
US20200389180A1 (en) Sigma-delta analog-to-digital converter circuit with correction for mismatch error introduced by the feedback digital-to-analog converter
US6300890B1 (en) Delta-sigma modulator and AD converter
JP3113277B2 (ja) シグマ−デルタ変調器をカスケード結合するための方法,及びシグマ−デルタ変調システム
GB2330749A (en) Audio signal processor
EP3955467A1 (en) Multi-stage sigma-delta analog-to-digital converter with dither
EP0651518B1 (en) Cascaded sigma-delta modulators
US6734814B2 (en) Modulator
PL124125B1 (en) Delta and delta-sigma modulator with syllabic adaptation
US6286020B1 (en) Signal processor delta-sigma modulator stage
JPS6031315A (ja) 2次デルタ・シグマ変調器
US7266152B2 (en) Digital signal processing device and digital signal processing method
JPH08242173A (ja) 積分器および分散フィードバック式δς変調器
US6307493B1 (en) Non-linear function generating circuit and method
US20020003485A1 (en) Method of performing A/D conversion, and an A/D converter