PL114384B1 - Method and system for controlling release to originate block transmissions within computer interface or multiplexer channel - Google Patents

Method and system for controlling release to originate block transmissions within computer interface or multiplexer channel Download PDF

Info

Publication number
PL114384B1
PL114384B1 PL17312474A PL17312474A PL114384B1 PL 114384 B1 PL114384 B1 PL 114384B1 PL 17312474 A PL17312474 A PL 17312474A PL 17312474 A PL17312474 A PL 17312474A PL 114384 B1 PL114384 B1 PL 114384B1
Authority
PL
Poland
Prior art keywords
block
transmissions
density
interface
pulses
Prior art date
Application number
PL17312474A
Other languages
English (en)
Other versions
PL173124A1 (en
Inventor
Joanna Kowalczyk
Jerzy Dyczkowski
Jerzy Zawisza
Zygmunt Palka
Original Assignee
Ct Nauk Prod Tech Komput
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ct Nauk Prod Tech Komput filed Critical Ct Nauk Prod Tech Komput
Priority to PL17312474A priority Critical patent/PL114384B1/pl
Publication of PL173124A1 publication Critical patent/PL173124A1/xx
Publication of PL114384B1 publication Critical patent/PL114384B1/pl

Links

Landscapes

  • Hardware Redundancy (AREA)

Description

Opis patentowy opublikowano: 10.05.1982 Int. Cl.2 G06F 3/04 CZYTELNIA U «du Pcrteoto%**»ao f • ' Twórcy wynalazku: Joanna Kowalczyk, Jerzy Dyczkowski, Jerzy Zaiwi- sza, Zygmunt Palka Uprawniony z patentu: Centrum Naukowo-Pixxlukcyjne Technik Kom¬ puterowych i Pomiarów im. Janka Krasickiego, Warszawa (Polska) Sposób i uklad do sterowania zezwoleniami na rozpoczecie transmisji blokowych w interfejsie lub kanale multipleksorowym komputera Wynalazek dotyczy blokowych transmisji- infor¬ macji miedzy modulami i urzadzeniami kom¬ putera.Zapewnienie prawidlowej pracy komputera stworzylo koniecznosc jefdnoczesneji wymiany blo¬ ków informacji pomiedzy poszczególnymi modu¬ lami wchodzacymi w jego sklad. Najczesciej do organizowania takich transmisji' stosowany jest pojedynczy uklad, na przyklad- interfejs kompute¬ ra lub kanal multipleksorowy, którego przepu¬ stowosc jest z reguly nizsza od; wymaganej dla zapewnienia maksymalnej, teoretycznie mozliwej ilosci równoczesnych transmisji, okreslonej ze¬ stawem komputera..W przypadku, gdy urzadzenia wymieniajace informacje sa urzadzeniami synchronicznymi, zbyt mala przepustowosc ukladu organizujacego tran¬ smisje powoduje koniecznosc buforowania danych w urzadzeniadh, lub nawet awaryjne konczenie transmisji, zwane zerwaniem, ze wzgledu na skon¬ czona przepustowosc ukladu organizujacego tran¬ smisje.Znane dotychczas rozwiazanie, przedstawione w opisie patentowym U$A nr 3f3f70a76 polega na sumowaniu w procesorze sygnalów zgloszen przer¬ wan z urzadzen zewnetrznych i rozwiazuje pro¬ blem ochrony procesora przed „zatkaniem" obslu¬ ga przerwan.Podobne rozwiazanie polegajace równiez na su¬ mowaniu w procesorze sygnalów z jednostek ste¬ rujacych przedstawione zostalo w opisie patento¬ wym USA nr 3St68il6i5' i chroni komputer przed przeciazeniem transmisjami prowadzonymi przez kanal.Znane rozwiazania pozwalalja na ograniczenie ilosci urzadzen równoczesnie obslugiwanych przez procesor bez wnikania w przepustowosc ukladu organizujacego transmisje blokowe. Rzeczywiste, chwilowe obciazenie ukladu organizujacego tran¬ smisje moze znacznie róznic sie od usrednionego obciazenia oszacowanego na podstawie rodzajów i ilosci aktualnie prowadzacych transmisje urza¬ dzen transmisji blokowej.Zgodnie z wynalazkiem, sposób sterowania ze¬ zwoleniami na rozpoczecie transmisji blokowych w interfejsie lub kanale multiplekso-rowym kom¬ putera przy naprzemiennej realizacji pojedynczych transmisji przez wiele uirzadizen równoczesnie pro¬ wadzacych transmisje blokowe, polega na. tym, ze 20 zadaije sie dla interfejsu lub kanalu multiplek- sorowego dopuszczalna gestosc pojedynczych transmisji, tworzy sie róznice ciagów: impulsów odpowiadajacych pojedynczym transmisjom i im¬ pulsów zegarowych i calkuje sie ja, a. nastepnie 25 bada sie tak otrzymana wartosc gestosci pojedyn¬ czych transmisji i zezwala sie na rozpoczecie pra¬ cy zglaszajacego sie urzadzenia, gdy chwilowa wartosc gestosci transmisji jest nie wieksza, od dopuszczalnej, okreslonej dla; interfejsu lub ka- 30 nalu multiplekserowego. Wielkosc zadawanej do- 10 15 114 384 /114 384 3 puszczalnej gestosci pojedynczych transmisji dla interfejsu lub kanalu multipleksorowego moze byc korygowana przeiz wyrózniony modul kompu¬ tera, przy czym w przypadku zerwania transmisji wielkosc ta sie zmniejsza.Sygnal zezwolenia przesyla sie równolegle do urzadzen transmisji blokowej komputera. Decyzja zezwalajaca na. rozpoczecie pracy zglaszajacego sie urzadzenia moze byc wydana, gdy w bezposrednio poprzedzajacym zgloszenie,, okreslonym odcinku czasu, chwilowa gestosc pojedynczych transmisji nie przekroczyla zadanej wartosci.Oklad do sterowania zezwoleniami na rozpo¬ czecie transmisji blokowych w interfejsie lub ka¬ nale mtultipleksorowym komputera zawierajacy blok porównujacy zadana dopuszczalna gestosc pojedynczych transmisji z wartoscia chwilowa ge¬ stosci pojedynczych transmisji i (polaczony z wyjs¬ ciem! bloku porównujacego blok decyzyjny, który zezwala lu»b nie na rozpoczecie pracy zglaszajacego sie urzadzenia, transmisji blokowej, wedlug wy¬ nalazku, posiada bilok calkujacy z wejsciem la¬ dujacym, na które podawane sa impulsy odpowia¬ dajace pojedynczym transmisjom, i z wejsciem rozladowujacym, na które podawane sa impulsy zegarowe, przy czym wyjscie bloku calkujacego polaczone jest z jednym z wejsc bloku porównu¬ jacego.Wedlug alternatywy ukladu zamiast bloku cal¬ kujacego zastosowano licznik rewersyjny, który zlicza impulsy odpowiadajace pojedynczym tran¬ smisjom podawane na jego wejscie dodajace, i odejmuje impulsy zegarowe podawane na jego wejscie odejmujace, przy czym wyjscie licznika rewersyjnego polaczone jest z blokiem porównu¬ jacym stan licznika z zadana dopuszczalna gestos¬ cia pojedynczych transmisji..Uklad wedlug wynalazku do sterowania zezwo¬ leniami na rozpoczecie transmisji blokowych w interfejsie lub kanale multiplekserowymi kompu¬ tera pokazny jest w przykladzie jego wykonania na rysunku przedstawiajacym schemat blokowy ukladu.Odpowiadajace pojedynczym transmisjom mie¬ dzy urzadzeniami 1 transmisji blokowej, dolaczo¬ nymi do interfejsu 2 komputerai, impulsy poda¬ wane sa szyna 3 na, wejscie ladujace bloku calku¬ jacego 4. Blok calkujacy 4 rozladowywany jest impulsami z wyjscia generatora 5 impulsów zega¬ rowych. Napiecie wyjsciowe z bloku calkujacego 4 porównywane jest w bloku porównywania 6 z napieciem wyjsciowym z bloku 7 zadawania na¬ piecia odniesienia, proporcjonalnym do dopu¬ szczalnej gestosci pojedynczych transmisji.Na podstawie . wyniku porównania blok decy¬ zyjny 8 generuje .sygnal zezwolenia podawany szyna 9 do wszystkich urzadzen 1 dolaczonych do interfejsu 2. Wartosc napiecia odniesienia na wyj¬ sciu bloku 7 moze byc zmieniana przez wyróz¬ nione, jedno z urzadzen 1 polaczone z blokiem 7 szyna 10.Zerowa wartosc napiecia wyjsciowego z bloku calkujacego 4 wykrywana jest przez uklad 11 wy¬ krywania zera i powoduje zamkniecie bramki 12, przez która na wejscie rozladowujace bloku cal- 4 PL

Claims (5)

  1. Zastrzezenia patentowe' 1. Sposób sterowania zezwoleniami na rozpo¬ czecie transmisji blokowych w interfejsie lub ka¬ nale multiplekserowym komputera przy naprze¬ miennej realizacji pojedynczych transmisji przez wiele urzadzen równoczesnie prowadzacych tran¬ smisje blokowe, znamienny tym, ze zadaje sie dla interfejsu lub kanalu multipleksorowego dopu¬ szczalna gestosc pojedynczych transmisji, tworzy sie. róznice ciagów: impulsów .. odpowiadajacych pojedynczym transmisjom i impulsów zegarowych i calkuje sie ja, a-nastepnie bada sie tak otrzy¬ mana chwilowa wartosc gestosci pojedynczych transmisji i zezwala sie na. rozpoczecie pracy zglaszajacego sie urzadzeniai, gdy chwilowa war¬ tosc gestosci transmisji jest nie wieksza, od do¬ puszczalnej okreslonej dla interfejsu lub kanalu multiplekserowego.
  2. 2. Sposób wedlug zastrz. 1, znamienny tym, ze wielkosc zadanej dopuszczalnej gestosci pojedyn¬ czych transmisji dla interfejsu lub kanalu multi¬ pleksorowego koryguje sie przez wyrózi-ony mo¬ dul komputera,
  3. 3. Sposób wedlug zastrz. 2, znamienny tym, ze wielkosc zadanej dopuszczalnej gestosci pojedyn¬ czych transmisji zmniejsza sie w przypadku zer¬ wania: transmisji blokowej.
  4. 4. Sposób wedlug zastrz. 1, albo 2, albo 3, zna¬ mienny tym, ze sygnal zezwolenia na. rozpoczecie pracy urzadzenia przekazuje sie do urzadzen tran¬ smisji blokowej równoczesnie. 5. Sposób wedlug zastrz. 1, znamienny tym, ze zezwala sie na rozpoczecie pracy zglaszajacego sie urzadzenia, gdy w bezposrednio poprzedzajacym zgloszenie okreslonym odcinku czasowym chwilo¬ wa wartosc gestosci pojedynczych transmisji nie przekroczyla zadanej wartosci. 6. Uklad do sterowania, zezwoleniami na rozpo¬ czecie transmisji blokowych w interfejsie lub ka¬ nale multiplekserowym komputera, zawierajacy blok porównujacy zadana dopuszczalna gestosc pojedynczych transmisji z wartoscia chwilowa ge- ^ stosci pojedynczych transmisji i polaczony z wyj¬ sciem bloku porównujacego blok decyzyjny, który zezwala lub nie na rozpoczecie pracy zglaszajacego sie urzadzenia transmisji blokowej, znamienny tym, ze ma blok calkujacy (4) z wejsciem laduja¬ cym, na które podawane sa impulsy odpowiada¬ jace pojedynczymi transmisjom i z wejsciem roz¬ ladowujacym, na które podawane sa impulsy z generatora (5) impulsów zegarowych, przy czym wyjscie bloku calkujacego (4) polaczone jest z jednym z wejsc znanego bloku porównujacego (6). 7. Uklad do sterowania zezwoleniami na rozpo¬ czecie transmisji blokowych w interfejsie lub ka- 15 20 25 30 35 40 45 60 55 60 kujacego 4 podawane sa impulsy zegarowe z ge¬ neratora
  5. 5. Bramka 13, przez która na wejscie la¬ dujace bloku calkujacego 4 podawane sa impulsy odpowiadajace pojedynczym, transmisjom, zamy- 5 kana jest sygnalem z ukladu decyzyjnego po przekroczeniu przez napiecie wyjsciowe z bloku calkujacego 4 okreslonego poziomu.114384 nale multipleksorowym komputera zawierajacy blok porównujacy zadana dopuszczalna gestosc po¬ jedynczych transmisji z wartoscia chwilowa ge¬ stosci pojedynczych transmisji i polaczony z wyj¬ sciem bloku porównuijaceigo blok decyzyjny, który zezwala lub nie na rozpoczecie pracy zglaszajacego cego sie urzadzenia transmisji blokowej, zna¬ mienny tym, ze ma licznik rewersyjny który zli¬ cza impulsy odpowiadajace pojedynczym trans¬ misjom podawane na jego wejscie dodajace i odejmuje impulsy podawane z generatora im¬ pulsów zegarowych na jego wejscie odejmujace, przy czym wyjscie licznika rewersyjnego pola¬ czone jest ze znanym blokiem porównujacym. PL
PL17312474A 1974-07-30 1974-07-30 Method and system for controlling release to originate block transmissions within computer interface or multiplexer channel PL114384B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
PL17312474A PL114384B1 (en) 1974-07-30 1974-07-30 Method and system for controlling release to originate block transmissions within computer interface or multiplexer channel

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PL17312474A PL114384B1 (en) 1974-07-30 1974-07-30 Method and system for controlling release to originate block transmissions within computer interface or multiplexer channel

Publications (2)

Publication Number Publication Date
PL173124A1 PL173124A1 (en) 1979-09-24
PL114384B1 true PL114384B1 (en) 1981-01-31

Family

ID=19968435

Family Applications (1)

Application Number Title Priority Date Filing Date
PL17312474A PL114384B1 (en) 1974-07-30 1974-07-30 Method and system for controlling release to originate block transmissions within computer interface or multiplexer channel

Country Status (1)

Country Link
PL (1) PL114384B1 (pl)

Also Published As

Publication number Publication date
PL173124A1 (en) 1979-09-24

Similar Documents

Publication Publication Date Title
US5146477A (en) Jitter control in digital communication links
EP1895280B1 (de) Wägeeinrichtung, insbesondere dynamische Wägeeinrichtung und Wägevorrichtung hierfür
US3806826A (en) Digital circuit for adjusting the frequency of a variable frequency oscillator
PL114384B1 (en) Method and system for controlling release to originate block transmissions within computer interface or multiplexer channel
EP3009933A1 (en) Multiplex control device
EP0033337B1 (en) Digital loop synchronization circuit
DE69232167T2 (de) Datenzuführverfahren und vorrichtung für einen gepufferten uart
EP0308450B1 (en) Jitter control in digital communications links
DE102004036889A1 (de) Detektorschaltung und Zugriffdetektionsverfahren für eine Chipkarte
EP0589266A1 (de) Mikroprozessor mit CPU und EEPROM
US6246690B1 (en) Method and device for controlling data flow in a computer data network
RU2011632C1 (ru) Ограничитель грузоподъемности стрелового крана
US4811104A (en) Noise eliminating apparatus for key signal
KR910007726B1 (ko) 하이브리드 인터럽트 조정기
SU1215113A1 (ru) Устройство дл мажоритарного выбора асинхронных сигналов
EP0374537B1 (de) Demultiplexer mit Schaltung zur Verringerung des Wartezeitjitters
DE3586963T2 (de) Schaltung fuer teilnehmerleitungssignalisierung in einem vermittlungssystem.
SU840818A1 (ru) Устройство дл предупреждени аварий-НыХ СиТуАций
CA1144617A (en) Error performance monitoring for digital transmission systems
CN108502576B (zh) 一种卸船机防风控制方法
SU1725316A1 (ru) Устройство дл контрол времени выключени тиристоров
SU1193689A1 (ru) Устройство дл контрол системы автоматической стабилизации параметров
JP2577420B2 (ja) データ伝送装置
SU1109741A1 (ru) Устройство дл определени разности двух чисел
KR860001070B1 (ko) 생산관리 시스템에서의 생산현황 전송회로