Przedmiotem wynalazku jest tranzystorowy uklad ograniczajacy prad trzymania elektromagnesów pradu stalego poprzez wlaczanie w obwód cewki napedowej rezystora ochronnego.W ukladach stycznikowych zasilanych napieciem stalym powszechnie stosuje sie ograniczenie pradu trzymania elektromagnesu napedowego. Uzyskuje sie to poprzez wlaczenie stykiem biernym rezystora ochronne¬ go w szereg z uzwojeniem cewki elektromagnesu.Znane sa równiez uklady elektroniczne zmniejszajace prad przeplywajacy przez cewke elektromagnesu pó przyciagnieciu zwory. W ukladach tych ograniczenie pradu nastepuje po zamknieciu zwory sygnalizowanym fotoelektrycznie, badz tez dodatkowym stykiem uruchamianym przez zwore. Podstawowymi wadami tych ukla¬ dów sa: brak ograniczenia pradu w przypadku zaciecia zwory (moze to doprowadzic do spalenia cewki elektro¬ magnesu w przypadku forsowania zasilania na czas zamykania), niemozliwosc zastosowania ich w przypadku niedostepnosci zwory (na przyklad ukryta wewnatrz urzadzenia), koniecznosc stosowania przeróbek mechanicz¬ nych. Czesto jest to niemozliwe ze wzgledu na brak miejsca, specyficzna konstrukcje itp.Wad tych nie posiada rozwiazanie wedlug wynalazku, które polega na tym, ze rezystor ochronny jest wlaczony pomiedzy emiter a kolektor tranzystora sterowanego przez obwód zawierajacy kondensator o jednej elektrodzie polaczonej z emiterem tranzystora polaczonym z ujemnym biegunem zródla zasilania, pierwszego rezystora wlaczonego pomiedzy baze tranzystora a druga elektrode kondensator?, do której jest przylaczona ponadto katoda diody o anodzie polaczonej z kolektorem drugiego tranzystora. Baza drugiego tranzystora za posrednictwem kolejnego rezystora jest polaczona z kolektorem pierwszego tranzystora. Kolektor \ ierwszego tranzystora jest przylaczony ponadto do emitera trzeciego tranzystora, którego baza stanowi wejscie sterujace ukladu, a kolektor jest dolaczony do emitera drugiego tranzystora oraz do jednego z zacisków cewki elektroma¬ gnesu, której drugi zacisk jest dolaczony do dodatniego bieguna zródla zasilania.Stosowanie ukladu wedlug wynalazku nie wymaga wprowadzania zmian konstrukcyjnych w ukladzie ele¬ ktromagnesu oraz umozliwia ksztaltowanie charakterystyki pradowo-czasowej elektromagnesu.Przedmiot wynalazku jest uwidoczniony w przykladzie wykonania na rysunku, na którym fig. 1 przedsta¬ wia schemat elektryczny ukladu, a fig. 2 charakterystyke pradowo-czasowa elektromagnesu.2 113253 Rezystor ochronny RQ jest wlaczony pomiedzy emiter a kolektor tranzystora Tp Emiter tranzystora T{ jest polaczony z ujemnym biegunem zródla zasilania. Obwód sterowania tranzystora Tj sklada sie z kondensato¬ ra C, który jedna elektroda jest polaczony z emiterem tranzystora Tj, rezystora Rfe^, który laczy druga elektro¬ de kondensatora C z baza tranzystora J{, diody D, której katoda jest polaczona z punktem wspólnym kondensa¬ tora C i rezystora Rbl oraz tranzystora T2, którego kolektor jest polaczony z anoda diody D, a baza poprzez rezystor Rb2 z kolektorem tranzystora I\ . Kolektor tranzystora T^ jest przylaczony nadto do emitera tranzysto¬ ra T3, którego baza stanowi wejscie sterujace ukladu. Kolektor tranzystora T3 jest dolaczony do emitera tranzystora T2 oraz do jednego z zacisków cewki elektromagnesu CE. Drugi zacisk cewki CE jest dolaczony do dodatniego bieguna zródla zasilania.I Istota dzialania, która zostanie opisana nizej, polega na tym, ze rezystor ochronny RQ jest wlaczony w obwód cewki elektromagnesu CE podczas przejscia tranzystora T{ ze stanu nasycenia w stan zatkania.Po zalaczeniu napiecia zasilajacego uklad, kondensator C laduje sie przez tranzystor T2 i diode D oraz cewke elektromagnesu CE. Tranzystor 1\ jest w stanic nasycenia poniewaz jego baza jest zasilana pradem o odpo¬ wiedniej wartosci okreslonej doborem rezystorów Rb2 * R0* Równoczesnie w stan przewodzenia wchodzi tranzy¬ stor Tj.Uruchomienie ukladu nastepuje w chwili doprowadzenia do bazy tranzystora T3 sygnalu wyzwalajacego.Tranzystor T3 przechodzi wstan nasycenia wylaczajac tym samym tranzystor T2 C~JCEsatT < ^bet )• ^on" densator C rozladowuje sie w obwodzie bazy tranzystora Tj utrzymujac go przez czas tf w stanie nasycenia. Po tym czasie tranzystor J{ przechodzi w stan zatkania i prad cewki elektromagnesu poplynie przez tranzystor T3 i opornik RQ. Odpowiednio dobrana rezystancje. R spowoduje ograniczenie pradu do zadanej wartosci. Dioda D nie pozwala na rozladowanie kondensatora C przez kolektori baze tranzystora T2 po zalaczeniu tranzystora T3.Dioda D usprawnia proces ladowania kondensatora C po wylaczeniu tranzystora T.. Prad jalowy ukladu mozna zmniejszyc stosujac w miejsce tranzystora T} uklad super alfa. Metoda ta mozna równiez znacznie wydluzyc czas tf.Uklad daje sie w latwy sposób wyzwalac z zastosowaniem zlacz optoelektronicznych.Uklad moze znalezc zastosowanie w elektromagnesach laczników elektrycznych, elektrosprzegiel, silow¬ ników elektromagnetycznych itp.Zastrzezenie patentowe Tranzystorowy uklad ograniczajacy prad trzymania elektromagnesu pradu stalego poprzez wlaczenie w obwód uzwojenia cewki rezystora ochronnego, znamienny tym, ze rezystor ochronny (R ) jest wlaczony pomiedzy emiter a kolektor tranzystora (Tj), sterowanego przez obwód zlozony z kondensatora (C)' polaczonego jedna elektroda z emiterem tranzystora (Tj) polaczonym z ujemnym biegunem zródla zasilania, pierwszego rezystora (Rbl) wlaczonego pomiedzy baze tranzystora (Tj), a druga elektrode kondensatora (C), do której jest przylaczona ponadto katoda diody (D) o anodzie polaczonej z kolektorem drugiego tranzystora (T2), którego baza za posrednictwem drugiego rezystora (Rb2) jest polaczona z kolektorem pierwszego tranzystora (Tj) przylaczonego ponadto do emitera trzeciego tranzystora (T~), którego baza stanowi wejscie sterujace ukladu, a kolektor jest przylaczony do emitera drugiego tranzystora (T2) oraz do jednego z zacisków cewki elektromagnesu (CE), której drugi zacisk jest dolaczony do dodatniego bieguna zródla zasilania.+ - u 113 253 T2 A R b2 DV R ^H(T. fig i R, fig. 2 PL