PL111151B2 - System of digitally programmed frequency regulator - Google Patents
System of digitally programmed frequency regulator Download PDFInfo
- Publication number
- PL111151B2 PL111151B2 PL20809778A PL20809778A PL111151B2 PL 111151 B2 PL111151 B2 PL 111151B2 PL 20809778 A PL20809778 A PL 20809778A PL 20809778 A PL20809778 A PL 20809778A PL 111151 B2 PL111151 B2 PL 111151B2
- Authority
- PL
- Poland
- Prior art keywords
- output
- divider
- input
- pdcz
- counter
- Prior art date
Links
- 238000010586 diagram Methods 0.000 description 1
Landscapes
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
Description
Przedmiotem wynalazku jest uklad programowanego cyfrowo zadajnika czestodiwosci przebiegu prosto¬ katnego.Znane rozwiazania takich ukladów zawieraja nastawne liczniki zliczajace wstecz, do których wpisuje sie cyklicznie nastawiony stan poczatkowy lub jest to po prostu programowany dzielnik czestodiwosci, dla którego srednia czestodiwosc przebiegu wyjsciowego zalezy od liczby programujacej. Charakteryzuja sie one tym, ze nie umozliwiaja nastawiania cyfrowo czestotliwosci harmonicznych lub nie zapewniaja zadawalajacej stalosci czesto¬ tliwosci przebiegu wejsciowego.Uklad wedlug wynalazku programowanego cyfrowo zadajnika czestotliwosci ma wyjscie programowanego dzielnika czestotliwosci dolaczone do wejscia nieprogramowanego dzielnika. Wyjscie tego dzielnika polaczone jest z wejsciem uniwibratora, który na swoim wyjsciu dolaczonym do wejscia zerujacego licznik programowanego dzielnika czestodiwosci wytwarza impuls zerujacy ten licznik na koncu kazdego okresu przebiegu wyjsciowego z zadajnika.Uklad wedlug wynalazku pozwala na cyfrowe nastawianie czestodiwosci harmonicznych i zapewnia uzys¬ kanie duzej stalosci czestodiwosci wyjsciowej.Wynalazek pokazano w przykladzie wykonania na rysunku, który przedstawia schemat blokowy ukladu.Programowany dzielnik czestodiwosci PDCz polaczony jest z licznikiem pracujacym jako dzielnik l/Pd i uniwi- bratorem UW. Do wejscia zegarowego programowanego dzielnika czestodiwosci PDCz doprowadzany jest prze¬ bieg prostokatny o czestodiwosci fi a do jego wejsc programujacych doprowadzona jest liczba programujaca N.Impulsy wyjsciowe z dzielnika PDCz doprowadzane sa do dzielnika l/Pd, którego wyjscie polaczone jest z wejsciem uniwibratora UW. Na wyjsciu tego uniwibratora wytwarzany jest impuls zerujacy licznik programowa¬ nego dzielnika czestodiwosci PDCz.Zastrzezenie patentowe Uklad programowanego cyfrowo zadajnika czestotliwosci, znamienny tym, ze wyjscie programo¬ wanego dzielnika czestodiwosci (PDCz) dolaczone jest do wejscia nieprogramowanego dzielnika (l/Pd), a wyjscie2 111151 tego dzielnika polaczone jest z wejsciem uniwibratora (UW), który na swoim wyjsciu, dolaczonym do wejscia zerujacego licznik programowanego dzielnika czestotliwosci (PDCz) wytwarza impuls zerujacy ten licznik na koncu kazdego okresu przebiegu wyjsciowego /: zadajnika.Prac. Poligraf. UP PRL naklad 120 + 18 Cena 45 zl PL
Claims (1)
1. Zastrzezenie patentowe Uklad programowanego cyfrowo zadajnika czestotliwosci, znamienny tym, ze wyjscie programo¬ wanego dzielnika czestodiwosci (PDCz) dolaczone jest do wejscia nieprogramowanego dzielnika (l/Pd), a wyjscie2 111151 tego dzielnika polaczone jest z wejsciem uniwibratora (UW), który na swoim wyjsciu, dolaczonym do wejscia zerujacego licznik programowanego dzielnika czestotliwosci (PDCz) wytwarza impuls zerujacy ten licznik na koncu kazdego okresu przebiegu wyjsciowego /: zadajnika. Prac. Poligraf. UP PRL naklad 120 + 18 Cena 45 zl PL
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| PL20809778A PL111151B2 (en) | 1978-07-01 | 1978-07-01 | System of digitally programmed frequency regulator |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| PL20809778A PL111151B2 (en) | 1978-07-01 | 1978-07-01 | System of digitally programmed frequency regulator |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| PL208097A1 PL208097A1 (pl) | 1979-05-07 |
| PL111151B2 true PL111151B2 (en) | 1980-08-30 |
Family
ID=19990307
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| PL20809778A PL111151B2 (en) | 1978-07-01 | 1978-07-01 | System of digitally programmed frequency regulator |
Country Status (1)
| Country | Link |
|---|---|
| PL (1) | PL111151B2 (pl) |
-
1978
- 1978-07-01 PL PL20809778A patent/PL111151B2/pl unknown
Also Published As
| Publication number | Publication date |
|---|---|
| PL208097A1 (pl) | 1979-05-07 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| IT1042411B (it) | Utensile in modo particolare fresa frontale od utensile per filettare per la esecuzione di un allogia mento per una osso d anca | |
| SE8007512L (sv) | Frekvenssyntetisator | |
| PL111151B2 (en) | System of digitally programmed frequency regulator | |
| DE3485959D1 (de) | Programmierbarer longitudinaler zeitcodegenerator in welchem ein synchroner und programmierbarer parallel/serien-datenumsetzer verwendet wird. | |
| CA1147064A (en) | Programmed controller | |
| EP0069381A1 (en) | Laser device having laser beam energy control | |
| ES449123A1 (es) | Sistema de procesado y programacion de parametros multi- ples. | |
| PL94853B1 (pl) | ||
| KR940002620B1 (ko) | 레이저 가공기의 펄스 및 듀티가변 제어장치 | |
| SU571891A1 (ru) | Устройство задержки | |
| SU1628182A2 (ru) | Генератор случайных сигналов | |
| PL70079B1 (pl) | ||
| RU1798894C (ru) | Генератор импульсов | |
| JPS5549040A (en) | Unit time pulse generator | |
| SU617839A1 (ru) | Устройство дл задержки импульсов | |
| PL162524B1 (pl) | Uklad napedow y infuzyjnej pom py s t r z y k a w k o w e j(4 3 PL | |
| DE2617959C2 (de) | Elektrisches Zeitglied | |
| Osinga | Intermittency following a Hopf bifurcation | |
| SU1436088A1 (ru) | Программное устройство управлени источника сейсмических сигналов | |
| SU596912A1 (ru) | Устройство дл программного управлени циклическими процессами | |
| FR2284255A7 (fr) | Recepteur de telecommandes centralisees avec horloge | |
| BLACKBURN | Analysis and synthesis of an impedance-loaded loop antenna using the singularity expansion method[Final Report] | |
| PL159971B1 (pl) | impulsowym pracujacym w ukladzie regulacji zamknietej PL | |
| JPS551703A (en) | Programmable pulse generator | |
| PL130603B2 (en) | Method of and system for controlling operation of minicomputer system |