PL109851B1 - Linear course pulse generator - Google Patents

Linear course pulse generator Download PDF

Info

Publication number
PL109851B1
PL109851B1 PL20074977A PL20074977A PL109851B1 PL 109851 B1 PL109851 B1 PL 109851B1 PL 20074977 A PL20074977 A PL 20074977A PL 20074977 A PL20074977 A PL 20074977A PL 109851 B1 PL109851 B1 PL 109851B1
Authority
PL
Poland
Prior art keywords
transistor
collector
charging circuit
transistors
base
Prior art date
Application number
PL20074977A
Other languages
English (en)
Other versions
PL200749A1 (pl
Inventor
Tomasz Barczyk
Jacek Basinski
Alina Basiuk
Jacek Baykowski
Grzegorz Czajkowski
Janusz Kunicki
Wojciech Nowakowski
Bogdan Olejarczyk
Robert Pietrkiewicz
Andrzej Sobczak
Original Assignee
Inst Tech Elektronowej
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Inst Tech Elektronowej filed Critical Inst Tech Elektronowej
Priority to PL20074977A priority Critical patent/PL109851B1/pl
Publication of PL200749A1 publication Critical patent/PL200749A1/pl
Publication of PL109851B1 publication Critical patent/PL109851B1/pl

Links

Landscapes

  • Magnetically Actuated Valves (AREA)

Description

Przedmiotem wynalazku jest imjpulisowy genera¬ tor przebiegu liniowego, zwlaszcza do ukladów scalonych impulsowych stabilizatoróiW napiecia.Znane sa generatory przebiegu liniowego zawie¬ rajace zródlo pradowe, kondensator oraz uklad • ladowania wspólpracujacy z integratorem, dzia¬ lajace na zasadzie ladowania i rozladowania po¬ jemnosci w ukladzie sprzezenia zwrotnego. Genera¬ tory te maja obwód synchronizacji z blokowanym ukladem sterowania dzialajacy niezaleznie od pro- 10 cesów zachodzacych w fazie ksztaltowania prze¬ biegu liniowego. Powoduje to niekorzystne zja¬ wiska wplywu impulsów synchronizujacych na amplitude, ksztalt oraz czestotliwosc formowanego przebiegu liniowego, jak równiez wrazliwosc ukla¬ du na zaklócenia pojawiajafce sie na wejsciu syn¬ chronizujacym.Generator wedlug wynalazku, zawierajacy zródlo pradowe, kondensator oraz uklad ladowania wspólpracujacy z irategratorern, ma blokowany uklad sterowania posiadajacy trzy sterowane za¬ wory elektryczne, korzystnie w postaci tranzysto¬ rów. Baza tranzystora wejsciowego polaczona jest z kolektorem tranzystora blokujacego oraz z za¬ ciskiem wejsciowym, zas kolektor tranzystora 25 wejsciowego polaczony jest z ukladem ladowania oraz z kolektorem tranzystora pelniacego role de¬ tektora poziomu napiecia wyjsciowego i polaczo¬ nego swoja baza do wyjsciowego zacisku genera¬ tora. Emiter tranzystora blokujacego jest pola 15 20 30 czony z masa, natomiast jego baza z ukladem ladowania. Uklad ladowania jest polaczony z inte¬ gratorem i kondensatorem. Emitery wszystkich trzech tranzystorów polaczone sa masa. Jako ste¬ rowane zawory elektryczne moga byc stosowane równiez tranzystory unipolarne, tyrystory i inne.Zaleta generatora wedlug wynalazku jest to, ze jego blokowany uklad sterowania zapewnia od¬ ciecie sygnalów synchronizujacych przed kolejnym cyklem roboczym generatora, co umozliwia usu¬ niecie niekorzystnego wplywu sygnalów synchro¬ nizujacych i zaklócen na wytwarzany przebieg liniowy.Przedmiot wynalazku jest objasniony na przy¬ kladzie, wykonania uwidocznionym na rysunku, który przedstawia schemat blokowy impulsowego ukladu generatora przebiegu liniowego.Blokowany uklad sterowania BUS jest imjpulso- wym przelacznikiem, który posiada trzy sterowa¬ ne zawory elektryczne w postaci tranzystorów.Tranzystor wejsciowy 2, którego baza polaczona jest z kolektorem tranzystora blokujacego 1 oraz przez rezystor 5 z zaciskiem wejsciowym We, po¬ laczony jest swoim kolektorem z ukladem, ladowa¬ nia UL i jednoczesnie z kolektorem tranzystora 3, pelniacego funkcje detektora poziomu napiecia wyjsciowego. Tranzystor 3 dolaczony jest swoja baza poprzez rezystor 6 do wyjscia Wy ukladu generatora. Tranzystor blokujacy 1 dolaczony jest swoja baza poprzez rezystor 4 do ukladu ladowa- 109 851109 851 nia Ul, który polaczony jelst z integratorem I i kondensatorem C. Emitery tranzystorów 1, 2 i 3 polaczone sa z masa.W czasie trwania procesu ksztaltowania impulsu wyjsciowego kondensator C jest rozladojwany pra¬ dem zródla J. Przebieg napiecia na kondensatorze C jest dostarczany na wyjscie Wy generatora. Na¬ piecie wyjsciowe nasyca tranzystor 3 w ukladzie blokowanego ukladu sterujacego BUS, co z kolei wylacza uklad ladowania UL. W tej fazie pracy generator jest niewrazliwy na przebiegi na wejsciu We. Po zmniejszeniu sie napiecia wyjsciowego po¬ nizej progu nasycenia tranzystora 3 w ukladzie BUS o-dalszej pracy ukladu decyduje poziom na¬ pieciaha wejsciu We — jezeli jest on na tyle duzy, aby utrzymac tranzystor 2 w stanie nasyce¬ nia praca generatora zostaje przerwana przy niskim napieciu jia wyjsciu Wy, jezeli natomiast tranzystor 2 nie jest dostatecznie silnie wystero¬ wany lub w jego nasyceniu nastapi przerwa, to podnosi sie poziom niapiiecia kolektorów tranzysto¬ rów 2 i 3 i zaczyna dzialac uklad ladowania UL.Najpierw nasyca on tranzystor 1 w ukladizie BUS, zatykajac tranzystor 2, co odcina droge sygnalów z wejscia We. Nastepnie uklad ladowania UL laduje kondensator € do pewnego poziomu na¬ piecia, od którego zalezna jelst maksymalna war¬ tosc napiecia wyjsciowego. Po zakoniczenki pro¬ cesu ladowania pojemnosci C, najpdecde wyjscibwe zwieksza sie i nasyca tranzystor 3 w ukladaie BUS.Powoduje to wylaczenie ukladu ladowania UL, 5 który zatyka tranzystor 1 w ukladzie BUS i cykl pracy generatora powtarza sie.Zastrzezenie p afc ento we Impulsowy generator przebiegu liniotwego, io zwlaszcza do ukladów scalonych impulsowych sta- lilizatlorów napiecia, zawierajacy zródjo pradowe, kondensator, uklad ladowania wspólpracujacy z integratorem oraz blokowany uklad sterowania wykorzystujacy sterowane zawory elektryczne 15 i rezystory znamienny tym, ze blokowany uklad sterowania posiada trzy sterowane zawory elek¬ tryczne (1, 2 i 3), korzystnie w postaci tranzy¬ storów, z których tranzystor wejstoiowy (2), którego baiza polaczona jest z zaciskiem wejsciowym (We) 20 oraz z kolektorem tranzystora blokujacego (1), po¬ laczony jest swoim kolektorem z ukladem lado¬ wania (UL) oraz z kolektorem tranzystora (3), którego baza polaczona jest z zaciskiem wyjscio¬ wym generatora (Wy), natomiast baza tranzystora » blokujE^cego (1) polaczona jest z ukladem ladowa¬ nia (UL), zas emitery wszystkich tranzystorów (1, 2 i 3) polaczone sa masa.LZGraf. Z-d Nr 2 — 749/81 12Ó egz. A-4 Cena 45 zl PL

Claims (1)

1. Zastrzezenie p afc ento we Impulsowy generator przebiegu liniotwego, io zwlaszcza do ukladów scalonych impulsowych sta- lilizatlorów napiecia, zawierajacy zródjo pradowe, kondensator, uklad ladowania wspólpracujacy z integratorem oraz blokowany uklad sterowania wykorzystujacy sterowane zawory elektryczne 15 i rezystory znamienny tym, ze blokowany uklad sterowania posiada trzy sterowane zawory elek¬ tryczne (1, 2 i 3), korzystnie w postaci tranzy¬ storów, z których tranzystor wejstoiowy (2), którego baiza polaczona jest z zaciskiem wejsciowym (We) 20 oraz z kolektorem tranzystora blokujacego (1), po¬ laczony jest swoim kolektorem z ukladem lado¬ wania (UL) oraz z kolektorem tranzystora (3), którego baza polaczona jest z zaciskiem wyjscio¬ wym generatora (Wy), natomiast baza tranzystora » blokujE^cego (1) polaczona jest z ukladem ladowa¬ nia (UL), zas emitery wszystkich tranzystorów (1, 2 i 3) polaczone sa masa. LZGraf. Z-d Nr 2 — 749/81 12Ó egz. A-4 Cena 45 zl PL
PL20074977A 1977-09-09 1977-09-09 Linear course pulse generator PL109851B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
PL20074977A PL109851B1 (en) 1977-09-09 1977-09-09 Linear course pulse generator

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PL20074977A PL109851B1 (en) 1977-09-09 1977-09-09 Linear course pulse generator

Publications (2)

Publication Number Publication Date
PL200749A1 PL200749A1 (pl) 1979-04-09
PL109851B1 true PL109851B1 (en) 1980-06-30

Family

ID=19984482

Family Applications (1)

Application Number Title Priority Date Filing Date
PL20074977A PL109851B1 (en) 1977-09-09 1977-09-09 Linear course pulse generator

Country Status (1)

Country Link
PL (1) PL109851B1 (pl)

Also Published As

Publication number Publication date
PL200749A1 (pl) 1979-04-09

Similar Documents

Publication Publication Date Title
JPS57164620A (en) Phase comparator
KR880007160A (ko) 전기침식 접시형 구멍파기 기간중 침식영역을 정화하는 방법 및 장치
JPS6029213A (ja) 放電加工回路
PL109851B1 (en) Linear course pulse generator
US4357516A (en) EDM Method and apparatus utilizing successive trains of elementary pulses with controlled pulse-off periods
WO1979000379A1 (en) Improvements in methods and apparatus for electrical discharge machining
EP0034477A1 (en) A power source circuit for an electric discharge machine
US3035188A (en) Transistor type impulse relay
US3100283A (en) Pulse group generating and shaping circuit
SU576541A1 (ru) Устройство дл контрол периодического напр жени
SU1005246A2 (ru) Устройство сеточного управлени газоразр дным прибором
JPS5222869A (en) Pulse width modulation circuit
SU744957A1 (ru) Устройство дл контрол импульсов
GB1449243A (en) Electric timer
SU1468534A1 (ru) Электронейростимул тор
JPS52111622A (en) Semiconductor control apparatus
EP0374641A3 (de) Verfahren zur Ausregelung von Amplitudenschwankungen zweier um 90o el. phasenverschobener, alternierender, periodischer Signale beliebiger Phasenfolge und Schaltungsanordnung zur Durchführung des Verfahrens
JPS53101650A (en) Switching regulator
JPS53121450A (en) Astable multivibrator circuit
JPS5615926A (en) Electrical discharge machining device
CS209841B2 (cs) Elektrické zapojení pro elektrojiskrové obrábění
SU760385A1 (ru) УСТРОЙСТВО ДЛЯ УПРАВЛЕНИЯ т-ФАЗНЫМ ПРЕОБРАЗОВАТЕЛЕМ ' \ . 1
JPH0212752Y2 (pl)
SU785979A1 (ru) Селектор импульсов по периоду следовани
SU1499447A1 (ru) Генератор импульсов