PL108593B1 - Apparatus for selecting informations - Google Patents

Apparatus for selecting informations Download PDF

Info

Publication number
PL108593B1
PL108593B1 PL1977199448A PL19944877A PL108593B1 PL 108593 B1 PL108593 B1 PL 108593B1 PL 1977199448 A PL1977199448 A PL 1977199448A PL 19944877 A PL19944877 A PL 19944877A PL 108593 B1 PL108593 B1 PL 108593B1
Authority
PL
Poland
Prior art keywords
information
register
block
inputs
comparison
Prior art date
Application number
PL1977199448A
Other languages
English (en)
Other versions
PL199448A1 (pl
Inventor
Valerij F Gusev
Gennadij N Ivanov
Vladimir J Kontarev
Vjaceslav J Kremlev
Mansur Z Sagivaleev
Jurij I Scetinin
Azat U Jarmuchametov
Genrich I Krengel
Original Assignee
Gusev Valery
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Gusev Valery filed Critical Gusev Valery
Publication of PL199448A1 publication Critical patent/PL199448A1/pl
Publication of PL108593B1 publication Critical patent/PL108593B1/pl

Links

Classifications

    • GPHYSICS
    • G06COMPUTING OR CALCULATING; COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/22Microcontrol or microprogram arrangements
    • G06F9/26Address formation of the next micro-instruction ; Microprogram storage or retrieval arrangements
    • G06F9/262Arrangements for next microinstruction selection
    • G06F9/264Microinstruction selection based on results of processing

Landscapes

  • Engineering & Computer Science (AREA)
  • Software Systems (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Executing Machine-Instructions (AREA)
  • Information Retrieval, Db Structures And Fs Structures Therefor (AREA)
  • Debugging And Monitoring (AREA)
  • Storage Device Security (AREA)

Description

Przedmiotem wynalazku jest urzadzenie wyboru in¬ formacji przeznaczone do wykorzystywania w urzadze¬ niach przetwarzania danych, a zwlaszcza przy budowie procesorów mikroprogramowych i kanalów elektronicz¬ nych maszyn cyfrowych.Znane jest urzadzenie wyboru informacji, zawierajace szeregowo polaczone rejestr adresu poczatkowego, blok ksztaltowania adresu pamieci, który polaczony jest elek¬ trycznie z rejestrem przejscia funkcyjnego wedlug adresu powrotu, z dwoma licznikami, oraz blok pamieci do prze¬ chowywania informacji sterujacej, polaczony z rejestrem informacji sterujacej, z rejestrem sygnalów analiz i z re¬ jestrem starych, którego wyjscie dolaczone jest do re¬ jestru przejscia funkcyjnego wedlug adresu powrotu, oraz deszyfrator informacji sterujacej i deszyfrator ksztal¬ towania sygnalów analiz, których wejscia podlaczone sa do wyjsc rejestru informacji sterujacej i rejestru sygnalów analiz odpowiednio, i których wyjscia sa polaczone elek¬ trycznie z blokiem ksztaltowania adresu pamieci, a wyjscie deszyfratora informacji sterujacej dolaczone jest do re¬ jestru przejscia funkcyjnego wedlug adresu powrotu, przy tym wyjsciem urzadzenia jest wyjscie rejestru stalych.Jednakze w znanym urzadzeniu struktura systemu rozgalezien wedlug adresu powrotu zorientowana jest na konkretna realizacje mikroprogramu, a kazda z analiz warunków przejscia przyporzadkowana jest konkretnej sytuacji powstajacej w procesie realizacji tych mikropro- gramów, co nie zapewnia mozliwosci wykorzystywania aparatu rozgalezien dla innego systemu rozkazów.Poza tym w znanym urzadzeniu rozgalezienie wedlug 10 20 25 30 adresu powrotu realizowane jest w kilku kierunkach, z których potrzebne sa tylko dwa kierunki, natomiast w innych kierunkach realizowane sa dzialania, analo¬ giczne dzialaniom, realizowanym w jednym z tych dwóch kierunków, co doprowadza do zwiekszenia objetosci bloku pamieci do przechowywania informacji sterujacej.Zadaniem wynalazku jest zaprojektowanie urzadzenia wyboru informacji, wyposazonego w takie dodatkowe bloki, które umozliwilyby realizacje potrzebnych sys¬ temów rozkazów bez dodatkowego przebudowywania urzadzenia i pozwolilyby zmniejszyc objetosc bloku pa¬ mieci do przechowywania informaqi sterujacej.Zadanie zostalo zrealizowane w wyniku zaprojektowa¬ nia urzadzenia wyboru informacji, zawierajacego szere¬ gowo polaczone rejestr adresu poczatkowego, blok ksztal¬ towania adresu pamieci, który jest polaczony elektrycz¬ nie z rejestrem przejscia funkcyjnego wedlug adresu po¬ wrotu, z dwoma licznikami, blok pamieci do przechowy¬ wania informacji sterujacej, polaczony z rejestrem in¬ formacji sterujacej, z rejestrem sygnalów analiz i z re¬ jestrem stalych, którego wyjscie dolaczone jest do reje¬ stru przejscia funkcyjnego wedlug adresu powrotu, oraz deszyfrator informacji sterujacej i deszyfrator ksztalto¬ wania sygnalów analiz, których wejscia dolaczone sa do wyjsc rejestru informacji sterujacej i rejestru sygnalów analiz odpowiednio, i których wyjscia sa polaczone elek¬ trycznie z blokiem ksztaltowania adresu pamieci, a wyjscie deszyfratora informacji sterujacej podlaczone jest do re¬ jestru przejscia funkcyjnego wedlug adresu powrotu 108 593108 593 3 przy -tym wyjsciem urzadzenia jest wyjscie rejestru stalych.Wedlug wynalazku urzadzenie wyboru informacji za¬ wiera blok porównywania analizowanej informacji z od- powiednim*kodem, którego to bloku porównywania wejscia sterujace dolaczone sa do wyjsc deszyfratora ksztalto¬ wania sygnalów analiz, jedne z wejsc informacyjnych do¬ laczone jest do wyjscia rejestru adresu poczatkowego a drugie wejscia informacyjne parami dolaczone sa do liczników i do lacz informacyjnych odpowiednio, rejestr buforowy analizy stanów urzadzenia, którego jedno wejscie dolaczone jest do deszyfratora informaqi sterujacej, a wyjscie — do jeszcze jednego wejscia informacyjnego blo¬ ku porównywania analizowanej informacji z odpowied¬ nim kodem, uklady koincydencyjne, których to ukladów jedne z wejsc dolaczone sa do wyjscia bloku porównywa¬ nia analizowanej informacji z odpowiednim kodem, dru¬ gie wejscia — do wyjscia deszyfratora informacji steru¬ jacej, a wyjscia — do bloku ksztaltowania adresu pamieci, oraz rejestr kodu porównywania i rejestr maski porówny¬ wania, których' wyjscia sa dolaczone do dwóch nastep¬ nych wejsc informacyjnych bloku porównywania anali¬ zowanej informacji z odpowiednim kodem, przy tym po¬ zostale wejscie informacyjne bloku porównywania ana¬ lizowanej informacji z odpowiednim kodem i jeszcze jedno wejscie rejestru buforowego analizy stanów urza¬ dzenia stanowia wejscia urzadzenia.Korzystnym jest, gdy blok porównywania analizowa¬ nej informacji z odpowiednim kodem zawiera uklad koin¬ cydencyjny oraz uklady porównywania (komparatory), tworzace macierz o liczbie kolumn, odpowiadajacej licz¬ bie jednoczesnie analizowanych stanów urzadzenia, i o liczbie wierszy, odpowiadajacej pozycyjnosci rejestru sygnalów analiz. Przy tym wejscia sterujace komparato¬ rów w kazdym wierszu macierzy sa polaczone razem i tworza odpowiednie wejscia sterujacej bloku -porówny¬ wania, jedne z odpowiadajacych sobie nawzajem wejsc informacyjnych ukladów porównywania w kazdym wier¬ szu macierzy stanowia odpowiednie wejscia informacyj¬ ne bloku porównywania, dwa nastepne odpowiadajace so¬ bie nawzajem wejscia informacyjne ukladów porówny¬ wania kazdej z kolumn macierzy sa polaczone razem i two¬ rza odpowiednie wejscia informacyjne bloku porówny¬ wania, a wyjscie ukladów porównywania kazdej z kolumn macierzy równiez sa polaczone razem i dolaczone do od¬ powiedniego wejscia ukladu koincydencyjnego, którego wyjscie stanowi wyjscie bloku porównywania.Rozwiazanie wedlug wynalazku pozwala wydzielac dowolne potrzebne do analizy pozycje kodu informacji i przeprowadzac ich analize poprzez porównanie z war¬ toscia kodu wzorcowego.Poza tym rozwiazanie wedlug wynalazku umozliwia przy analizowaniu schematu urzadzenia rozgalezienie programu tylko w dwóch kierunkach: albo znaleziono poszukiwany kod, albo wszystkie pozostale.W dalszym opisie wynalazek jest blizej objasniony na podstawie przykladu jego konkretnego urzeczywistnienia w oparciu o zalaczony rysunek, naktórym fig. 1 przed¬ stawia schemat strukturalny urzadzenia wyboru infor¬ macji wedlug wynalazku, a fig. 2 — schemat strukturalny bloku porównywania analizowanej informacji z odpo¬ wiednim kodem urzadzenia wyboru informaqi wedlug wynalazku.Rozpatrzmy przypadek wykorzystania urzadzenia wy¬ boru informacji w elektronicznej maszynie cyfrowej ze sterowaniem mikroprogramowym. 4 Urzadzenie wyboru informacji zawiera blok 1 (fig. 1) przechowywania informacji sterujacej, blok 2 ksztalto¬ wania adresu pamieci, którego wyjscie dolaczone jest do bloku 1, oraz rejestr 3 przejscia funkcyjnego wedlug 5 adresu powrotu, którego wyjscie dolaczone jest do wejscia 4 bloku 2. Do wyjscia 5 bloku 1 sa dolaczone rejestr 6 stalych, rejestr 7 informacji sterujacej, rejestr 8 kodu porównywania, rejestr 9 maski porównywania oraz re¬ jestr 10 sygnalów analiz. Jedno wyjscie rejestru 6 dola- 10 czone jest do wejscia 11 bloku 3, a drugie jego wyjscie 12 stanowi wyjscie urzadzenia. Dó wyjscia rejestru 7 do¬ laczony jest deszyfrator 13 informacji sterujacej, do które¬ go dolaczony jest rejestr buforowy 14 analizy stanów urzadzenia. 15 Wejscie 15 rejestru 14 stanowi odpowiednie wejscie urzadzenia. Do wyjscia rejestru 10 dolaczony jest de¬ szyfrator 16 ksztaltowania sygnalów analiz. Urzadzenie zawiera równiez rejestr 17 adresu poczatkowego, dwa liczniki 18, 19, dwa lacza informacyjne 20, 21 oraz blok 20 22 porównywania analizowanej informacji z odpowied¬ nim kodem, do którego wyjscia 23 dolaczone sa dwa ukla¬ dy koincydencyjne 24, 25. Wejscie sterujace 26 bloku 22 dolaczone jest do deszyfratora 16. zejscia informa¬ cyjne 27 i 28 bloku 22 sa dolaczone do rejestru 8 oraz do 25 rejestru 9, a wejscia informacyjne 29, 30, 31, 32, 33, 34 sa dolaczone do rejestru buforowego 14, do liczników 18, 19 do lacz informacyjnych 20, 21, do rejestru 17 adresu poczatkowego odpowiednio.Wejscie informacyjne 35 bloku 22 stanowi wejscie 30 urzadzenia. Wejscia 36, 37, 38, 39 bloku 2 sa dolaczone do rejestru 17, do ukladów koincydencyjnych 24, 25 i do deszyfratora 13 odpowiednio. Wejscie 40 bloku 3 oraz wejscia 41, 42 ukladów koincydencyjnych równiez do¬ laczone sa do deszyfratora 13. 35 Schemat funkcjonalny bloku 22 porównywania anali¬ zowanej informacji z odpowiednim kodem przedsta¬ wiony jest na fig. 2. Blok 22 zawiera uklady porównywa¬ nia 43, tworzace macierz 44. Wejscia sterujace 45 ukla¬ dów 43 porównywania kazdego wiersza macierzy 44 sa 40 polaczone razem i stanowia odpowiednie wejscia steru¬ jace 26 (fig. l) bloku 22, dolaczone do deszyfratora 16.Wejscia informacyjne 46 (fig. 2) ukladów porównywania 43 kazdego wiersza macierzy stanowia wejscia informa¬ cyjne 29, 30, 31, 32, 33, 34 bloku 22 (fig. 1). Sa one do- 45 laczone odpowiednio do liczników 18, 19, lacz 20, 21 i do rejestru 17.Jescze jedno z wejsc informacyjnych 46 (fig. 2) sta¬ nowi wejscie 35 (fig. 1) bloku 22. Wejscia informacyjne 47, 48 (fig. 2) ukladów porównywania 43 kazdego z wier- 50 szy macierzy 44 sa polaczone razem i stanowia odpowied¬ nio wejscia 27, 28 (fig. 1) bloku 22 i sa dolaczone odpo¬ wiednio do rejestrów 9 i 10. Blok 22 zawiera równiez uklad koincydencyjny 49 (fig. 2), którego, wejscia sa do¬ laczone do polaczonych wejsc 50 ukladu porównywania 55 43 kazdego wiersza macierzy 44, a wyjscie 51 stanowi wyjscie 23 (fig. 1) bloku 22.Dzialanie urzadzenia przedstawia sie nastepujaco: na realizacje kazdej operacji przetwarzania danych, zadawa¬ nej w postaci rozkazu, potrzebne jest wykorzystanie za- 60 danej liczby taktów, to znaczy trzeba pobrac z bloku 1 (fig. 1) pamieci do przechowywania informacji sterujacej taka sama liczba slów sterujacych w uprzednio ustalonej kolejnosci. W ten sposób sterowanie maszyna sprowa¬ dza sie do realizacji zadania pobrania informacji z blo- 65 ku 1. Poczatek kazdego ciagu slów sterujacych wyzna-108 593 5 cza sie kodem adresu poczatkowego, znajdujacym sie w rejestrze 17 adresu poczatkowego. Wspomniany kod z rejestru 17 doprowadza sie do wejscia 36 bloku 2 ksztal¬ towania adresu pamieci. Ten blok 2 ksztaltuje adres pierw¬ szego slowa sterujacego wspomnianego ciagu i'przesyla go do wejscia bloku 1. Wybrarre zgodnie z tym adre¬ sem slowo sterujace doprowadza sie do rejestrów 6, 7, 8, 9. 10. Kod informacji sterujacej rejestru 7 dóprowadza- sie do deszyfratora 13 informacji sterujacej i zapoczatko¬ wuje prace rejestru 3 przejscia funkcyjnego wedlug adresu powrotu, bloku' 2 ksztaltowania adresu pamieci i rejestru buforowego 14 analizy stanów urzadzenia.Rejestr' 6 stalych przechowuje odebrana stala (która stanowi czesc slowa sterujacego). Na sygnal z deszyfratora 13, doprowadzany do wejscia 40 rejestru 3, stala przyj¬ muje sie do Wspomnianego rejestru 3 na jego wejscie 11.Przyjeta stala stanowi uprzednio wyznaczony adres po¬ wrotu. W potrzebnym momencie czasu na sygnal po¬ wrotu bezwarunkowego z deszyfratora 13, doprowadza¬ ny do1Wejscia 39 bloku 2 ksztaltowania adresu pamieci, adres powrotu z rejestru 3 przekazywany jest do wejscia 4 bloku 2 i przer blok 2 ¦¦¦—^ do bloku t jako adres kolej¬ nego1 slowa 'sterujacego. W teri sposób*' realizowany jest powrót do podstawowego ciagu slów sterujacych z pod¬ programu, wspólnego dla kilku Póznych ciagów slów sterujacych. s Prz^ tym wprowadzanie' adresti petrotu powinno byc dokonane przed wejsciBnr 'do podprogra¬ mu, a sygnal powrotu' bezwarunkowego ksztaltuje sie w ostatnim takcie podprogramu. ' ;''::'""' 'il W trybie ^wybierania informacji wedltfg wyników analiz porównywania w kolejnym slowie sterujacym, doprowa¬ dzanym z bloku 1 do rejestrów 6, 7, 8, 9, Id, zawiera' sie' informacja o takim trybie pracy. Kod sygnalu' analizy z rejestru 10 doprowadza sie do deszyfratora 16 ksztal¬ towania sygnalów analiz, który przesyla jeden z sygna¬ lów analiz do wejscia 26 bloku 22 porównywania analizowa¬ nej informacji z odpowiednim1 kodem/ Do wejscia 27 bloku 22 z wyjsca rejestru 8 kodu porównania doprowa¬ dza sie kod wzorcowy. W bloku 22 dokonuje sie porów¬ nanie pozycji po pozycji sprawdzanej informacji z kodem wzrocowym. W przypadku calkowitej ich zgodnosci z wyjscia 23 bloku 22 wyprowadza sie sygnal, który prze¬ syla sie do wejsc ukladów koincydencyjnych 24, 25.Jesli zachodzi potrzeba realizacji rozgalezienia wedlug analiz porównywania poprzez modyfikacje adresu blo¬ ku 1, wówczas sygnal z deszyfratora 13 doprowadza sie do wejscia 41 ukladu 24. W przypadku obecnosci sy¬ gnalu porównywania na wyjsciu 23 bloku 22 uklad 24 wytwarza sygnal, przesylany do wejscia 37 bloku 2 i po¬ woduje modyfikacje pozycji adresu, a tym samym wybór jednego z dwóch mozliwych kierunków realizacji ope¬ racji przetwarzania. To oznacza, ze albo znaleziony jest poszukiwany kod, albo wszystkie pozostale kody. W tym przypadku rozgalezienie realizuje sie tylko na dwa slowa sterujace niezaleznie od liczby pozycji w kodzie anali¬ zowanym w granicach pozycyjnosci bloku 22.Jesli zachodzi potrzeba rozgalezienia wedlug analiz porównania przez zastapienie nastepnego adresu uprzed¬ nio zadanym adresem, wówczas sygnal z deszyfratora 13 doprowadza sie do wejscia 42 ukladu koincydencyjnego 25. W przypadku obecnosci sygnalu porównywania na wyjs¬ ciu 23 bloku 22 uklad koincydencyjny 25 wytwarza sy¬ gnal, doprowadzany do wejscia 38 bloku 2. Na ten sy¬ gnal adres przejscia, uprzednio przepisany z rejestru 6 do rejestru 3 przesyla sie jako nastepny adres z rejestru 3 6 przez blok 2 do bloku 1. Przy tym konczy sie realizacja wybierania ciagu slów sterujacych z bloku 1 i rozpoczy¬ na sie wybieranie drugiego ciagu, rozpoczynajacego sie z adresu przejscia, zapisanego w rejestrze 3. Taki spo- 5 sób pozwalaj przerwac wykonywanie operacji przetwa¬ rzania i przystapic do nastepnej operacji, nie konczac poprzedniej, co w znacznym stopniu zwieksza szybkosc dzialania urzadzenia.W szeregu przypadkach zachodzi koniecznosc porów- io nania nie wszystkich pozycji kodu informacji z punktu widzenia jej zgodnosci z kodem wzorcowym, a tylko nie¬ które z tych pozycji.Cefem wyselekcjonowania sprawdzanej czesci pozycji kodu inforrnacji do wejscia 28 bloku 22 z rejestru 9 za- 15 dawania maski porównywania doprowadza sie kod maski porównywania, zawierajacy jedynki na tych pozyqach, na których powinno byc przeprowadzone porównanie i zera na tych pozycjach, ha których wartosc sprawdza¬ nego kodu informacji nie ma znaczenia. 20 Wskazany tryb pracy pozwala na wyselekcjonowanie potrzebnych do analizy pozycji kodu informacji.Realizujac operacje porównywania kodu, przechowy¬ wanego w rejestrze 17 adresu poczatkowego z odpowied¬ nim' kodem porównywania, przechowywanym w rejes- 25 trze 8, mozna stwierdzic, jaki rozkaz jest wykonywany w danym momencie 'czasu, a przy nalozeniu odpowied¬ niej maski mozna wyjasnic równiez do jakiej grupy roz¬ kazów nalezy wykonywany rozkaz.Porównujac kody, przekazywane laczami informacyj- 33 nynii 20 i 21 z odpowiednim kodem porównywania moz¬ na wydzielic kod poszukiwany (na przyklad, kod znaku, kod cechy). Porównujac kody, przechowywane w licz¬ nikach 18 i 19, z zadanym kodem mozna analizowac licz¬ be zrealizowanych cykli przetwarzania. Porównujac in- 35 formacje na wejsciu 35 bloku 22 z odpowiednim kodem porównywania mozna analizowac stan obiektów zew¬ netrznych. Czesto powstaje koniecznosc wykorzystania wyniku analizy danych lub stanu, które istnialy kilka taktów wstecz. Wynik takich analiz przechowuje sie w re- 40 jestrze-bufórowym 14 analizy stanów urzadzenia. Wynik analizy wprowadza sie do rejestru 14 wejsciem 15 jed¬ noczesnie w procesie przekazywania informacji miedzy blokami maszyny (na rysunku nie uwidocznione). Spraw¬ dzenie wyniku analizy poprzez porównanie jego z ocze- 45 kiwanym wzorcem pozwala zaoszczedzic czas i komórki bloku pamieci 1, poniewaz eliminuje koniecznosc pow¬ tórnego przesylania informacji w momencie analizy.Rozpatrzmy bardziej dokladnie prace urzadzenia, wy¬ posazonego w blok 22 (fig. 1) zawierajacy macierz 44 50 (fig. 2).Przy przeprowadzaniu analiz porównywania kod z re¬ jestru 10 sygnalów analizy doprowadza sie przez deszy- frator 16 ksztaltowania sygnalów analiz do wejscia 25 blo¬ ku 22, pobudzajac odpowiedni wiersz macierzy 44 (fig. 2). 55 Sygnal analizy doprowadza sie do wejscia sterujacego 45 ukladów porównywania 43, zalaczonych w odpowiednim wierszu macierzy 44 aktywizujac ich prace. Wejscia in¬ formacyjne 46 ukladów porównywania 43 sa dolaczone popozycyjnie do zródel sprawdzanej informacji, z których 60 dostarczany jest kod sprawdzanej informacji. Kazda po¬ zycja kodu porównywania doprowadza sie do wejsc 8 (fig. 2) ukladów porównywania 43 odpowiedniej ko¬ lumny macierzy 44. Uklady porównywania 43 dokonuja popozycyjne porównywanie kodu sprawdzanej informacji 65 z kodem wzorcowym. Sygnaly popozycyjnego porówny-108 593 7 wania z wyjsc 50 ukladów porównywania 43 doprowa¬ dzane sa do ukladu koincydencyjnego 49.Przy calkowitej odpowiedniosci kodu sprawdzanej in¬ formacji i kodu wzorcowego uklad koincydencyjny 49 wytwarza sygnal porównywania, który z wyjscia 51 ukladu koincydencyjnego 49 wyprowadza sie z macierzy 44.Dane wyjscie stanowi wyjscie 23 bloku 22 (fig. 1).W przypadku, gdy zachodzi koniecznosc wyelimino¬ wania z rozpatrzenia okreslonych pozycji kodu sprawdza¬ nej informacji, na kod naklada sie maske, doprowadzana z rejestru 9 maski porównywania do wejscia 28 bloku 22.Kazda pozycja kodu maski porównywania doprowa¬ dza sie do odpowiedniej kolumny macierzy 44 (fig. 2).Te uklady porównywania 43, do których wejsc 47 dopro¬ wadza sie zerowa wartosc pozycji maski, zawsze wytwa¬ rzaja na wyjsciach 50 sygnaly porównywania, które z kolei, doprowadzane sa do wejsc ukladu koincydencyjnego 49.Natomiast te uklady porównywania 43, do których wejsc sa doprowadzane jedynkowe wartosci pozycji maski rea¬ lizuja popozycyjne porównywanie kodu informacji z ko¬ dem wzorcowym. Wskazany tryb pracy pozwala wydzielic dowolne potrzebne do analizy pozycje kodu sprawdzanej informacji.Takie programowanie analiz porównywania umozli¬ wia wykonanie duzej liczby róznorodnych analiz, a wiec i zastosowac proponowane urzadzenie w wielu urzadze¬ niach ze sterowaniem mikroprogramowym.Zastrzezenia patentowe 1. Urzadzenie wyboru informacji, zawierajace szere¬ gowo polaczone rejestr adresu poczatkowego, blok ksztal¬ towania adresu pamieci, który jest polaczony elektrycz¬ nie z rejestrem przejscia funkcyjnego wedlug adresu po¬ wrotu, z dwoma licznikami i blok pamieci do przecho¬ wywania informacji sterujacej, polaczony z rejestrem informacji sterujacej, z rejestrem sygnalów analiz, z re¬ jestrem stalych, którego wyjscie jest dolaczone do rejestru przejscia funkcyjnego wedlug adresu powrotu, oraz de- szyfrator informacji sterujacej i deszyfrator ksztaltowa¬ nia sygnalów analiz, których wejscia sa dolaczone do wyjsc rejestru informacji sterujacej i rejestru sygnalów analiz odpowiednio, wyjscia sa polaczone elektrycznie z blokiem ksztaltowania adresu pamieci, a wyjscie deszy- fratora informacji sterujacej dolaczone jest do rejestru przejscia funkcyjnego wedlug adresu powrotu, przy tym wyjsciem urzadzenia jest wyjscie rejestru stalych, zna¬ mienne tym, ze zawiera blok (22) porównywania ana- 8 lizowanej informacji z odpowiednim kodem, którego wejscia sterujace (26) sa dolaczone do wyjsc deszyfratora (16) ksztaltowania sygnalów analiz, jedno wejscie infor¬ macyjne (34) dolaczone jest do wyjscia rejestru (17) adresu poczatkowego, a inne wejscia informacyjne (30, 31, 32, 33) sa dolaczone parami do liczników (18, 19) oraz do lacz informacyjnych (20, 21) odpowiednio, rejestr bu¬ forowy (14) analizy stanów urzadzenia, którego jedno wejscie jest dolaczone do deszyfratora (13) informacji sterujacej, a wyjscie jest dolaczone do jeszcze jednego wejscia informacyjnego (29) bloku (22) porównywania analizowanej informacji z odpowiednim kodem, dwa u- klady koincydencyjne (24, 25), których jedne z wejsc sa dolaczone do wyjscia (23) bloku (22) porównywania analizowanej informacji z odpowiednim kodem, drugie z wejsc (41, 42) sa dolaczone do wyjscia deszyfratora (13) informacji sterujacej, a ich wyjscia (37, 38) — do blo¬ ku (2) ksztaltowania adresu pamieci, oraz rejestr (8) kodu porównywania i rejestr (9) maski porównywania, których wyjscia sa dolaczone do dwóch nastepnych wejsc infor¬ macyjnych (27, 28) bloku (22) porównywania analizo¬ wanej informacji z odpowiednim kodem, przy tym po¬ zostale wejscie informacyjne (35) bloku (22) porówny¬ wania analizowanej informacji z odpowiednim kodem i jeszcze jedno wejscie (15) rejestru buforowego (14) analizy stanu urzadzenia stanowia wejscia urzadzenia. 2. Urzadzenia wedlug zastrz. 1, znamienne tym, ze blok (22) porównania analizowanej informacji z odpowied¬ nim kodem zawiera uklad koincydencji (49) i uklady porównywania (43), tworzace macierz (44) o liczbie ko¬ lumn, odpowiadajacej liczbie jednoczesnie analizowanych stanów urzadzenia, i o liczbie wierszy, odpowiadajacej liczbie pozycji rejestru (10) sygnalów analiz, przy tym wejscia sterujace (45) ukladów porównywania (43) w kazdym z wierszy macierzy (44) sa polaczone razem i sta¬ nowia odpowiednie wejscia sterujace (26) bloku porów¬ nywania (22), jedne z wejsc informacyjnych (46) ukla¬ dów porównywania (43) kazdego z wierszy macierzy (44) stanowia odpowiednie wejscia informacyjne (29, 30, 31, 32, 33, 34) bloku porównywania (22), nastepne wejscia informacyjne (47, $8) ukladów porównywania (43) kazdej z kolumn macierzy (44) sa polaczone razem i stanowia odpowiednio wejscia informacyjne (27, 28) bloku (22) po¬ równywania, a wyjscia (50) ukladów porównywania (43) kazdej kolumny macierzy (44) równiez polaczone sa ra¬ zem i dolaczone do odpowiedniego wejscia ukladu koincy¬ dencyjnego (49). 10 15 20 25 30 35 40 -/108 593 1L 40 a -5 13hr\ti l15: i_r 20 21- J8_ . 17 F7 1 L -vL 39 37- O m 6\\7\\8\\9\\IO 12 | | | l|J 4/ \r ±. 3ti hi \v*Y\m 27J8, 29 ^ k 23 35^ 30 ^ 32 22 A ^ J4 7^ i /W./108 593 r u ji^l___ r 47, 50^- 43 48- L_L L. "46 45 50 49 | 50 48, n 43 ',8 45 J 47 46 ¦45 414$ Y45\ 50, 46, 43 'ii 41 46A r45 (26) Y 11 (26) ._l J (28)(21) (28) (27) Fie.i LZG Z-d 3, z. 798/14CO/80. n. 95+20 egz.Cena 45 zl PL

Claims (2)

  1. Zastrzezenia patentowe 1. Urzadzenie wyboru informacji, zawierajace szere¬ gowo polaczone rejestr adresu poczatkowego, blok ksztal¬ towania adresu pamieci, który jest polaczony elektrycz¬ nie z rejestrem przejscia funkcyjnego wedlug adresu po¬ wrotu, z dwoma licznikami i blok pamieci do przecho¬ wywania informacji sterujacej, polaczony z rejestrem informacji sterujacej, z rejestrem sygnalów analiz, z re¬ jestrem stalych, którego wyjscie jest dolaczone do rejestru przejscia funkcyjnego wedlug adresu powrotu, oraz de- szyfrator informacji sterujacej i deszyfrator ksztaltowa¬ nia sygnalów analiz, których wejscia sa dolaczone do wyjsc rejestru informacji sterujacej i rejestru sygnalów analiz odpowiednio, wyjscia sa polaczone elektrycznie z blokiem ksztaltowania adresu pamieci, a wyjscie deszy- fratora informacji sterujacej dolaczone jest do rejestru przejscia funkcyjnego wedlug adresu powrotu, przy tym wyjsciem urzadzenia jest wyjscie rejestru stalych, zna¬ mienne tym, ze zawiera blok (22) porównywania ana- 8 lizowanej informacji z odpowiednim kodem, którego wejscia sterujace (26) sa dolaczone do wyjsc deszyfratora (16) ksztaltowania sygnalów analiz, jedno wejscie infor¬ macyjne (34) dolaczone jest do wyjscia rejestru (17) adresu poczatkowego, a inne wejscia informacyjne (30, 31, 32, 33) sa dolaczone parami do liczników (18, 19) oraz do lacz informacyjnych (20, 21) odpowiednio, rejestr bu¬ forowy (14) analizy stanów urzadzenia, którego jedno wejscie jest dolaczone do deszyfratora (13) informacji sterujacej, a wyjscie jest dolaczone do jeszcze jednego wejscia informacyjnego (29) bloku (22) porównywania analizowanej informacji z odpowiednim kodem, dwa u- klady koincydencyjne (24, 25), których jedne z wejsc sa dolaczone do wyjscia (23) bloku (22) porównywania analizowanej informacji z odpowiednim kodem, drugie z wejsc (41, 42) sa dolaczone do wyjscia deszyfratora (13) informacji sterujacej, a ich wyjscia (37, 38) — do blo¬ ku (2) ksztaltowania adresu pamieci, oraz rejestr (8) kodu porównywania i rejestr (9) maski porównywania, których wyjscia sa dolaczone do dwóch nastepnych wejsc infor¬ macyjnych (27, 28) bloku (22) porównywania analizo¬ wanej informacji z odpowiednim kodem, przy tym po¬ zostale wejscie informacyjne (35) bloku (22) porówny¬ wania analizowanej informacji z odpowiednim kodem i jeszcze jedno wejscie (15) rejestru buforowego (14) analizy stanu urzadzenia stanowia wejscia urzadzenia.
  2. 2. Urzadzenia wedlug zastrz. 1, znamienne tym, ze blok (22) porównania analizowanej informacji z odpowied¬ nim kodem zawiera uklad koincydencji (49) i uklady porównywania (43), tworzace macierz (44) o liczbie ko¬ lumn, odpowiadajacej liczbie jednoczesnie analizowanych stanów urzadzenia, i o liczbie wierszy, odpowiadajacej liczbie pozycji rejestru (10) sygnalów analiz, przy tym wejscia sterujace (45) ukladów porównywania (43) w kazdym z wierszy macierzy (44) sa polaczone razem i sta¬ nowia odpowiednie wejscia sterujace (26) bloku porów¬ nywania (22), jedne z wejsc informacyjnych (46) ukla¬ dów porównywania (43) kazdego z wierszy macierzy (44) stanowia odpowiednie wejscia informacyjne (29, 30, 31, 32, 33, 34) bloku porównywania (22), nastepne wejscia informacyjne (47, $8) ukladów porównywania (43) kazdej z kolumn macierzy (44) sa polaczone razem i stanowia odpowiednio wejscia informacyjne (27, 28) bloku (22) po¬ równywania, a wyjscia (50) ukladów porównywania (43) kazdej kolumny macierzy (44) równiez polaczone sa ra¬ zem i dolaczone do odpowiedniego wejscia ukladu koincy¬ dencyjnego (49). 10 15 20 25 30 35 40 -/108 593 1L 40 a -5 13hr\ti l15: i_r 20 21- J8_ . 17 F7 1 L -vL 39 37- O m 6\\7\\8\\9\\IO 12 | | | l|J 4/ \r ±. 3ti hi \v*Y\m 27J8, 29 ^ k 23 35^ 30 ^ 32 22 A ^ J4 7^ i /W./108 593 r u ji^l___ r 47, 50^- 43 48- L_L L. "46 45 50 49 | 50 48, n 43 ',8 45 J 47 46 ¦45 414$ Y45\ 50, 46, 43 'ii 41 46A r45 (26) Y 11 (26) ._l J (28)(21) (28) (27) Fie.i LZG Z-d 3, z. 798/14CO/80. n. 95+20 egz. Cena 45 zl PL
PL1977199448A 1976-07-07 1977-07-07 Apparatus for selecting informations PL108593B1 (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU762379701A SU615538A1 (ru) 1976-07-07 1976-07-07 Устройство дл выбора информации из блока пам ти

Publications (2)

Publication Number Publication Date
PL199448A1 PL199448A1 (pl) 1978-03-13
PL108593B1 true PL108593B1 (en) 1980-04-30

Family

ID=20668234

Family Applications (1)

Application Number Title Priority Date Filing Date
PL1977199448A PL108593B1 (en) 1976-07-07 1977-07-07 Apparatus for selecting informations

Country Status (10)

Country Link
US (1) US4150430A (pl)
JP (1) JPS5319735A (pl)
BG (1) BG29703A1 (pl)
DE (1) DE2730823A1 (pl)
FR (1) FR2357956A1 (pl)
GB (1) GB1539325A (pl)
IN (1) IN148515B (pl)
PL (1) PL108593B1 (pl)
RO (1) RO72931A (pl)
SU (1) SU615538A1 (pl)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4215402A (en) * 1978-10-23 1980-07-29 International Business Machines Corporation Hash index table hash generator apparatus
US4771281A (en) * 1984-02-13 1988-09-13 Prime Computer, Inc. Bit selection and routing apparatus and method
GB2180965B (en) * 1985-09-28 1988-10-26 Stc Plc Sequence controller
DE3650740D1 (de) * 1985-11-08 2000-04-06 Nec Corp Mikroprogrammsteuereinheit
DE58901442D1 (de) * 1988-02-18 1992-06-25 Siemens Ag Schaltungsanordnung zur anpassung eines langsamen speichers an einen schnellen prozessor.
US6295640B1 (en) * 1998-05-08 2001-09-25 Apple Computer, Inc. Method and apparatus for distinguishing reference values from non-reference values in a runtime environment

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB1410631A (en) * 1972-01-26 1975-10-22 Plessey Co Ltd Data processing system interrupt arrangements
GB1426748A (en) * 1973-06-05 1976-03-03 Burroughs Corp Small micro-programme data processing system employing multi- syllable micro instructions

Also Published As

Publication number Publication date
RO72931A (ro) 1981-09-24
SU615538A1 (ru) 1978-07-15
PL199448A1 (pl) 1978-03-13
DE2730823A1 (de) 1978-01-19
JPS5319735A (en) 1978-02-23
BG29703A1 (en) 1981-01-15
IN148515B (pl) 1981-03-21
FR2357956A1 (fr) 1978-02-03
GB1539325A (en) 1979-01-31
FR2357956B1 (pl) 1980-03-07
US4150430A (en) 1979-04-17

Similar Documents

Publication Publication Date Title
US3689895A (en) Micro-program control system
US4228498A (en) Multibus processor for increasing execution speed using a pipeline effect
US3636519A (en) Information processing apparatus
US4658355A (en) Pipeline arithmetic apparatus
US3405258A (en) Reliability test for computer check circuits
GB1274830A (en) Data processing system
US3943494A (en) Distributed execution processor
KR930701786A (ko) 특수 용도의 산술 부울 유니트를 사용하는 방법 및 장치
US3582902A (en) Data processing system having auxiliary register storage
PL108593B1 (en) Apparatus for selecting informations
US3213427A (en) Tracing mode
US4156900A (en) Method and circuit arrangement for sequencing microinstruction sequences in data processing equipment
US4162519A (en) Data processor with address allocation to operations
KR970012153A (ko) 데이타 프로세서 및 중단점 작동 실행 방법
TW325552B (en) Data processing condition code flags
US3701105A (en) A central processing unit in which all data flow passes through a single arithmetic and logic unit
US4101967A (en) Single bit logic microprocessor
GB1580328A (en) Programmable sequential logic
US3419711A (en) Combinational computer system
US3579185A (en) Method and apparatus for checking a data transfer operation
CA1106978A (en) Simple flexible indexing method for ros storage microcomputers
GB1114503A (en) Improvements in or relating to data handling apparatus
US3092807A (en) Check number generator
GB983515A (en) Improved information transfer apparatus
US3161856A (en) Electronic data processor

Legal Events

Date Code Title Description
RECP Rectifications of patent specification