NL8103330A - RADIO RECEIVER. - Google Patents
RADIO RECEIVER. Download PDFInfo
- Publication number
- NL8103330A NL8103330A NL8103330A NL8103330A NL8103330A NL 8103330 A NL8103330 A NL 8103330A NL 8103330 A NL8103330 A NL 8103330A NL 8103330 A NL8103330 A NL 8103330A NL 8103330 A NL8103330 A NL 8103330A
- Authority
- NL
- Netherlands
- Prior art keywords
- radio receiver
- circuit
- volume control
- transistor
- control voltage
- Prior art date
Links
- 230000001629 suppression Effects 0.000 claims description 11
- 238000010586 diagram Methods 0.000 description 5
- 238000004519 manufacturing process Methods 0.000 description 2
- 239000003990 capacitor Substances 0.000 description 1
- 238000010276 construction Methods 0.000 description 1
- 230000005236 sound signal Effects 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03G—CONTROL OF AMPLIFICATION
- H03G3/00—Gain control in amplifiers or frequency changers
- H03G3/20—Automatic control
- H03G3/30—Automatic control in amplifiers having semiconductor devices
- H03G3/3005—Automatic control in amplifiers having semiconductor devices in amplifiers suitable for low-frequencies, e.g. audio amplifiers
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03G—CONTROL OF AMPLIFICATION
- H03G3/00—Gain control in amplifiers or frequency changers
- H03G3/20—Automatic control
- H03G3/30—Automatic control in amplifiers having semiconductor devices
- H03G3/34—Muting amplifier when no signal is present or when only weak signals are present, or caused by the presence of noise signals, e.g. squelch systems
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03G—CONTROL OF AMPLIFICATION
- H03G3/00—Gain control in amplifiers or frequency changers
- H03G3/20—Automatic control
- H03G3/30—Automatic control in amplifiers having semiconductor devices
- H03G3/34—Muting amplifier when no signal is present or when only weak signals are present, or caused by the presence of noise signals, e.g. squelch systems
- H03G3/348—Muting in response to a mechanical action or to power supply variations, e.g. during tuning; Click removal circuits
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Control Of Amplification And Gain Control (AREA)
- Noise Elimination (AREA)
- Circuits Of Receivers In General (AREA)
Description
* % * VO 215¾ —*% * VO 215¾ -
Radio-ontvangerRadio receiver
De onderhavige uitvinding heeft betrekking op een radio-ontvanger en meer -in het bijzonder op verbeteringen van een van een radio-ontvanger deel uitmakend, onderdrukking smechanisme van een elektrisch afstemsysteem met een elektronische volumeregelketen in 5 een laag-frequent. versterker.The present invention relates to a radio receiver and more particularly to improvements in a radio receiver suppression mechanism of an electrical tuning system with an electronic volume control circuit in a low frequency. amplifier.
Een schema van een conventionele radio-ontvanger met elektronische afstemming is weergegeven in fig. 1. Hierin is 1 een antenne, .A schematic of a conventional radio tuner with electronic tuning is shown in Fig. 1. Herein 1 is an antenna,.
2 een hoog-frequentversterker, 3 een mengketen, it· een midden-frequent-. versterker, 5 een laag-frequentversterker, die een elektronische 10 volumeregelketen 6 en een audioversterker 7 omvat, en 8 een luidspreker. Verder is door 9 aangegeven een PLL-keten, die is ingericht cm locaal opgewekte oscillerende signalen voor afstemdoeleinden toe te voeren aan de mengketen 3. De PLL-keten 9 cmvat een referentie-oscillator 10, een regelketen 11, een programadeler 12, een fase-15 comparator 13, een laag-doorlatend filter 1¾ en een spanningsregel-oscillator 15·2 a high-frequency amplifier, 3 a mixing chain, it · a medium-frequency. amplifier, 5 a low-frequency amplifier, comprising an electronic volume control circuit 6 and an audio amplifier 7, and 8 a loudspeaker. Furthermore, indicated by 9 is a PLL circuit, which is arranged to supply locally generated oscillating signals for tuning purposes to the mixing circuit 3. The PLL circuit 9 comprises a reference oscillator 10, a control circuit 11, a program divider 12, a phase -15 comparator 13, a low-pass filter 1¾ and a voltage control oscillator 15
In een dergelijke inrichting is ter vermijding van storingen, zoals interferentiestoringen, het volgende mechanisme voorgesteld.In such an arrangement, the following mechanism has been proposed to avoid interference, such as interference interference.
Meer in het bijzonder is daartoe een onderdrukkingsketen 16 aangebracht 20 v66r de laag-frequentver sterker 5, zoals is weergegeven in fig. 2 en deze keten is werkzaam cm wanneer gedurende een afstemoperatie, vanaf de regelketen 11 een onderdrukkingssignaal wordt aangelegd aan een aansluiting 17, audiosignalen afkomstig van de midden-frequent-versterker te onderdrukken. Voor de realisatie van een dergelijke 25 onderdrukking sket en is echter een gecompliceerde keteninrichting ver-' eist. In het bijzonder wanneer meerdere andiosignaalbronnen aanwezig zijn, zal de keteninrichting zeer gecompliceerd worden, hetgeen meebrengt dat de fabricagekosten worden verhoogd.More specifically, a suppression circuit 16 is provided for this purpose before the low-frequency amplifier 5, as shown in FIG. 2, and this circuit operates when a suppression signal is applied from the control circuit 11 to a terminal 17 during a tuning operation, suppress audio signals from the mid-frequency amplifier. However, for the realization of such a suppression, a complicated chain arrangement is required. In particular, when multiple andio signal sources are present, the circuit arrangement will become very complicated, which will increase manufacturing costs.
Met de onderhavige uitvinding is nu beoogd een radio-ontvanger 30 beschikbaar te stellen, waarin door toepassing van een een regel-spanning genererende keten voor het genereren van een spanning voor het regelen van een elektronische volumeregelketen, de verzwakking, van de elektronische volumeregelketen maximaal wordt, wanneer een onder- 8103330 E% -2- drukkingssignaal wordt aangelegd.The object of the present invention is now to provide a radio receiver 30 in which, by using a control voltage generating circuit for generating a voltage for controlling an electronic volume control circuit, the attenuation of the electronic volume control circuit is maximized when an underpressure 8103330 E% -2 signal is applied.
Een radio-ontvanger, die is voorzien van, volumeregelmiddelen voor het regelen van het volume van ontvangen signalen; alsook van middelen voor het genereren van onderdrukkingssignalen gedurende een 5 afstemoperatie van de radio-ontvanger, is volgens de uitvinding gekenmerkt door een een regelspanning-genererende keten voor het genereren, van een regelspanning, die werkzaam is cm de verzwakking van genoemde volumeregelmiddelen maximaal te doen zijn en daarbij deze aan genoemde volumeregelmiddelen aan te leggen.A radio receiver provided with volume control means for controlling the volume of received signals; according to the invention, as well as means for generating suppression signals during a tuning operation of the radio receiver, is characterized by a control voltage generating circuit for generating a control voltage which is operative to make the attenuation of said volume control means maximal and thereby apply them to said volume control means.
10 De uitvinding zal in het onderstaande nader worden verduidelijkt met verwijzing naar de tekening. In de tekening is: fig. 1 een blokschema ter illustratie van de structuur van een radio-ontvanger met elektronische afstamming; fig. 2 een blokschema ter illustratie van een bekende uitvoering; 1-5 fig. 3 een schema ter illustratie van een uitvoeringsvorm van de uitvinding; fig. 1+ een grafische voorstelling ter illustratie van eigenschappen van de een regelspanning-genererende keten; en fig. 5 een schema ter illustratie van een uitvoeringsvorm van 20 de uitvinding.The invention will be explained in more detail below with reference to the drawing. In the drawing: Fig. 1 is a block diagram illustrating the structure of a radio receiver with electronic origin; Fig. 2 is a block diagram illustrating a known embodiment; 1-5 Fig. 3 is a diagram illustrating an embodiment of the invention; Fig. 1+ is a graphical representation illustrating properties of the control voltage generating circuit; and Fig. 5 is a diagram illustrating an embodiment of the invention.
In fig. 3 is een schema weergegeven ter illustratie van een uitvoeringsvorm van de uitvinding, waarin in vergelijking met de fig. 1 en 2, voor dezelfde of soortgelijke ketengedeelten, dezelfde verwijzingssymbolen zijn gebruikt. Het verwij zings symbool Q staat voor 25 een transistor, VR is een volumeregelaar, 18 is een onderdrukkings-signaal-ingangsaansluiting, 19 is een ingangsaansluiting waaraan een referentiespanning Vref, afkomstig van de referentiespanningsbron 19* wordt aangelegd, en al deze onderdelen vormen samen een een regelspanning-genererende keten 20. De regelketen 11 is werkzaam om een 30 onderdrukkingssignaal aan te leggen aan de aansluiting 18.Fig. 3 shows a diagram illustrating an embodiment of the invention in which the same reference symbols are used for the same or similar chain portions as compared to Figs. 1 and 2. The reference symbol Q stands for a transistor, VR is a volume control, 18 is a blanking signal input terminal, 19 is an input terminal to which a reference voltage Vref from the reference voltage source 19 * is applied, and all these components together form a a control voltage generating circuit 20. The control circuit 11 is operative to apply a blanking signal to the terminal 18.
De een regelspanning genererende keten 20 genereert een regelspanning V, die logischerwijs wordt aangelegd aan de elektronische volumeregelketen 6. Door de bovenbedoelde regelspanning te variëren kan de verzwakking van de volumeregelketen worden ingesteld.The control voltage generating circuit 20 generates a control voltage V, which is logically applied to the electronic volume control circuit 6. By varying the above-mentioned control voltage, the attenuation of the volume control circuit can be adjusted.
35 Fig. k is illustratief voor de eigenschappen van de een regel spanning genererende keten 20, in welke fig. k langs de abscis-as de regelspanning en langs de ordinaat-as de verzwakkingen zijn uitgezet.FIG. k is illustrative of the properties of the control voltage generating circuit 20, in which fig. k the control voltage is plotted along the abscissa axis and the attenuations along the ordinate axis.
81033308103330
w Vw V
- -3- ;3- -3-; 3
Wanneer bij de in fig. 3 weergegeven keteninrichting het onder-drukkingssignaal wordt aangelegd aan de aansluiting 18, wordt de transistor Q ingeschakeld, zodat een uitgangsspanning. van ongeveer OV ontstaat. Aldus ontstaat de regelspanning van OV aan de uitgang als 5 gevolg waarvan de verzwakking van de elektronische volumeregelketen 6 door de regeling op de grootst mogelijke waarde wordt ingesteld, zodat een onderdrukkingssituatie ontstaat.In the circuit arrangement shown in FIG. 3, when the blanking signal is applied to terminal 18, transistor Q is turned on so that an output voltage. of approximately OV is created. The control voltage of OV at the output thus results, as a result of which the attenuation of the electronic volume control circuit 6 is set to the greatest possible value by the control, so that a suppression situation arises.
Wanneer geen onderdrukkingssignaal wordt aangelegd kan de referentiespanning V worden ingesteld op een gewenste waarde in een 10 gebied vanaf 0 tot aan de referentiespanning Vref en wel door variatie van de volumeregelaar VR. Aldus kan ook de verzwakking van de elektronische volumeregelketen 6 op een gewenste waarde worden ingesteld.When no suppression signal is applied, the reference voltage V can be set to a desired value in a range from 0 to the reference voltage Vref, by varying the volume control VR. Thus, the attenuation of the electronic volume control circuit 6 can also be set to a desired value.
Fig. 5 is illustratief voor een andere uitvoeringsvom van de onderhavige uitvinding. In deze uitvoeringsvoim omvat de een 15 regelspanning genererende keten 20 de weerstanden R^ , en R^, alsook een vertragingsketen met een condensator . Met een dergelijke uitvoering is het mogelijk cm de referentiespanning V, zoals geproduceerd door de transistor Q geleidelijk te veranderen,, wanneer aan de aansluiting 18 een onderdrukkingssignaal wordt aangelegd. Daardoor is 20 het mcgelijk cm de onderdrukkingsgraad vloeiend te regelen door middel van de volumeregelketen 6.Fig. 5 is illustrative of another embodiment of the present invention. In this embodiment, the control voltage generating circuit 20 includes the resistors R 1, and R 1, as well as a delay circuit with a capacitor. With such an embodiment, it is possible to gradually change the reference voltage V, as produced by the transistor Q, when a blanking signal is applied to terminal 18. This makes it possible to smoothly control the degree of suppression by means of the volume control circuit 6.
Zoals uit de in het voorafgaande gegeven beschrijving blijkt, is volgens de onderhavige uitvinding beschikbaar gesteld een een regelspanning-genererende keten voor het zodanig regelen van de verzwak-25 king van een elektronische volumeregelketen, dat, wanneer een onderdrukking ssignaal wordt aangelegd, de grootste verzwakking wordt verkregen, waarbij het mogelijk is gemaakt om de een regelspanning genererende keten, voor een gewenste verzwakkingswaarde in te stellen, wanneer geen onderdrukkingssignaal wordt aangelegd. De verzwakkings-, 30 werking kan worden gerealiseerd met een dergelijke eenvoudige keteninrichting, zonder dat een onderdrukking sket en van conventionele uitvoering is vereist. De onderhavige uitvinding heeft aldus niet alleen het voordeel dat de fabricagekosten worden verlaagd, maar tevens dat op eenvoudige wijze de verzwakking kan worden ingesteld.As is apparent from the foregoing description, according to the present invention, a control voltage generating circuit has been made available for controlling the attenuation of an electronic volume control circuit such that, when a suppression signal is applied, the greatest attenuation is is obtained, making it possible to set the control voltage generating circuit for a desired attenuation value when no blanking signal is applied. The attenuation operation can be accomplished with such a simple chain device without the need for a skid suppression and of conventional construction. The present invention thus has the advantage not only that the manufacturing costs are reduced, but also that the attenuation can be adjusted in a simple manner.
81033308103330
Claims (3)
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP9803480 | 1980-07-14 | ||
JP9803480U JPS5723009U (en) | 1980-07-14 | 1980-07-14 |
Publications (1)
Publication Number | Publication Date |
---|---|
NL8103330A true NL8103330A (en) | 1982-02-01 |
Family
ID=14208740
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
NL8103330A NL8103330A (en) | 1980-07-14 | 1981-07-13 | RADIO RECEIVER. |
Country Status (6)
Country | Link |
---|---|
JP (1) | JPS5723009U (en) |
DE (1) | DE3127815A1 (en) |
FR (1) | FR2486736A1 (en) |
GB (1) | GB2081541A (en) |
NL (1) | NL8103330A (en) |
SE (1) | SE8104323L (en) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE3537837C1 (en) * | 1985-10-24 | 1987-02-19 | Philips Patentverwaltung | Circuit arrangement for noise suppression with minimum volume of a low frequency amplifier |
EP0590706A1 (en) * | 1992-10-01 | 1994-04-06 | Delco Electronics Corporation | Amplifier apparatus |
US5440702A (en) * | 1992-10-16 | 1995-08-08 | Delco Electronics Corporation | Data processing system with condition code architecture for executing single instruction range checking and limiting operations |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3882400A (en) * | 1972-11-27 | 1975-05-06 | Sony Corp | Broadcast receiver |
DE2547038C3 (en) * | 1975-10-21 | 1978-10-12 | Licentia Patent-Verwaltungs-Gmbh, 6000 Frankfurt | Method and arrangement for reducing reception interference in radio receivers caused by switching processes |
US4207530A (en) * | 1977-09-12 | 1980-06-10 | Motorola, Inc. | Electrically tunable inductor and method |
JPS5535584A (en) * | 1978-09-06 | 1980-03-12 | Matsushita Electric Ind Co Ltd | Sound volume controller |
-
1980
- 1980-07-14 JP JP9803480U patent/JPS5723009U/ja active Pending
-
1981
- 1981-07-10 FR FR8113716A patent/FR2486736A1/en active Granted
- 1981-07-10 GB GB8121414A patent/GB2081541A/en not_active Withdrawn
- 1981-07-13 SE SE8104323A patent/SE8104323L/en not_active Application Discontinuation
- 1981-07-13 NL NL8103330A patent/NL8103330A/en not_active Application Discontinuation
- 1981-07-14 DE DE19813127815 patent/DE3127815A1/en not_active Withdrawn
Also Published As
Publication number | Publication date |
---|---|
GB2081541A (en) | 1982-02-17 |
JPS5723009U (en) | 1982-02-05 |
FR2486736B1 (en) | 1984-06-22 |
DE3127815A1 (en) | 1982-04-08 |
FR2486736A1 (en) | 1982-01-15 |
SE8104323L (en) | 1982-01-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP0903860A1 (en) | PLL frequency synthesizer | |
NL8500675A (en) | AM RECEIVER. | |
NL8203384A (en) | FM STEREO RECEIVER. | |
US3942120A (en) | SWD FM receiver circuit | |
US4682045A (en) | Noise eliminating signal compensation circuit | |
NL8103330A (en) | RADIO RECEIVER. | |
NL8006711A (en) | PHASE-LOCKED LOOP SWITCHING. | |
EP0042441B1 (en) | Tone control circuit | |
US4408098A (en) | Receiver with field-strength dependent noise reduction control | |
US5151939A (en) | Adaptive audio processor for am stereo signals | |
EP0531163B1 (en) | Audio amplifier | |
GB1475803A (en) | Television receiver | |
JP3115412B2 (en) | Receiving machine | |
JP2774776B2 (en) | Receiving machine | |
JP2850962B2 (en) | Stereo receiver circuit | |
KR100388572B1 (en) | Digital filter | |
US7107024B2 (en) | FM modulator output control during turn on | |
KR860000270B1 (en) | Pll circuit | |
JPH1188451A (en) | Device consisting of phase locked loop, electronic device consisting of the same and method for modulating frequency of oscillator | |
JPS6328539B2 (en) | ||
EP1110311A1 (en) | A muting circuit having controllable impedance means for soft muting | |
JP3833115B2 (en) | Data slice circuit | |
KR200291723Y1 (en) | A Beat Frequency Protection Apparatus of Tuner | |
JPH0879110A (en) | Receiver | |
KR970007087Y1 (en) | A transmitting circuit for a frequency shift keying modem |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A85 | Still pending on 85-01-01 | ||
BV | The patent application has lapsed |