NL2012315C2 - System-on-module comprising a field programmable gate array component and a connector for connecting the system-on-module to a carrier board, as well as a carrier board comprising a system-on-module. - Google Patents

System-on-module comprising a field programmable gate array component and a connector for connecting the system-on-module to a carrier board, as well as a carrier board comprising a system-on-module. Download PDF

Info

Publication number
NL2012315C2
NL2012315C2 NL2012315A NL2012315A NL2012315C2 NL 2012315 C2 NL2012315 C2 NL 2012315C2 NL 2012315 A NL2012315 A NL 2012315A NL 2012315 A NL2012315 A NL 2012315A NL 2012315 C2 NL2012315 C2 NL 2012315C2
Authority
NL
Netherlands
Prior art keywords
pins
power
configurable
module
fpga
Prior art date
Application number
NL2012315A
Other languages
English (en)
Inventor
René Paul Peter Zenden
Dirk Otto Heuvel
Original Assignee
Topic Embedded Systems B V
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Topic Embedded Systems B V filed Critical Topic Embedded Systems B V
Priority to NL2012315A priority Critical patent/NL2012315C2/en
Priority to PCT/NL2015/050112 priority patent/WO2015126253A1/en
Application granted granted Critical
Publication of NL2012315C2 publication Critical patent/NL2012315C2/en

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/02Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components
    • H03K19/173Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using elementary logic circuits as components
    • H03K19/177Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using elementary logic circuits as components arranged in matrix form
    • H03K19/17748Structural details of configuration resources
    • H03K19/17772Structural details of configuration resources for powering on or off
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/04Generating or distributing clock signals or signals derived directly therefrom
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof

Claims (11)

1. Systeem-op-module (“system-on-module”), omvattende: een veld-programmeerbaar gate-array (“field programmable gate array”), FPGA, -component omvattende configureerbare pinnen en vermogenspinnen; een connector, omvattende een veelheid van connectorpinnen voor het verbinden van de systeem-op-module met een basisbord (“carrier board”), waarin ten minste een deelgroep van de connectorpinnen verbonden is met ten minste een deelgroep van de configureerbare pinnen, respectievelijk; vermogensrooster (“power grid”) voor het verschaffen van een veelheid vermogensuitvoer-niveaus naar de vermogenspinnen; waarin de FGPA-component verder omvat een vermogensvlakmatrix, met een eerste zijde verbonden met elk van de vermogenspinnen, respectievelijk, en een tweede zijde verbonden met elk van de configureerbare pinnen, respectievelijk, en waarin de configureerbare pinnen geconfigureerd verbonden mogen worden met elk van de vermogenspinnen gebruikmakende van de vermogensvlak-matrix.
2. Systeem-op-module volgens conclusie 1, waarin elk van de configureerbare pinnen verbonden zijn met functionele blokken van de FGPA.
3. Systeem-op-module volgens een van de voorgaande conclusies, waarin het vermogensrooster omvat een veelheid van spanningsregulatoren, waarbij elk van deze een verschillend uitvoerniveau verschaft.
4. Systeem-op-module volgens conclusie 3, waarin de veelheid van spanningsregulatoren elk configureerbaar zijn zodanig dat het uitvoerspanningsniveau geconfigureerd mag worden.
5. Systeem-op-module volgens conclusie 4, waarin de spanningsregulatoren elk configureerbaar zijn door middel van stuurmiddelen.
6. Systeem-op-module volgens een van de voorgaande conclusies, waarin de FPGA-component een reconfigureerbare FPGA is ingericht voor het reconfigureren van functionaliteit van functionele blokken in de FPGA gedurende bedrijfstijd (“run-time”).
7. Systeem-op-module volgens een van de voorgaande conclusies, waarin elk van de configureerbare pinnen geselecteerd verbonden mogen worden met functionele blokken in de FPGA.
8. Systeem-op-module volgens een van de voorgaande conclusies, waarin de configureerbare pinnen configureerbaar verbonden mogen worden met elk van de vermogenspinnen gebruikmakende van de vermogensvlak-matrix gedurende bedrijfstijd.
9. Systeem-op-module volgens een van de voorgaande conclusies, waarin de FPGA-component omvat reconfigureermiddelen ingericht voor het selecteerbaar verbinden van de configureerbare pinnen met de vermogenspinnen, respectievelijk.
10. Systeem-op-module volgens een van de voorgaande conclusies, waarin de FPGA-component verder omvat veiligheidsmiddelen voor het voorkomen dat een configureerbare pin verbonden mag worden met meerdere vermogenspinnen gebruikmakende van de vermogensvlak-matrix.
11. Basisbord (“carrier board”), omvattende: een basisbordconnector, en een Systeem-op-module volgens een van de conclusies 1 tot en met 9, verbonden met het basisbord via de basisbordconnector.
NL2012315A 2014-02-24 2014-02-24 System-on-module comprising a field programmable gate array component and a connector for connecting the system-on-module to a carrier board, as well as a carrier board comprising a system-on-module. NL2012315C2 (en)

Priority Applications (2)

Application Number Priority Date Filing Date Title
NL2012315A NL2012315C2 (en) 2014-02-24 2014-02-24 System-on-module comprising a field programmable gate array component and a connector for connecting the system-on-module to a carrier board, as well as a carrier board comprising a system-on-module.
PCT/NL2015/050112 WO2015126253A1 (en) 2014-02-24 2015-02-20 System-on-module comprising a field programmable gate array component and a connector for connecting the system-on-module to a carrier board, as well as a carrier board comprising a system-on-module.

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
NL2012315 2014-02-24
NL2012315A NL2012315C2 (en) 2014-02-24 2014-02-24 System-on-module comprising a field programmable gate array component and a connector for connecting the system-on-module to a carrier board, as well as a carrier board comprising a system-on-module.

Publications (1)

Publication Number Publication Date
NL2012315C2 true NL2012315C2 (en) 2015-08-25

Family

ID=50555204

Family Applications (1)

Application Number Title Priority Date Filing Date
NL2012315A NL2012315C2 (en) 2014-02-24 2014-02-24 System-on-module comprising a field programmable gate array component and a connector for connecting the system-on-module to a carrier board, as well as a carrier board comprising a system-on-module.

Country Status (2)

Country Link
NL (1) NL2012315C2 (nl)
WO (1) WO2015126253A1 (nl)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20030107399A1 (en) * 2001-12-10 2003-06-12 International Business Machines Corporation Method and system for use of an embedded field programmable gate array interconnect for flexible I/O connectivity
US20050088201A1 (en) * 2001-02-16 2005-04-28 Nallatech, Ltd. Programmable power supply system

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8201127B1 (en) * 2008-11-18 2012-06-12 Xilinx, Inc. Method and apparatus for reducing clock signal power consumption within an integrated circuit

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20050088201A1 (en) * 2001-02-16 2005-04-28 Nallatech, Ltd. Programmable power supply system
US20030107399A1 (en) * 2001-12-10 2003-06-12 International Business Machines Corporation Method and system for use of an embedded field programmable gate array interconnect for flexible I/O connectivity

Also Published As

Publication number Publication date
WO2015126253A1 (en) 2015-08-27

Similar Documents

Publication Publication Date Title
US9792249B2 (en) Node card utilizing a same connector to communicate pluralities of signals
US8661178B2 (en) PCI-E system having reconfigurable link architecture
TWI544339B (zh) USB Type-C連接器模組(一)
US6897677B2 (en) Programmable power supply system
KR101260325B1 (ko) Vpx 버스 표준 및 fpga ip 코어 기술을 적용한 컴퓨터의 입출력 제어 방법 및 장치
US8756360B1 (en) PCI-E compatible chassis having multi-host capability
CN103412834B (zh) 一种单soc芯片及单soc芯片多工作模式的复用方法
US10210128B2 (en) Redirection of lane resources
CN104054064B (zh) 基于接口耦合的灵活的端口配置
US9983889B1 (en) Booting of integrated circuits
CN110399328B (zh) 一种板载图形处理器控制方法与装置
US20170371823A1 (en) Bidirectional lane routing
CN104115138A (zh) 电可配置选配板接口
CN103580975A (zh) 一种在线可重配置的通用化总线数据转换方法
US11269803B1 (en) Method and system for processor interposer to expansion devices
NL2012315C2 (en) System-on-module comprising a field programmable gate array component and a connector for connecting the system-on-module to a carrier board, as well as a carrier board comprising a system-on-module.
US10331533B2 (en) Methods for updating memory maps of a system-on-chip
CN103180819A (zh) 多处理器计算机系统和方法
CN114355815A (zh) 控制器、控制系统及控制器的通讯方法
CN114722754A (zh) 一种fpga原型验证设备
US20230116296A1 (en) Modular System Validation Platform for Computing Devices
CN115422110B (zh) 电子设备和PCIE Switch芯片的端口配置方法
EP2015193A2 (en) Computer system with processor expansion device
WO2016127578A1 (zh) 处理器子卡、适配处理器子卡的电源板及系统板
US20200311005A1 (en) Configuring programmatic interfaces of bus bridges in computer systems

Legal Events

Date Code Title Description
MM Lapsed because of non-payment of the annual fee

Effective date: 20170301