MXPA05013819A - Metodo y aparato para la codificacion escalable espacial de baja complejidad - Google Patents

Metodo y aparato para la codificacion escalable espacial de baja complejidad

Info

Publication number
MXPA05013819A
MXPA05013819A MXPA/A/2005/013819A MXPA05013819A MXPA05013819A MX PA05013819 A MXPA05013819 A MX PA05013819A MX PA05013819 A MXPA05013819 A MX PA05013819A MX PA05013819 A MXPA05013819 A MX PA05013819A
Authority
MX
Mexico
Prior art keywords
resolution
encoder
image
standard
scalable
Prior art date
Application number
MXPA/A/2005/013819A
Other languages
English (en)
Inventor
Macdonald Boyce Jill
Original Assignee
Macdonald Boyce Jill
Thomson Licensing Sa
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Macdonald Boyce Jill, Thomson Licensing Sa filed Critical Macdonald Boyce Jill
Publication of MXPA05013819A publication Critical patent/MXPA05013819A/es

Links

Abstract

Se describen un codificador (300) de video y un método, el codificador recibe el video de alta resolución y proporciona corrientes de bits de resolución estándar, y de alta resolución, escalables, comprimidas e incluye un codificador (312) de resolución estándar, un selector (346) acoplado con el codificador de resolución estándar para seleccionar entre una señal indicativa de la secuencia de alta resolución recibida y una señal indicativa de una versión de resolución estándar de la secuencia recibida, y un codificador (348) de alta resolución acoplado con el selector para proporcionar la corriente de bits escalable, de alta resolución.

Description

WO 2004/114672 A 1 II 11 1111111 ¡I» lililí 11111111111111111111111111111 hrfoi the r.xpiralitin of the tune limil for amrndiiig ihc Fot cotíes and olhri abhrevmlions. refer ió lite "Guid íjaim.s and to he rcpuhlished in ihr cvrnl oj raripl "f unce Notes ¡m Codrx un ?bhrcvtaii?m " apprarittii at tlw brgm amrtuhnnits ning ofrach irgtthir issur ftlw l' l" Ga rllc.
MÉTODO Y APARATO PARA LA CODIFICACIÓN ESCALABLE ESPACIAL DE BAJA COMPLEJIDAD REFERENCIA CRUZADA CON SOLICITUDES RELACIONADAS Esta solicitud reclama la prioridad de la solicitud provisional no. de serie 60/479,734 (Referencia del Abogado NO. PU030166), presentada el 19 de junio de 2003 y titulada "METHOD AND APPARATUS FOR LOW COMPLEXITY SPACIAL SCALABLE CODING AND DECODING", (MÉTODO Y APARATO PARA UNA CODIFICACIÓN Y DECODIFICAC1ÓN ESCALABLE, ESPACIAL DE BAJA COMPLEJIDAD), la cual se incorpora aquí como referencia.
CAMPO DE LA INVENCIÓN La invención se relaciona con codificadores y decodificadores de video (CODEC) y más en particular a un aparato y método para la codificación y decodificación escalable, espacial.
ANTECEDENTES DE LA INVENCIÓN En la actualidad, los proveedores de servicio de transmisión de video utilizan MPEG-2 para transmitir programas de video de definición estándar ("SD"). En el futuro, se anticipa la transición de alta definición ("HD") con el uso de la norma JVT/H-264/MPEG ACV ("JVT"). La transmisión de un programa MPEG-2 SD y una versión JVT HD del mismo programa requiere más ancho de banda que si se utilizara una medida escalable. Sin embargo, los codificadores y decodificadores escalables son mucho más complejos en sentido computacional que los codificadores y decodificadores no escalables. Se han estudiado muchos métodos diferentes para la escalabilidad y se estandarizan en perfiles de escalabilidad de las normas MPEG-2 y MPEG-4, incluyendo la escalabilidad SNR, la escalabilidad espacial, la escalabilidad temporal, y la escalabilidad de grano fino La codificación escalable no ha sido adoptada en la práctica, sin embargo, debido a un aumento considerable en la complejidad para implementar los codificadores y decodificadores escalables. Los codificadores y decodificadores escalables espaciales, típicamente que requieren de un decodificador/codificador escalable de alta resolución que ofrezca la funcionalidad además de lo que está presente en el codificador/decodificador de alta resolución no escalable. En un codificador escalable, espacial MPEG-2, se hace una decisión de si llevar a cabo una predicción a partir de una imagen de referencia de resolución estándar o de alta resolución. Un decodifícador escalable espacial MPEG-2 tiene la capacidad de pronosticar la imagen de resolución estándar o la imagen de alta resolución. Se utilizan dos grupos de imagen de referencia por un codificador/decodificador escalable espacial MPEG-2, uno para las imágenes de resolución estándar y otro para las imágenes de alta resolución. De conformidad con esto lo que se necesita es un codificador/decodificador escalable, espacial de baja complejidad con la capacidad de dar soporte a las versiones SD y HD del mismo programa sobre las conexiones de ancho de banda limitado.
BREVE DESCRIPCIÓN DE LA INVENCIÓN Estas y otras desventajas de la técnica previa se solucionan con el aparato y método para la codificación escalable espacial de baja complejidad. El codificador, para recibir el video de alta resolución y para proporcionar corrientes de bits de resolución estándar y de alta resolución escalables, comprimidas, incluye un codificador (312) de resolución estándar, un selector (346) acoplado con el codificador de resolución estándar para seleccionar entre una señal indicativa de una secuencia de alta resolución recibida y una señal indicativa de una versión de resolución estándar de la secuencia recibida, y un codificador (348) de alta resolución acoplado con el selector para proporcionar una corriente de bits escalable de alta resolución. Estos y otros aspectos, características y ventajas de la invención serán evidentes a partir de la siguiente descripción detallada de las modalidades ejemplificativas, la cual se debe leer junto con los dibujos acompañantes.
BREVE DESCRIPCIÓN DE LOS DIBUJOS La presente invención se podrá comprender mejor de conformidad con las siguientes Figuras ejemplificativas, en donde: La Figura 1 muestra un diagrama en bloque para un codificador escalable espacial de relativamente alta complejidad. La Figura 2 muestra un diagrama en bloque para un decodificador escalable espacial de relativamente alta complejidad.
La Figura 3 muestra un diagrama en bloque para un codificador escalable espacial de baja complejidad de conformidad con los principios de la presente invención; y La Figura 4 muestra un diagrama en bloque para un decodificador escalable espacial de baja complejidad de conformidad con los principios de la presente invención.
DESCRIPCIÓN DETALLADA DE LA INVENCIÓN Las modalidades de la presente invención proporcionan un método y aparato para una codificación y decodificación escalables, espaciales, de baja complejidad, económicos. En la siguiente descripción, un codificador y decodificador pueden ser llamados colectivamente como CODEC para propósitos de simplificar, aunque las modalidades del método y aparato pueden tener la capacidad de solamente codificación, solamente decodificación o la codificación y decodificación. De conformidad con los principios de la invención, un CODEC escalable, espacial de baja complejidad utiliza bloques del codificador y/o decodificador no escalable. El término "normal" puede ser utilizado aquí y/o en los dibujos para referirse a no escalable, opuesto a los elementos y/o características específicamente escalables de mayor complejidad, y deben específicamente no implicar que el elemento y/o la característica son necesariamente convencionales. En la presente modalidad déla invención, las imágenes intra-codificadas (I) se codifican en forma escalable con el uso de una técnica de escalabilidad espacial, mientras las imágenes no intra-codificadas (P y B9 se codifican en forma no escalable. La imagen de entrada de alta resolución se muestra en descendente para formar una imagen de resolución estándar, y la imagen de resolución estándar se codifica y decodifica con el uso de un codificador/decodificador no escalable. La imagen decodificada se muestrea en ascendente y después se resta de la imagen de entrada de alta resolución. La diferencia entre la imagen de alta resolución y la imagen de resolución estándar muestreada en ascendente es que se codifica con el uso de un codificador no escalable. En el extremo del decodificador, solamente las imágenes de resolución estándar, codificadas I se decodifican con el uso de un decodificador no escalable, entonces se muestrean en ascendente y se agregan a la señal de diferencia de alta resolución, decodificada, para formar las imágenes de salida de alta resolución. Las imágenes de alta resolución, codificadas no I, se decodifican en forma no escalable. De este modo, en esta modalidad de la presente invención, la codificación/decodificación escalable, espacial se realiza solamente para las imágenes o rebanadas intra-codificadas y la codificación/decodificación no escalable, para las imágenes o rebanadas no intra-codificadas. La codificación escalable proporciona una ventaja de efectividad de codificación comparada con la transmisión simultánea para las imágenes intra-codificadas (I), pero menor ventaja para las imágenes inter-codificadas (B y P). La complejidad del codificador y decodificador escalables, espaciales se puede reducir en forma considerable con el uso de técnicas de escalabilidad solamente en las imágenes intra-codificadas, mientras retiene muchas de sus ventajas de efectividad en la codificación. De conformidad con los principios de la invención, no se requieren los módulos del codificador y del decodificador de video con la capacidad de escalabílidad. En su lugar, en este sistema, se pueden utilizar codificadores y decodificador'es de alta resolución no escalables, junto con bloques funcionales adicionales. Los codificadores y decodificadores de alta resolución y de resolución estándar pueden ser compatibles casi con cualquier norma de compresión de video, tal como MPEG-2, MPEG-4 o H.264. Por ejemplo, el codificador y decodificador de resolución estándar puede ser compatible con las normas MPEG-2 perfil principal y el codificador y decodificador de alta resolución puede ser compatible con los codificadores y decodificadores H.264. También se pueden tomar en cuenta otras combinaciones, como será evidente para las personas experimentadas en la técnica. Esta descripción ejemplificativa ilustra solamente los principios de la invención. Por lo tanto, las personas experimentadas en la técnica tendrán la capacidad de reconocer diferentes arreglos, que aunque no se describen o muestran explícitamente aquí, incorporan los principios de la presente invención y están incluidos dentro de su espíritu y alcance. Además, todos los ejemplos y el lenguaje condicionado descrito aquí tienen propósitos pedagógicos para ayudar al lector a comprender los principios de la invención y los conceptos proporcionados por el inventor para la técnica, y se deben considerar no limitados a los ejemplos y condiciones específicamente descritos.
También, todas las declaraciones, principios, aspectos y modalidades de la invención, así como los ejemplos específicos de la misma, tienen la intención de abarcar los equivalentes estructurales y funcionales de la misma. Se tiene la intención también, de que los equivalentes incluyan tanto los equivalentes conocidos como los equivalentes desarrollados en el futuro, es decir, cualquier elemento desarrollado para llevar a cabo la misma función, sin importar su estructura. De esta forma, por ejemplo, las personas experimentadas en la técnica podrán apreciar que los diagramas en bloque aquí representados son vistas conceptuales de la circuitería ilustrativa que incorpora los principios de la presente invención. De manera similar, se debe observar que los diagramas de flujo, diagramas de transición de estado, pseudo-códigos, y sus similares representan diferentes procesos que se pueden representar esencialmente en un medio legible por computadora y se pueden ejecutar por una computadora o procesador aunque se muestre o no tal computadora o procesador.
Las funciones de los diferentes elementos mostrados en las Figuras (incluyendo los bloques funcionales) pueden ser provistas con el uso de un hardware dedicado así como con un hardware con la ejecutar un software asociado con un software apropiado. Cuando es provisto por un procesador, las funciones pueden ser proporcionadas por un único procesador dedicado, mediante un procesador compartido o por una pluralidad de procesadores individuales, algunos de los cuales pueden estar compartidos. Además, el uso explícito del término "procesador" o "controlador" no se debe considerar como refiriéndose exclusivamente a un hardware con la capacidad de ejecutar software y pueden implícitamente incluir, sin limitación, un hardware procesador de señal digital ("DSP"), una memoria de solamente lectura ("ROM") para almacenar el software, una memoria de acceso aleatorio ("RAM"), y un almacenamiento no volátil. También se puede incluir otro hardware convencional y/o acostumbrado. De manera similar, los conmutadores mostrados en las Figuras son únicamente conceptuales. Su función se puede llevar a cabo a través de la operación de un lógico de programa, a través de un lógico dedicado, a través de la interacción de un control de programa y un lógico dedicado o incluso en forma manual, cuando la técnica particular seleccionada por el desarrollador es más específica para el contexto. En las reivindicaciones aquí descritas, cualquier elemento expresado como un medio para llevar a cabo una función específica tiene la intención de abarcar cualquier forma para llevar a cabo esa función, incluyendo por ejemplo A) una combinación de elementos de circuito que llevan a cabo esa función; B) software en cualquier forma, incluyendo, por lo tanto, firmware, microcódigos o sus similares, combinados con la circuitería apropiada para ejecutar el software para llevar a cabo la función. La invención, como se define por las reivindicaciones reside en el hecho de que las funcionalidades provistas por los diferentes medios descritos están combinadas y se pueden alcanzar en la forma en que lo describen las reivindicaciones. El solicitante, por lo tanto agradece cualquier medio que pueda proporcionar estas funciones, como equivalentes de los mostrados aquí. Como se muestra en la Figura 1, un codificador escalable, espacial de complejidad estándar que ofrece soporte a dos estratos se indica por lo general con el número 100 de referencia. EL codificador 100 incluye un muestreador 110 descendente para recibir una secuencia de video de entrada de alta resolución. El muestreador 110 descendente se acopla en comunicación de señal con un codificador 112 no escalable, de resolución estándar, que a su vez, se acopla en comunicación de señal con los almacenamientos 114 de cuadro de resolución estándar. EL codificador 112 no escalable de resolución estándar, emite una corriente de bits de resolución estándar, y también se acopla en comunicación de señal con un decodificador 120 no escalable de resolución estándar. El decodificador 120 no escalable de resolución estándar se acopla en comunicación de señal con un muestreador 130 ascendente, que a su vez, se acopla en comunicación de señal con un codificador 140 de alta resolución, escalable. El codificador 140 de alta resolución, escalable también recibe una secuencia de video de entrada de alta resolución, y se acopla en comunicación de señal con los almacenamientos 150 de cuadro de alta resolución, y emite una corriente de bits escalable, de alta resolución. De este modo, la secuencia de video de entrada de alta resolución es recibida por el codificador 100 de complejidad estándar y se muestrea en descendente para crear una secuencia de video de resolución estándar. La secuencia de video de resolución estándar se codifica con el uso de un codificador de compresión de video de resolución estándar, no escalable, lo que crea una corriente de bits de resolución estándar. La corriente de bits de resolución estándar se decodifica con el uso de un decodificador de compresión de video de resolución estándar, no escalable. (esta función se puede llevar a cabo dentro del codificador). La secuencia de resolución estándar, decodificada se muestrea en ascendente y se proporciona como una de dos entradas a un codificador de alta resolución, escalable. El codificador de alta resolución escalable, codifica el video para crear una corriente de bits escalable, de alta resolución. Con referencia ahora a ia Figura 2, se muestra un decodificador escalable, espacial de complejidad estándar que ofrece soporte a dos estratos y se indica por lo general con el número 200 de referencia. El decodificador 200 escalable, espacial incluye un decodificador 260 de resolución estándar para recibir una corriente de bits de resolución estándar, que se acopla en comunicación de señal con los almacenamientos 262 de cuadro de resolución estándar, y emite una secuencia de video de resolución estándar. El decodificador 260 de resolución estándar también se acopla en comunicación de señal con un muestreador 270 ascendente, que a su vez, se acopla en comunicación de señal con un decodificador 280 de alta resolución, escalable. El decodificador 280 de alta resolución, escalable también se acopla en comunicación de señal con los almacenamientos 290 de cuadro de alta resolución. El decodificador 280 de alta resolución, escalable recibe la corriente de bits escalable, de alta resolución y emite una secuencia de video de alta resolución. De este modo, tanto la corriente de bits escalable, de alta resolución y la corriente de bits de resolución estándar son recibidas por el decodificador 200 de complejidad estándar. La corriente de bits de resolución estándar se decodifica con el uso de un decodificador de compresión de video de resolución estándar, no escalable, el cual utiliza los almacenamientos de cuadro de resolución estándar. El video de resolución estándar decodificado se muestrea en ascendente, y entonces se introduce dentro del decodificador escalable, de alta resolución. El decodificador escalable de alta resolución utiliza un grupo de almacenamientos de cuadro de alta resolución y crea una secuencia de video de salida de alta resolución.
Como se muestra en la Figura 3, un codificador escalable, espacial de baja complejidad que ofrece soporte a dos estratos se indica por lo general con el número 300 de referencia. El codificador 300 incluye un muestreador 310 descendente para recibir la secuencia de video de entrada de alta resolución. El muestreador 310 descendente se acopla en comunicación de señal con un codificador 312 no escalable, de resolución estándar, que a su vez, se acopla en comunicación de señal con los almacenamientos 314 de cuadro de resolución estándar. El codificador 312 no escalable, de resolución estándar emite una corriente de bits de resolución estándar, y también se acopla en comunicación de señal con un intra-decodificador 322 no escalable, de resolución estándar. El intra-decodificador 322 de resolución estándar, no escalable se acopla en comunicación de señal con un muestreador 330 ascendente, que a su vez, se acopla en comunicación de señal con cada uno de una entrada invertida de una primera unidad 342 sumadora y una entrada no invertida de una segunda unidad 344 sumadora. La primera unidad 342 sumadora tiene una entrada no invertida para recibir la secuencia de video de entrada de alta resolución, y tiene una salida acoplada en comunicación de señal con un selector 346. El selector 346 también tiene una entrada para recibir la secuencia de video de entrada de alta resolución, así como una tercera entrada para recibir un indicador de rebanada-I/imagen-l desde el codificador 312 no escalable, de resolución estándar. El selector 346 se acopla en comunicación de señal con un codificador 348 de alta resolución, no escalable. El codificador 348 de alta resolución, no escalable es para emitir una corriente de bits escalable, de alta resolución y se acopla en comunicación de señal con una entrada no invertida de la unidad 344 sumadora. El codificador 348 de alta resolución, no escalable también se acopla en comunicación de señal con los almacenamientos 350 de cuadro. Los almacenamientos 350 de cuadro se acoplan en comunicación de señal con una salida de la unidad 344 sumadora. De este modo la modalidad 300 del codificador escalable, espacial de baja complejidad recibe una secuencia de video de entrada de alta resolución. La secuencia se muestrea en descendente para crear una secuencia de video de resolución estándar. La secuencia de video de resolución estándar se codifica con el uso de un codificador de resolución estándar, no escalable, lo cual crea una corriente de bits de resolución estándar. Las imágenes intra-codificadas (I) se decodifican con el uso decodificador de resolución estándar, no escalable. De manera alternativa, esta función se puede llevar a cabo como una función auxiliar dentro del codificador en sí. Las imágenes I de resolución estándar, decodificadas se muestrean en ascendente, y se restan de las imágenes de video de entrada. Un desplazamiento (por ejemplo, -128) puede agregarse opcionalmente, a la diferencia, para mantener los valores de los píxeles en el intervalo de (0,255). Estas imágenes de diferencia entonces se introducen dentro de un codificador de compresión de video de alta resolución, no escalable. Las imágenes I decodificadas, de resolución estándar, muestreadas en ascendente se agregan a la señal de diferencia codificada de alta resolución, con un desplazamiento opcional, antes de su almacenamiento en los almacenamientos de cuadro de alta resolución. Esto permite utilizar una imagen de referencia correcta en la posterior codificación no escalable de las imágenes P y B. Para las imágenes no I (P y B), las imágenes de la secuencia de video de entrada se introducen en el codificador de video de alta resolución, no escalable, y se codifican en forma no escalable. Con referencia ahora a la Figura 4, un decodificador escalable, espacial de baja complejidad que ofrece soporte a dos estratos se indica por lo general, con el número 400 de referencia. El decodificador 400 escalable, espacial de baja complejidad incluye un detector/selector 464 de imagen I para recibir la corriente de bits de resolución estándar, que se acopla en comunicación de señal con un intra-decodificador 466 de resolución estándar. El intra-decodificador 466 de resolución estándar se acopla en comunicación de señal con un muestreador 470 ascendente, que a su vez, se acopla en comunicación de señal con una primera entrada no invertida de una unidad 484 sumadora. El intra-decodificador 466 de resolución estándar también se acopla en comunicación de señal con una primera entrada de un selector 486 para proporcionar un indicador de intra-codificación para el selector 486. El decodificador 400 escalable, espacial de baja complejidad también incluye un decodificador 482 de alta resolución, no escalable para recibir la corriente de bits escalable de alta resolución. El decodificador 482 de alta resolución se acopla en comunicación de señal con cada una de la segunda entrada no invertida de la unidad 484 sumadora, una segunda entrada del selector 486, y los almacenamientos 490 de cuadro de alta resolución. La unidad 484 sumadora tiene una salida acoplada en comunicación de señal con una tercera entrada del selector 486. El selector 486 emite una secuencia de video de alta resolución y se acopla en comunicación de señal con los almacenamientos 490 de cuadro de alta resolución. De este modo la modalidad 400 del decodificador escalable, espacial de baja complejidad incluye un selector/detector de imagen I que busca la corriente de bits de resolución estándar recibida y retira todas los datos codificados de las imágenes no I. Puede identificar los datos de la imagen I al buscar los códigos de inicio de imagen en la corriente de bits, y decodificar el tipo de codificación de imagen del encabezado de imagen. Un intra-decodificador de resolución estándar, no escalable entonces decodifica los datos de la imagen 1. Un intra-decodificador como este es de menor complejidad que un decodificador de compresión de video completo, y no requiere los almacenamientos de cuadro de referencia de resolución estándar. Las intra-imágenes de resolución estándar, decodificadas se muestrean en ascendente. La corriente de bits escalable, de alta resolución se introduce en un decodificador de alta resolución, no escalable. Para las imágenes no I su salida se selecciona como la secuencia de video de alta resolución de salida. Para las imágenes I, la salida decodificada de alta resolución se agrega a las imágenes I decodificadas de resolución estándar muestreadas en ascendente, que se selecciona para formar la secuencia de video de alta resolución de salida. Para las imágenes I escalables, la imagen de video de alta resolución de salida se almacena en el almacenamiento de cuadro de referencia, mejor que la salida del decodificador de alta resolución no escalable. Mientras el decodificador de alta resolución, no escalable y el intra-decodificador de resolución estándar se muestran como cajas separadas en el diagrama en bloque, se puede utilizar un decodificador de múltiples funciones para llevar a cabo ambas funciones. Debido a que la intra-decodificación es mucho menos compleja que la inter-decodificación, se puede utilizar un procesador de propósitos generales, para llevar a cabo ambas de la decodificación de una intra-imagen de resolución estándar y la decodificacíón de una intra-imagen de alta resolución durante el mismo período de tiempo como sería requerido para llevar a cabo la decodificación de inter-imagen de alta resolución. En las normas de codificación de video H.264, las rebanadas individuales en la misma imagen pueden codificarse con el uso de diferentes tipos de predicción. Por ejemplo, una imagen puede contener tanto una rebanada I como una rebanada P. Cuando se utiliza H.264 para la codificación de alta resolución y de resolución estándar en esta invención, la escalabilidad se puede realizar en las rebanadas I mejor que en las imágenes I, con el requerimiento que los macrobloques correspondientes a las rebanadas I de la imagen de resolución estándar, muestreada en ascendente también se codifican como rebanadas I. El detector/selector de imagen I será entonces un detector/selector de rebanada I, en esta modalidad. Cuando se utiliza MPEG-2, u otra norma de codificación que requiere que todas las rebanadas en la misma sean codificadas con el uso del mismo tipo de predicción, en el estrato de resolución estándar, y se utiliza H.264 en el estrato de alta resolución, la selección de aplicar o no la escalabilidad depende del tipo de codificación de la imagen utilizado en el estrato de resolución estándar. Las rebanadas I se pueden codificar en el estrato H.264 de alta resolución incluso cuando el estrato de resolución estándar MPEG-2 no sea una imagen I, pero la escalabilidad no se aplica. Se pueden utilizar varios métodos para las funciones del muestreador descendente y del muestreador ascendente, incluyendo la interpolación bí-lineal, la interpolación de múltiples tomas y los filtros de declinación, como es bien conocido por las personas experimentadas en la técnica. Las imágenes de la secuencia de video de alta resolución pueden contener datos no representados por las imágenes de secuencia de video de resolución estándar, por ejemplo, cuando las imágenes de alta resolución tienen una relación dimensional de 16:9 y las imágenes de resolución estándar tienen una relación dimensional de 4:3. En este caso, la función del muestreo ascendente puede ajustarse a un valor de cero para los píxeles que no corresponden a los píxeles presentes en la imagen de resolución estándar. Estas y otras características y ventajas de la presente invención pueden alcanzarse fácilmente por las personas experimentadas en la técnica con base en las enseñanzas de la misma. Se debe entender que los principios de la presente invención se pueden implementar en diferentes formas de hardware, software, firmware o procesadores de propósitos especiales o combinaciones de los mismos. De preferencia, los principios de la presente invención se pueden implementar en una combinación de hardware y software. Además, el software puede ¡mplementarse como un programa de aplicación incorporado tangiblemente en una unidad de almacenamiento de programa. El programa de aplicación se puede cargar, ejecutar por una máquina que comprenda la arquitectura apropiada. La máquina se puede implementar en una plataforma de computadora con un hardware como una o más unidades de procesamiento central ("CPU"), una memoria de acceso aleatorio ("RAM"), e interfaces de salida y entrada ("l/O"). La plataforma de computadora también puede incluir un sistema operativo y un código de microinstrucciones. Los diferentes procesos y funciones descritos aquí pueden ser parte del código de microinstrucción o parte del programa de aplicación o una combinación de los mismos, los cuales se pueden ejecutar con una CPU. Además, se pueden conectar otras unidades periféricas con la plataforma de computadora como una unidad de almacenamiento de datos adicional y una unidad de impresión. También, se debe entender que debido a que algunos componentes y métodos del sistema ilustrados en los dibujos acompañantes de preferencia, se implementan en un software, las conexiones reales entre los componentes del sistema o los bloques de función del proceso pueden diferir dependiendo de la manera en que se programe la presente invención. Habiendo proporcionado los principios de la misma, las personas experimentadas en la técnica podrán contemplar estas y otras implementaciones o configuraciones similares de la presente invención sin apartarse del espíritu y alcance de la presente invención. Aunque se han descrito las modalidades ilustrativas con referencia a los dibujos acompañantes, se debe entender que la presente invención no está limitada a estas modalidades, y que se pueden efectuar varios cambios y modificaciones por las personas experimentadas en la técnica sin apartarse del alcance y espíritu de la presente invención. Todos los cambios y modificaciones tienen la intención de estar incluidos dentro del alcance de la presente invención, como se establece en las reivindicaciones anexas.

Claims (12)

REIVINDICACIONES
1. Un codificador (300) de video escalable, espacial para recibir una secuencia de video de alta resolución y proporcionar cada una de una corriente de bits de resolución estándar y una corriente de bits escalable de alta resolución, el codificador está caracterizado porque comprende: un codificador (312) de resolución estándar que responde a la secuencia recibida; un selector (346) en comunicación de señal con el codificador (312) de resolución estándar para seleccionar entre una señal indicativa de una secuencia de alta resolución recibida y una señal indicativa de una versión de resolución estándar de la secuencia recibida; y un codificador (348) de alta resolución en comunicación de señal con el selector para proporcionar una corriente de bits escalable, de alta resolución.
2. El codificador de conformidad con la reivindicación 1, caracterizado porque además comprende un intra-decodificador (322) de resolución estándar en comunicación de señal con el codificador de resolución estándar, y que responde a la secuencia recibida.
3. El codificador de conformidad con la reivindicación 1, caracterizado porque el codificador de alta resolución es no escalable.
4. El codificador de conformidad con la reivindicación 1, caracterizado porque además comprende por lo menos uno de un indicador de imagen I y un indicador de rebanada I en comunicación de señal con el codificador de resolución estándar.
5. El codificador de conformidad con la reivindicación 1, caracterizado porque el codificador de resolución estándar es no escalable.
6. El codificador de conformidad con la reivindicación 2, caracterizado porque además comprende: un muestreador (310) descendente en comunicación de señal con el codificador de resolución estándar; y un muestreador (330) ascendente en comunicación de señal con el intra-decodificador de resolución estándar.
7. El codificador de conformidad con la reivindicación 1, caracterizado porque además comprende almacenamientos (314) de cuadro de resolución estándar en comunicación de señal con el codificador de resolución estándar.
8. El codificador de conformidad con la reivindicación 2, caracterizado porque además comprende una unidad (342) sumadora en comunicación de señal entre el íntra-decodificador de resolución estándar y el selector.
9. El codificador de conformidad con la reivindicación 1, caracterizado porque además comprende almacenamientos (350) de cuadro de alta resolución en comunicación de señal con un codificador de alta resolución.
10. El codificador de conformidad con la reivindicación 2, caracterizado porque además comprende: almacenamientos (350) de cuadro de alta resolución en comunicación de señal con un codificador de alta resolución; y una unidad (344) sumadora en comunicación de señal entre el intra-decodificador de resolución estándar y los almacenamientos de cuadro de alta resolución.
11. Un método de codificación para proporcionar datos de video codificados, escalables, espaciales, el método está caracterizado porque comprende: recibir una imagen de video de alta resolución; muestrear en descendente la imagen recibida en una resolución estándar; indicar si la imagen de resolución estándar será codificada como una imagen I; codificar la imagen de resolución estándar; emitir la imagen de resolución estándar codificada en una corriente de bits de resolución estándar; decodificar la imagen de resolución estándar codificada en una corriente de bits de resolución estándar, codificada; decodificar las imágenes I de resolución estándar codificadas de una corriente de bits de resolución estándar codificada; muestrear en ascendente las imágenes I de resolución estándar decodificadas; restar las imágenes I de resolución estándar, decodificadas muestreadas en ascendente de la imagen de video de alta resolución recibida para formar una imagen de diferencia; seleccionar entre la imagen de video de alta resolución recibida y la imagen de diferencia en respuesta a la indicación de una imagen i, y codificar en alta resolución la imagen seleccionada.
12. El método de codificación de conformidad con la reivindicación 11, caracterizado porque además comprende: almacenar la imagen de video de alta resolución cuando no está indicada como una imagen I; sumar la imagen I muestreada en ascendente con la imagen de diferencia para formar una imagen I de alta resolución; almacenar la imagen I de alta resolución; y recuperar por lo menos una de una imagen almacenada para codificar en alta resolución la imagen seleccionada cuando no fue indicada como una imagen I.
MXPA/A/2005/013819A 2003-06-19 2005-12-16 Metodo y aparato para la codificacion escalable espacial de baja complejidad MXPA05013819A (es)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US60/479,734 2003-06-19

Publications (1)

Publication Number Publication Date
MXPA05013819A true MXPA05013819A (es) 2006-10-17

Family

ID=

Similar Documents

Publication Publication Date Title
KR101046912B1 (ko) 저 복잡도의 공간 스케일러블 인코딩을 위한 방법 및 장치
CN101040533B (zh) 复杂性可伸缩的视频编码和解码方法和设备
CN103313051B (zh) 视频解码方法及其系统
CN101662682B (zh) 视频编码技术
CN104813667B (zh) 用于可伸缩视频编码的帧间层预测方法及装置
US8121191B1 (en) AVC to SVC transcoder
EP3700213B1 (en) Method and apparatus for encoding or decoding an image with inter layer motion information prediction according to motion information compression scheme
MX2008000522A (es) Metodo y aparato para la prediccion adaptable de intra-textura entre capas de macrobloque.
US20070211798A1 (en) Method And Apparatus For Complexity Scalable Video Decoder
US20080304566A1 (en) Method for Decoding Video Signal Encoded Through Inter-Layer Prediction
MX2007012646A (es) Metodo y aparato para la codificacion de vector de movimiento adaptable para la codificacion y decodificacion de video escalable espacial.
JP2009525637A (ja) ビデオ符号化器及びビデオ復号化器における削減分解能更新モード及び計算量スケーラビリティのための条件付き予測の方法及び装置
KR20090098823A (ko) 비트 심도 스케일러빌리티를 위하여 인핸스먼트 계층 레시듀얼 예측을 이용하여 비디오 데이터를 인코딩 및/또는 디코딩하기 위한 방법 및 장치
KR20040047977A (ko) 공간적으로 스케일가능한 압축
US20090103613A1 (en) Method for Decoding Video Signal Encoded Using Inter-Layer Prediction
US20060133475A1 (en) Video coding
KR20120093442A (ko) 인코딩된 비트스트림들의 병합
CN103098472A (zh) 用于分层图像编码和解码的方法和设备
US6795498B1 (en) Decoding apparatus, decoding method, encoding apparatus, encoding method, image processing system, and image processing method
KR20060093743A (ko) 비디오 트랜스 코딩 방법 및 장치와 이를 이용한 pvr
US20140269920A1 (en) Motion Estimation Guidance in Transcoding Operation
US20060193384A1 (en) Method and apparatus for low-complexity spatial scalable decoding
MXPA05013819A (es) Metodo y aparato para la codificacion escalable espacial de baja complejidad
MXPA05013803A (es) Metodo y aparato para la decoficacion escalable espacial de baja complejidad
JP2005507620A (ja) 圧縮