KR980012948A - AC-3 / PCM data selection circuit and method - Google Patents
AC-3 / PCM data selection circuit and method Download PDFInfo
- Publication number
- KR980012948A KR980012948A KR1019960028588A KR19960028588A KR980012948A KR 980012948 A KR980012948 A KR 980012948A KR 1019960028588 A KR1019960028588 A KR 1019960028588A KR 19960028588 A KR19960028588 A KR 19960028588A KR 980012948 A KR980012948 A KR 980012948A
- Authority
- KR
- South Korea
- Prior art keywords
- data
- pcm
- signal
- bitstream
- output
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G10—MUSICAL INSTRUMENTS; ACOUSTICS
- G10L—SPEECH ANALYSIS OR SYNTHESIS; SPEECH RECOGNITION; SPEECH OR VOICE PROCESSING; SPEECH OR AUDIO CODING OR DECODING
- G10L19/00—Speech or audio signals analysis-synthesis techniques for redundancy reduction, e.g. in vocoders; Coding or decoding of speech or audio signals, using source filter models or psychoacoustic analysis
- G10L19/04—Speech or audio signals analysis-synthesis techniques for redundancy reduction, e.g. in vocoders; Coding or decoding of speech or audio signals, using source filter models or psychoacoustic analysis using predictive techniques
- G10L19/16—Vocoder architecture
- G10L19/18—Vocoders using multiple modes
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
- G11C7/1051—Data output circuits, e.g. read-out amplifiers, data output buffers, data output registers, data output level conversion circuits
- G11C7/1069—I/O lines read out arrangements
Abstract
1. 청구범위에 기재된 발명이 속한 기술분야 DVD에서 AC-3데이타 또는 PCM데이타의 형태를 판별하여 선택적으로 출력하는 기술이다.1. A technique for discriminating the type of AC-3 data or PCM data from a DVD in the technical field to which the invention described in the claims belongs, and selectively outputting it.
2. 발명이 해결하고자 하는 기술적 과제DVD에서 PCM데이타와 AC-3데이타를 각각 전송하는 2개의 송신기를 하나로 구현하여 하드웨어를 감소시킨다.2. Technical Problems to be Solved by the Invention In the DVD, two transmitters each transmitting PCM data and AC-3 data are integrated to reduce hardware.
3. 발명의 해결방법의 요지 DVD에서 비트스트림 데이타의 형태를 판별하고, 상기 판별된 AC-3 데이타 판별신호에 의해 J:7기 디스크로부터 재생되는 AC-3 데이타 또는 PCM데이타를 선택적으로 출력한다.3. Summary of the Solution of the Invention A type of bitstream data is discriminated from a DVD and AC-3 data or PCM data reproduced from a J: 7 disc is selectively output according to the discriminated AC-3 data discrimination signal .
4. 발명의 중요한 용도 DVD장치에 적용한다.4. Important Uses of the Invention Applies to DVD devices.
Description
본 발명은 디지탈 비디오 디스크(Digital Viedo Disk:이하 DVD라함) 시스템에서 데이타 출력 선택회로 및 방법에 관한 것으로, 특히 비트스트림 데이타로부터 AC-3데이타 또는 PCM데이타의 형태를 판별하여 선택적으로 출력하는 AC-3/PCM 데이타 출력선택회로 및 방법에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a data output selection circuit and method in a digital video disc (hereinafter referred to as DVD) system. More particularly, the present invention relates to a data output selection circuit and a method for selecting AC-3 data or PCM data from bitstream data, 3 / PCM data output selection circuit and method.
통상적인 DVD시스템은 디스크에 기록되어 AC-3데이타나 PCM데이타를 데이타 형태에 따라 각각 출력잭으로 출력하도록 되어 있다.A typical DVD system is recorded on a disc and outputs AC-3 data or PCM data to the output jacks in accordance with the data format.
도1은 종래의 AC-3/PCM 데이타 출력선택 회로도이다.1 is a circuit diagram of a conventional AC-3 / PCM data output selection circuit.
신호처리부 10는 디스크로부터 재생되는 비트스트림 데이타를 입력하여 PC7M 데이타 또는 AC-3 데이타를 판정하여 AC-3데이타 일시 AC-3 디코딩한 후 S/P DIF(Sony/philips Digital Interface Format)으로 변환 출력하고, PCM데이타 일시 S/P DIF(Sony/philips Digital Interface Format)으로 변환하여 출력한다. 동기화 클럭발생부 12는 재생데이타를 동기화시키기 위한 비트클럭을 발생하여 출력한다.The signal processing unit 10 decodes PC7M data or AC-3 data by inputting bitstream data reproduced from the disc, AC-3 decodes the AC-3 data and then converts it into S / P DIF (Sony / philips Digital Interface Format) And converts it into PCM data and S / P DIF (Sony / philips Digital Interface Format). The synchronization clock generating unit 12 generates and outputs a bit clock for synchronizing the reproduction data.
이때 제1-제2디지탈 송신기 14,16은 상기 신호처리부 10로부터 S/P DIF로 변환된 PCM데이타나 AC-3데이타를 상기 동기화 클럭발생부 12로부터 출력되는 비트클럭에 의해 동기를 맞추어 PCM출력잭 18이나 AC-3출력잭 20으로 출력한다.In this case, the first-second digital transmitters 14 and 16 synchronize PCM data or AC-3 data converted from S / P DIF from the signal processor 10 by a bit clock output from the synchronization clock generator 12, Outputs to jack 18 or AC-3 output jack 20.
상기와 같은 종래의 AC-3/PCM 데이타 출력선택 회로는 S/P DIF로 변환된 PCM데이타와 AC-3데이타를 각각 전송하는 2개의 송신기를 구비하도록 되어 하드웨어가 복잡해지고, 비용이 상습되는 문제점이 있었다.The conventional AC-3 / PCM data output selection circuit has two transmitters for transmitting PCM data and AC-3 data converted to S / P DIF, .
따라서 본 발명의 목적은 디지탈 비디오 디스크 시스템에서 하드웨어를 간소화시키는 AC3/PCM 데이타 선택 출력회로 및 방법을 제공함에 있다.It is therefore an object of the present invention to provide an AC3 / PCM data selection output circuit and a method for simplifying hardware in a digital video disk system.
본 발명의 다른 목적은 디지탈 비디오 디스크 시스템에서 비용을 절감하는 AC3/PCM 데이타 선택 출력회로 및 방법을 제공함에 있다.It is another object of the present invention to provide an AC3 / PCM data selection output circuit and method for reducing cost in a digital video disk system.
상기 목적을 달성하기 위한 본 발명은, 비트스트림 데이타의 형태를 판별하고, 상기 판별된 AC-3데이타 판별신호에 의해 상기 AC-3 데이타 또는 PCM데이타를 선택적으로 출력함을 특징으로 한다.According to an aspect of the present invention, there is provided an apparatus for discriminating bitstream data and selectively outputting AC-3 data or PCM data according to the discriminated AC-3 data discrimination signal.
제1도는 종래의 AC-3/PCM 데이타 출력선택 회로도,FIG. 1 is a circuit diagram of a conventional AC-3 / PCM data output selection circuit,
제2도는 본 반명의 실시예에 따른 AC3/PCM 데이타 선택 출력회로도,FIG. 2 is an AC3 / PCM data selection and output circuit diagram according to an embodiment of the present invention,
제3도는 본 발명의 실시예에 따른 도2의 AC-3판별회로의 구체회로도,FIG. 3 is a specific circuit diagram of the AC-3 discrimination circuit of FIG. 2 according to the embodiment of the present invention,
제4도는 본 발명의 실시예에 따른 도2의 각부 동작 파형도.FIG. 4 is a waveform diagram of each part of FIG. 2 according to an embodiment of the present invention;
이하 본 발명을 첨부된 도면을 참조하여 바람직한 실시예를 상세히 설명한다.Hereinafter, preferred embodiments of the present invention will be described in detail with reference to the accompanying drawings.
도2는 본 발명의 실시예에 따른 AC3/PCM 데이타 선택 출력회로도이다.2 is an AC3 / PCM data selection and output circuit diagram according to an embodiment of the present invention.
신호처리부 30은 비트스트림 데이타를 입력하여 PCM 데이타 또는 AC-3 데이타를 판정하여 AC-3데이타일시 AC-3 디코딩한 후 S/P DIF(Sony/Philips Digital Interface Format)으로 변환 출력하고, PCM데이타일시 S/P DIF(Sony/Philips Digital Intefrface Format)으로 변환하여 출력한다. AC-3 데이타 판별회로 32는 비트스트림 데이타를 입력하여 AC-3데이타를 판별하여 데이타 선택신호를 출력한다.The signal processing unit 30 receives the bitstream data to determine PCM data or AC-3 data, decodes the AC-3 data and AC-3 data and then converts it into S / P DIF (Sony / Philips Digital Interface Format) And converts it to S / P DIF (Sony / Philips Digital Inteface Format). The AC-3 data discrimination circuit 32 discriminates AC-3 data by inputting bitstream data and outputs a data selection signal.
NUX 34는 상기 신호처리부 30로부터 S/P DIF로 변환된 PCM데이타 또는 AC-3데이타를 입력하여 상기 데이타 선택신호에 의해 하나의 데이타를 선택 출력한다. 동기화 클럭발생부 36은 재생데이타를 동기화 시키기 위한 비트클럭을 발생하여 출력한다.NUX 34 receives PCM data or AC-3 data converted from S / P DIF from the signal processing unit 30 and selects one data by the data selection signal. The synchronization clock generating unit 36 generates and outputs a bit clock for synchronizing the reproduction data.
디지탈 송신기 38은 상기 신호처리부 30으로부터 S/P DIF로 변환된 PCM데이타나 AC-3 데이타를 상기 동기화 클럭발생부 36로부터 출력되는 비트클럭에 의해 동기를 맞추어 PCM/AC-3 출력잭 40으로 출력한다.The digital transmitter 38 outputs PCM data or AC-3 data converted from S / P DIF from the signal processor 30 to a PCM / AC-3 output jack 40 in synchronization with a bit clock output from the synchronization clock generator 36 do.
도3은 본 발명의 실시예에 따른 도2의 AC-3판별회로의 구체회로도이다.3 is a specific circuit diagram of the AC-3 discrimination circuit of FIG. 2 according to the embodiment of the present invention.
직병렬 변환부 42는 디스크로부터 재생된 비트스트림 데이타가 워드클럭에 동기되어 입력될 시 비트클럭에 따라 입력되는 직렬 비트스트림 데이타를 16비트의 병렬데이타로 변환 출력한다. 동기신호 발생부 44는 10비트 카운터로 구성되어 워드클럭을 카운팅하여 매 프레임의 첫번째 데이타일 시 동기신호를 발생한다. 기준값설정부 48는 AC-3신호를 판단하기 위한 기준값을 가지고 있다. 비교기 46는 상기 등기신호 발생부 44로부터 출력된 동기신호에 의해 인에이블되어 상기 직병렬 변환부 42로부터 병렬데이타로 변환된 비트스트림데이타를 상기 기준값 설정부 48로부터 출력된 기준 설정값과 비교하여 AC-3신호를 판별하여 데이타 선택신호를 출력 한다.The serial-to-parallel converter 42 converts the serial bit stream data input according to the bit clock when the bit stream data reproduced from the disc is input in synchronism with the word clock, into 16-bit parallel data. The synchronous signal generator 44 is composed of a 10-bit counter and counts a word clock to generate a synchronous signal when the first data of each frame is counted. The reference value setting unit 48 has a reference value for judging the AC-3 signal. The comparator 46 compares the bitstream data, which is enabled by the synchronizing signal outputted from the register signal generator 44 and converted into the parallel data from the serial-to-parallel converter 42, with the reference set value outputted from the reference value setting unit 48, -3 signal and outputs a data selection signal.
도4는 본 발명의 실시예에 따른 도2의 각부 동작 파형도이다.4 is a waveform diagram of each part of FIG. 2 according to an embodiment of the present invention.
상술한 도1 내지 도4를 참조하여 본 발명의 바람직한 일 실시예의 동작을 상세히 설명한다.The operation of the preferred embodiment of the present invention will be described in detail with reference to FIGS. 1 to 4. FIG.
신호저리부 30은 비트스트림 데이타를 입력하여 PCM 데이타 또는 AC-3 데이타를 판정하여 AC-3데이타일시 AC-3 디코딩한 후 S/P DIF(Sony/Philips Dlgital Interfaee Format)으로 변환 출력하고, PCM데이타일 시 S/P DIF(Sony/Philips Digital Interface Format)으로 변환하여 출력한다. AC-3 데이타 판별회로 32는 비트스트림 데이타를 입력하여 AC-3데이타를 판별하여 데이타 선택신호를 출력한다.The signal demultiplexer 30 receives the bitstream data to determine the PCM data or the AC-3 data, decodes the AC-3 data and AC-3 data and then converts it into S / P DIF (Sony / Philips Digital Interframe Format) Data is converted to S / P DIF (Sony / Philips Digital Interface Format) and output. The AC-3 data discrimination circuit 32 discriminates AC-3 data by inputting bitstream data and outputs a data selection signal.
상기 AC-3 데이타 판별회로 32에서 AC-3데이타를 판별하여 데이타 선택신호를 출력하는 구체적인 동작을 도3을 참조하여 설명하면, 직병렬 변환부 42는 디스크로부터 재생된 도4와 같은 비트스트림 데이타가 워드클럭에 동기되어 입력될 시 도4와 같은 비트클럭에 따라 입력되는 직렬 비트스트립 데이타를 16비트의 병렬데 이타로 변환 출력한다. 이때 동기신호 발생부 44는 10비트 카운터로 구성되어 도4와 같은 워드클럭을 카운팅하여 매 프레임의 첫번째 데이타일 시 동기신호를 밭생한다. 상기 동기신호 발생부 44는 예를들어 비트스트림 데이타가 384Kbps인 경우 한 프레임은 768워드이므로 768까지 증가 카운팅하고 다시 0으로 리셋되는 768의 링 카운터이다. 기준값설정부 48는 AC-3신호를 판단하기 위한 16진수값인 OB77의 기준값을 가지고 있다. 따라서 비교기 46는 상기 동기신호 발생부 44로부터 출력된 동기신호에 의해 인에이블되어 상기 직병렬 변환부 42로부터 병렬데이타로 변환된 비트스트림데이타를 상기 OB77값인 기준 설정값과 비교하여 AC-3신호를 판별하여 데이타 선택신호를 출력한다 이때 비교기 46는 상기 비트스트림 데이타가 0B77과 일치하면 AC-3데이타로 판별하여 논리 "하이" 신호를 출력하고, 상기 비트스트림 데이타가 OB77과 일치하지 않으면 논리 "로우" 신호를 출력한다. 이때 MUX 34는 상기 신호처리부 30로부터 S/P DIF로 변환된 PCM데이타 또는 AC-3데이타를 입력하여 상기 데이타 선택신호에 의해 하나의 데이타를 선택 출력한다. 상기 MUX 34는 선택단자로 하이신호가 인가되면 AC-3가 검출되었으므로 상기 AC-3 데이타를 선택 출력하고, 선택단자로 로우신호가 인가되면 AC-3가 검출되지 않았으므로 상기 PCM 데이타를 선택 출력한다. 그리고 동기화 클럭반생부 36은 재생데이타를 동기화 시키기 위한 비트클럭을 발생하여 출력한다. 그러면 디지탈 송신기 38은 상기 MUX 34로부터 선택 된 PCM데이타나 AC-3 데이타를 상기 동기화 클럭발생부 36로부터 출력되는 비트클럭에 의해 동기를 맞추어 PCM/AC-3 출력잭 40으로 출력한다.Referring to FIG. 3, a specific operation of the AC-3 data discrimination circuit 32 for discriminating AC-3 data and outputting a data selection signal will be described. The serial-parallel conversion unit 42 receives the bitstream data Is inputted in synchronism with the word clock, serial bit strip data input according to the bit clock as shown in FIG. 4 is converted into 16-bit parallel data and output. At this time, the synchronous signal generator 44 comprises a 10-bit counter, counts the word clock as shown in FIG. 4, and generates a synchronous signal at the first data of each frame. For example, if the bitstream data is 384 Kbps, the sync signal generator 44 is a ring counter of 768 that counts up to 768 and is reset to 0 again because one frame is 768 words. The reference value setting unit 48 has a reference value of OB77, which is a hexadecimal value for judging the AC-3 signal. Accordingly, the comparator 46 compares the bitstream data, which is enabled by the synchronizing signal outputted from the synchronizing signal generator 44 and converted into the parallel data from the serial-to-parallel converter 42, with the reference setting value, which is the value of the OB77, And outputs a data selection signal. At this time, the comparator 46 outputs a logic "high" signal by discriminating AC-3 data if the bitstream data coincides with 0B77. If the bitstream data does not match the OB77, Quot; signal. At this time, the MUX 34 receives PCM data or AC-3 data converted from S / P DIF from the signal processing unit 30 and selects one data by the data selection signal. The MUX 34 selectively outputs the AC-3 data because AC-3 is detected when a high signal is applied to the selection terminal. When AC-3 is not detected when a low signal is applied to the selection terminal, the MUX 34 outputs the PCM data to the selection output do. The synchronization clock counter 36 generates and outputs a bit clock for synchronizing the reproduction data. Then, the digital transmitter 38 outputs the PCM data or AC-3 data selected from the MUX 34 to the PCM / AC-3 output jack 40 in synchronization with the bit clock output from the synchronization clock generating unit 36.
상술한 바와같이 본 반명은 DVD에서 비트스트림 데이타의 형태를 판별하여 AC-3 또는 PCM데이타를 선택 출력하므로, 하나의 디지탈 송신기를 사용하여 하드웨어를 간소화할 수 있으며, 이에 의해 비용을 절감할 수 있는 이점이 있다As described above, since the type of the bit stream data is discriminated from the DVD and the AC-3 or PCM data is selectively outputted, the hardware can be simplified by using one digital transmitter, thereby reducing the cost Have an advantage
Claims (8)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019960028588A KR100189535B1 (en) | 1996-07-15 | 1996-07-15 | Ac-3/pcm data select output circuit and method |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019960028588A KR100189535B1 (en) | 1996-07-15 | 1996-07-15 | Ac-3/pcm data select output circuit and method |
Publications (2)
Publication Number | Publication Date |
---|---|
KR980012948A true KR980012948A (en) | 1998-04-30 |
KR100189535B1 KR100189535B1 (en) | 1999-06-01 |
Family
ID=19466414
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019960028588A KR100189535B1 (en) | 1996-07-15 | 1996-07-15 | Ac-3/pcm data select output circuit and method |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100189535B1 (en) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100531321B1 (en) * | 2004-01-19 | 2005-11-28 | 엘지전자 주식회사 | Audio decoding system and audio format detecting method |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR102135419B1 (en) | 2019-03-18 | 2020-07-20 | 서울과학기술대학교 산학협력단 | Detachable drones and drones docking station |
-
1996
- 1996-07-15 KR KR1019960028588A patent/KR100189535B1/en not_active IP Right Cessation
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100531321B1 (en) * | 2004-01-19 | 2005-11-28 | 엘지전자 주식회사 | Audio decoding system and audio format detecting method |
Also Published As
Publication number | Publication date |
---|---|
KR100189535B1 (en) | 1999-06-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR960025583A (en) | Compact disc video song accompaniment player | |
KR100387330B1 (en) | Audio signal transmitter and receiver | |
EP2278748B1 (en) | Interface circuit | |
JP3697967B2 (en) | Audio transmitting apparatus and audio receiving apparatus | |
WO1998023060A1 (en) | Method and device for transmitting data | |
KR101077028B1 (en) | Method and Apparatus for Transmitting Audio Data | |
KR980012948A (en) | AC-3 / PCM data selection circuit and method | |
JPH027229B2 (en) | ||
US11942103B2 (en) | Transmission apparatus, transmission method, reception apparatus, and reception method for transmitting and receiving an audio signal including a mixed signal simultaneously transmitted by mixing a compressed audio signal and a linear pulse code modulation signal | |
WO2019225449A1 (en) | Transmission device, transmission method, reception device, and reception method | |
JPS5846108B2 (en) | Simultaneous voice and data service system | |
JP2009200535A (en) | Serial data transmission device | |
US5984521A (en) | Method and apparatus for generating descrambling data for CD-ROM decoder | |
JPH01292927A (en) | Data transmitting system | |
JP2817803B2 (en) | Sync generation method | |
JP2002209192A (en) | Video/sound transmission system | |
KR100242800B1 (en) | Audio codec apparatus provided with output signal detection circuit | |
JP2535393B2 (en) | Sync signal detection circuit | |
JP2024038741A (en) | Transmitting device, receiving device and transmitting/receiving system | |
KR101619878B1 (en) | Apparatus for playing dsd audio file using i2s transmission scheme and method thereof | |
JPH07264176A (en) | Frame number addition system and signal transmitter | |
KR0147508B1 (en) | An improved time switch link interfacing apparatus | |
JPH0145788B2 (en) | ||
JP2697629B2 (en) | Speed converter | |
JP2000165824A (en) | Video audio signal transmission system |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20121228 Year of fee payment: 15 |
|
LAPS | Lapse due to unpaid annual fee |