KR970050061A - 액정표시장치 - Google Patents

액정표시장치 Download PDF

Info

Publication number
KR970050061A
KR970050061A KR1019960061436A KR19960061436A KR970050061A KR 970050061 A KR970050061 A KR 970050061A KR 1019960061436 A KR1019960061436 A KR 1019960061436A KR 19960061436 A KR19960061436 A KR 19960061436A KR 970050061 A KR970050061 A KR 970050061A
Authority
KR
South Korea
Prior art keywords
signal
data
display
pixel
liquid crystal
Prior art date
Application number
KR1019960061436A
Other languages
English (en)
Other versions
KR100218985B1 (ko
Inventor
고지 스즈키
하루히코 오쿠무라
Original Assignee
니시무로 다이조
가부시키가이샤 도시바
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 니시무로 다이조, 가부시키가이샤 도시바 filed Critical 니시무로 다이조
Publication of KR970050061A publication Critical patent/KR970050061A/ko
Application granted granted Critical
Publication of KR100218985B1 publication Critical patent/KR100218985B1/ko

Links

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 화질을 손상시키지 않고 구동회로의 소비전력을 감소시키는 액정표시장치, 특히 액티브매트릭스형 액정표시장치에 관한 것으로서, 액티브 매트릭스형의 액정표시장치의 컨트롤 회로(10)에는 제1및 제2시프트레지스터(21,22)가 설치되고, 제2시프트레지스터(22)에는 제1주사선 앞의 표시 데이터가 전송되고 제1시프트레지스터(21)에는 입력된 최신 주사선에 대응한 표시 데이터가 전송되며, 제1및 제2시프트레지스터(21)의 표시 데이터는 비교측정계(23)로 비교되고 전 표시 데이터가 일치한 경우, 비교측정계(23)로부터 일치 신호가 출력되고 반대로 적어도 어느 일부의 표시 데이터가 일치하고 있지 않은 경우, 불일치 신호가 출력되며, 일치 신호가 출력된 경우, 새로운 표시데이터는 전송되지 않고 신호선 구동회로에 래치되어 있는 1주사선 앞의 표시 데이터가 그대로 사용되는 것을 특징으로 한다.

Description

액정표시장치
도면의 간단한 설명
제2도는 본 발명의 제1실시형태에 관한 액정표시장치의 특징부분을 도시한 도면.
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음

Claims (12)

  1. 매트릭스형으로 배열된 서로 전기적으로 독립적인 복수의 화소전극, 상기 화소전극과 대향하는 대향전극, 상기 화소전극과 대향전극 사이에 설치된 액정층, 디지털화된 표시신호에 의해 상기 화소전극에 표시 전압을 일정한 주기로 동기하여 전송하기 위한 주변 회로을 구비하는 액정표시장치에 있어서, 전송 주기간의 상기 표시신호의 상관성을 검지하는 수단, 후발의 표시신호 내의 상관하는 데이터의 전송을 정지하는 수단 및 전송이 정지된 데이터를 선발의 표시 신호 데이터에 기초하여 복조하는 수단을 구비하는 것을 특징으로 하는 액정표시장치.
  2. 제1항에 있어서, 상기 주변회로가 각 화소의 표시전압에 대응하는 디지털 신호를 저장하는 수단과, 상기 디지렬 신호외는 별도로 각 화소의 데이터 개서를 판별하는 논리 신호를 상기 신호선 구동회로에 전송하는 수단을 구비하고, 상기 논리 신호가 개서 상태일 때만 상기 화소전극에 상기 디지털 신호와 전송되는 것을 특징으로 하는 액정표시장치.
  3. 제2항에 있어서, 전 화소에 대응한 상기 표시 신호를 저장하는 화상 메모리와, 상기 화상메모리의 데이터를 필드마다 상기 신호선 구동회로에 전송하는 수단을 구비하고, 상기 화상 메모리가 표시 신호와는 별도로 표시 데이터의 상태가 최신 필드로 개서되였는지를 판정하는 데이터 판정 비트를 각 화소마다 갖는 것과, 상기 데이터 판정 비트에 의해 개서에 대응하는 화소데이터만이 상기 신호선 구동회로로 전송됨과 동시에 이 개서비트도 동시에 전송되는 것을 특징으로 하는 액정표시장치.
  4. 제3항에 있어서, 상기 화상 메모리가 상기 주변 회로와는 별도로 설치되는 것을 특징으로 하는 액정표시장치.
  5. 격자형상으로 설치된 복수의 신호선과 복수의 어드레스선의 교점에 대응하여 매트릭스형으로 배치된 서로 전기적으로 독립적인 복수의 화소전극, 상기 화소전극과 대향하는 대향전극, 상기 화소전극과 대향전극 사이에 설치된 액정충 및 상기 어드레스선 신호와 동기하고 디지털화된 표시신호에 의해 상기 신호선에 표시전압을 전송하기 위한 주변 회로를 구비하는 액정표시장치에 있어서, 상기 주변 회로 신호선 구동회로가 라인메모리와, 복수의 n비트의 시프트래지스터를 구비하는 것과, 상기 액정표시장치가 상기 n비트의 시프트래지스터 안에서 제m번째 어드레스선에 대응하는 표시데이터와 상기 제(m-1)번째의 표시 데이터를 비교하여 상기 제m번째의 표시 데이터가 상기 제(m-1)번째의 표시데이터와 동일할 때, 상기 제m번째의 표시 데이터의 전송을 정지시키고 상기 라인메모리에 저장된 제(m-1)번째의 어드레스선에 대응하는 표시 데이터를 상기 신호선에 출력하는 수단을 구비하는 것을 특징으로 하는 액정표시장치.
  6. 제5항에 있어서, 상기 주변회로가 각 화소의 표시전압에 대응하는 디지털 신호를 저장하는 수단과, 상기 디지털 신호와는 별도로 각 화소의 데이터의 개서를 판별하는 논리 신호를 상기 신호선 구동회로에 전송하는 수단을 구비하고, 상기 논리 신호가 개서 상태일 때만 상기 화소전극에 상기 디지털 신호가 전송되는 것을 특징으로 하는 액정표시장치.
  7. 제6항에 있어서, 모든 화소에 대응한 상기 표시 신호를 저장하는 화상 메모리와, 상기 화상 메모리의 데이터를 필드마다 상기 신호선 구둥회로에 전송하는 수단을 구비하고, 상기 화상 메모리가 표시 신호와는 별도로 표시 데이터의 상태가 최신 필드로 개서되는지를 판정하는 데이터 판정 비트를 각 화소마다 갖는 것, 상기 데이터 판정 비트에 의해, 개서에 대응하는 화소 데이터만이 상기 신호선 구동회로로 반송됨과 동시에 이 개서 비트도 동시에 전송되는 것을 특징으로 하는 액정표시장치.
  8. 제7항에 있어서, 상기 화상 메모리가 상기 주변 회로와는 별도로 설치되는 것을 특징으로 하는 액정표시장치.
  9. 격자형상으로 설치된 복수의 신호선과 복수의 어드레스선의 교점에 대응하여 매트릭스형으로 배열된 서로 전기적으로 독립적인 복수의 화소전극, 상기 화소전극과 대향하는 대향전극, 상기 화소전극과 대향 전극 사이에 설치된 액정충 및 상기 어드레스선 신호와 동기하고, 디지털화된 표시신호에 의해 상기 신호선에 표시전압을 전송하기 위한 주변 회로를 구비하는 액정표시장치에 있어서, 상기 주변회로의 신호선 구동회로가 복수의 n비트의 시프트레지스터를 구비하는 것과, 상기 액정표시장치가 상기 n비트의 시프트레지스터 안에서 제m번째의 어드레스선에 대응하는 표시 데이터와 제(m-1)번째의 표시 데이터를 비교하고, 상기 제m번째 데이터를 상기 제(m-1)번째의 표시 데이터와 논리값이 일치하는 비트와 일치하지 않는 비트에 각각 대응한 디지털 신호로 이루어진 논리 데이터로 변환하여 전송하는 수단, 상기 n비트 시프트레지스터에 전송된 상기 논리 데이터를 복조하는 수단을 구비하는 것을 특징으로 하는 액정표시장치.
  10. 제9 항에 있어서, 상기 주변 회로가 각 화소의 표시전압에 대응하는 디지털 신호를 저장하는 수단과, 상기 디지털 신호와는 별도로 각 화소의 데이터의 개서를 판별하는 논리 신호를 상기 신호선 구동회로에 전송하는 수단을 구비하고, 상기 논리 신호가 개서 상태일 때에만, 상기 화소전극에 상기 디지털신호가 전송되는 것을 특징으로 하는 액정표시장치.
  11. 제10 항에 있어서, 모든 화소에 대응한 상기 표시신호를 저장하는 화상 메모리와, 상기 화상 메모리의 데이터를 필드마다 상기 신호선 구동 회로에 전송하는 수단을 구비하고, 상기 화상 메모리가 표시 신호와는 별도로 표시 데이터의 상태가 최신 필드로 개서되였는지를 판정하는 데이터 판정 비트를 각 화소마다 갖는 것과, 상기 데이터 판정 비트에 의해 개서에 대응하는 화소데이터만이 상기 신호선 구동 회로로 전송됨과 동시에 이 개서 비트도 동시에 전송되는 것을 특징으로 하는 액정표시장치.
  12. 제1l 항에 있어서, 상기 화상 메모리가 상기 주변 회로와는 별도로 설치되는 것을 특징으로 하는 액정표시장치.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019960061436A 1995-12-05 1996-12-04 액정 표시 장치 KR100218985B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP95-316505 1995-12-05
JP31650595A JP3338259B2 (ja) 1995-12-05 1995-12-05 液晶表示装置

Publications (2)

Publication Number Publication Date
KR970050061A true KR970050061A (ko) 1997-07-29
KR100218985B1 KR100218985B1 (ko) 1999-09-01

Family

ID=18077858

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960061436A KR100218985B1 (ko) 1995-12-05 1996-12-04 액정 표시 장치

Country Status (2)

Country Link
JP (1) JP3338259B2 (ko)
KR (1) KR100218985B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100797075B1 (ko) * 2000-08-08 2008-01-23 가부시키가이샤 한도오따이 에네루기 켄큐쇼 액정표시장치 및 그의 구동방법

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000227608A (ja) * 1999-02-05 2000-08-15 Hitachi Ltd 液晶表示装置
KR100687324B1 (ko) * 1999-06-30 2007-02-27 비오이 하이디스 테크놀로지 주식회사 액정 표시 장치의 영상 신호 입력 장치
JP3835113B2 (ja) * 2000-04-26 2006-10-18 セイコーエプソン株式会社 電気光学パネルのデータ線駆動回路、その制御方法、電気光学装置、および電子機器
JP2002229525A (ja) 2001-02-02 2002-08-16 Nec Corp 液晶表示装置の信号線駆動回路及び信号線駆動方法
CN1324353C (zh) * 2003-05-29 2007-07-04 友达光电股份有限公司 液晶显示器
KR100551735B1 (ko) * 2003-08-01 2006-02-13 비오이 하이디스 테크놀로지 주식회사 액정표시장치 구동회로
KR100965598B1 (ko) 2003-12-11 2010-06-23 엘지디스플레이 주식회사 액정표시장치의 구동장치 및 방법
TWI276043B (en) * 2004-09-09 2007-03-11 Seiko Epson Corp Display apparatus
JP2007017647A (ja) * 2005-07-07 2007-01-25 Tohoku Pioneer Corp 発光表示パネルの駆動装置および駆動方法
JP5508662B2 (ja) 2007-01-12 2014-06-04 株式会社半導体エネルギー研究所 表示装置
JP5696190B2 (ja) * 2013-09-20 2015-04-08 株式会社半導体エネルギー研究所 表示装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100797075B1 (ko) * 2000-08-08 2008-01-23 가부시키가이샤 한도오따이 에네루기 켄큐쇼 액정표시장치 및 그의 구동방법

Also Published As

Publication number Publication date
JPH09159993A (ja) 1997-06-20
KR100218985B1 (ko) 1999-09-01
JP3338259B2 (ja) 2002-10-28

Similar Documents

Publication Publication Date Title
JP4237614B2 (ja) アクティブマトリックスアレイ装置
US5363118A (en) Driver integrated circuits for active matrix type liquid crystal displays and driving method thereof
US7936345B2 (en) Driver for driving a display panel
US6897843B2 (en) Active matrix display devices
US7893912B2 (en) Timing controller for liquid crystal display
ATE532168T1 (de) Flüssigkristallanzeige
KR970050061A (ko) 액정표시장치
US20030179174A1 (en) Shift register and display apparatus using same
US6525720B1 (en) Liquid crystal display and driving method thereof
US5815129A (en) Liquid crystal display devices having redundant gate line driver circuits therein which can be selectively disabled
US7285763B2 (en) Video data correction circuit, display device and electronic appliance
KR100429580B1 (ko) 판독가능하고 매트릭스 어드레스가능한 디스플레이 시스템
KR100726052B1 (ko) 전기 광학 장치 및 그의 구동 방법, 디지털 구동 액정 표시 장치, 전자 기기 및 프로젝터
US20110122123A1 (en) Gate Driving Circuit of Liquid Crystal Display
US20090040198A1 (en) Method for detecting pixel status of flat panel display and display driver thereof
EP1156469A2 (en) Display control device
KR20020059227A (ko) 표시제어장치 및 휴대용 전자기기
US6625207B1 (en) Low power consumption data transmission circuit and method, and liquid crystal display apparatus using the same
JP3098930B2 (ja) 表示装置
KR100888461B1 (ko) 능동 매트릭스 디스플레이 디바이스
KR970071447A (ko) 표시장치와 상기 표시장치의 구동회로 및 구동방법
JP4016605B2 (ja) シフトレジスタ、電気光学装置、駆動回路および電子機器
JP3338735B2 (ja) 液晶表示装置の駆動回路
US20060158409A1 (en) Driving circuit and method of flat panel display
KR102576966B1 (ko) 표시장치

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20060607

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee