KR970008197A - 순차식 다중 검색/비교 방법 및 장치 - Google Patents

순차식 다중 검색/비교 방법 및 장치 Download PDF

Info

Publication number
KR970008197A
KR970008197A KR1019960020470A KR19960020470A KR970008197A KR 970008197 A KR970008197 A KR 970008197A KR 1019960020470 A KR1019960020470 A KR 1019960020470A KR 19960020470 A KR19960020470 A KR 19960020470A KR 970008197 A KR970008197 A KR 970008197A
Authority
KR
South Korea
Prior art keywords
memory
bit
words
sequential
word
Prior art date
Application number
KR1019960020470A
Other languages
English (en)
Inventor
조진영
Original Assignee
조진영
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 조진영 filed Critical 조진영
Publication of KR970008197A publication Critical patent/KR970008197A/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/40Bus networks
    • H04L12/407Bus networks with decentralised control
    • H04L12/413Bus networks with decentralised control with random access, e.g. carrier-sense multiple-access with collision detection [CSMA-CD]
    • H04L12/4135Bus networks with decentralised control with random access, e.g. carrier-sense multiple-access with collision detection [CSMA-CD] using bit-wise arbitration
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/38Synchronous or start-stop systems, e.g. for Baudot code
    • H04L25/40Transmitting circuits; Receiving circuits
    • H04L25/49Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems
    • H04L25/4902Pulse width modulation; Pulse position modulation
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/36Handling requests for interconnection or transfer for access to common bus or bus system
    • G06F13/362Handling requests for interconnection or transfer for access to common bus or bus system with centralised access control
    • G06F13/366Handling requests for interconnection or transfer for access to common bus or bus system with centralised access control using a centralised polling arbiter
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/40Bus networks
    • H04L12/40143Bus networks involving priority mechanisms
    • H04L12/40163Bus networks involving priority mechanisms by assigning priority to messages according to a message field

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Spectroscopy & Molecular Physics (AREA)
  • Small-Scale Networks (AREA)
  • Bus Control (AREA)
  • Memory System Of A Hierarchy Structure (AREA)

Abstract

본 발명은 순차식 다중 검색/ 비교 방법 및 장치(sequential mass comparator)에 관한 것으로, 메모리내의 워드중 최대치/최소치를 고속으로 찾기 위하여 메모리를 구성하는 모든 워드들을 동시에 한 비트 씩 병렬(parallel by words and serial by bits )로 모든 비교대상의 대응 비트의 논리적 OR으로 주어진 결과와 순차적 비교하므로, 어드레스를 입력하여 엑세스할 수있는 메모리(serial by words parallel by bit )에서 보다 엑세스 횟수를 대폭줄여 고속으로 처리할 수 있는 방법과 장치에 관한 것이다.
정렬이나 검색 속도를 개선하기 위하여 소프트웨어적인 많은 알고리즘이 개발되었으나, 소프트웨어의 특성상 최소 한 번은 모든 메모리 워드를 모두 읽어야 하므로 속도면에서 속도개선에는 한계가 있다. 워드당 n비트와 m 비트의 주소로 구성된 워드 2m의 용량을 가진 메모리에서 최대치/최소값 또는 특정워드를 찾을 경우, 어드레스 의해서만 메모리에 액세스 가능한 메모리에서는 메모리의 어드레스의 처음부터 마지막 어드레스까지 순서대로 하나의 워드(serial by words and parallel by bits )씩 메모리로부터 읽어서 주어진 정보와 비교하여야 하므로 최소한 2m번의 메모리 사이클이 요구된다.
그러나, 본 발명의 순차식 다중 검색/비교 장치(sequential mass comparator)는 m비트 워드 모두에 대하여 한 비트씩 병렬로 읽어내어 비교가 가능하므로 n 어소시에이티브 사이클(associative cycle)만이 요구되어 약 2m/n배의 속도로 검색이 가능하다. 그러나 별도의 판독 회로가 있어야 하므로 하드웨어가 다수 복잡하나 병렬형 연상기억장치보다 간단하고 다양한 기능을 갖게 할 수 있다.
본 발명에서 워드-병렬 비트-직렬(parallel by words and serial by bits)인 순차 방식이므로 검색 속도를 높이기 위해 순차신호발생기(sequencer)에 의해 해당 항목 (item) 의 필드(field)만을 검색(scan)하므로서 속도향상을 기할 수 있고 룩업(lookup)메모리에 의해 임의의 순차신호 (sequence pattern)를 얻어 정렬 우선순위(sort order)변경이 데이터 조작 없이 비트별로 가능하다.

Description

순차식 다중 검색/비교 방법 및 장치
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명을 적용하기 위한 연상 기억장치 모델의 블록 다이어그램이다. 제2A도는 본 발명을 구현하기 위한 최대값 식별 방법의 흐름도이다. 제2B도는 본 발명을 구현하기 위한 최소값 식별 방법 흐름도이다. 제3A도는 본 발명에 의한 최대값 식별 방법을 하드웨어로 구현하기 위한 기본 블록다이어그램이다. 제3B도는 본 발명에 의한 최소값 식별 방법을 하드웨어로 구현하기 위한 기본 블록 다이어그램이다.

Claims (6)

  1. 메모리 워드의 구간에서 최대치 (혹은 최소치)를 찾는 방법에 있어서, 워드-병렬비트-직렬(parallel by words and serial by bits)방식으로 모든 메모리 워드를 비트단위로 순차적으로 추출된 비트값과 논리적 OR연산(혹은 AND 연산)후 비교하여 자신보다 크면(혹은 작으면) 워드가 검색 대상에서 탈락하고, 그렇지 않으면 상기 과정을 계속하여 마지막 비트까지 진행하여 중간에 탈락하지 않고 마지막까지 남은 메모리 워드를 통해 최대치(혹은 최소치)찾는 방법.
  2. 1항에 있어서 최대값, 최소값검색 기능에 정합 및 크기 비교 기능을 추가한 연상메모리(CAM).
  3. 1항에 있어서 연상메모리(CAM)의 판독결과로 부터 어드레스를 추출하기 위하여 정합(태그)비트로부터 순차식 주소 판독 방법을 특징을 갖춘 순차식 주소판독기(address finder).
  4. 비교 판단과정에 있어서 자신의 출력을 먼저 출력하고 그 출력의 궤한 상태에 따라 다음과정의 진행 또는 탈락여부를 결정하는 순차식 비교를 특징으로 하는 순차식 비교기.
  5. 임으로 선택된 메모리 워드를 비트 단위로 검색할 수 있도록하여 룩업메모리(lookup memory)를 이용하여 순서의 임으로 변경과 특정 항목(item),필드(field)를 제거함으로서 속도향상을 기하고 한 것을 특징으로 하는 순차 신호 발생기(sequence generaror).
  6. 5항에 있어서 순차 신호 발생기(sequencer)에 의해 임의로 선택된 메모리 비트 단위로 공통 비트 버스를 활성화 할 수 있도록 하여, 워드의 각 비트를 MSB에서부터 차례로 직렬로 비교하여 각 비트 값이 버스 신호보다 적으면 이후 비교 사이클 경쟁에서 탈락되고, 같거나 크면 계속 참여하는 식으로 최후 LSB까지 결합에 참여한 워드를 찾는 방법을 사용한 것을 특징으로 하는 직렬식 메모리 비교기 및 그 방법.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019960020470A 1995-07-25 1996-06-08 순차식 다중 검색/비교 방법 및 장치 KR970008197A (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1019950021970A KR19980082163A (ko) 1995-07-25 1995-07-25 동적 통신 속도를 갖는 멀티드롭 통신 네트워크 및 제어 방법
KR95-21970 1995-07-25

Publications (1)

Publication Number Publication Date
KR970008197A true KR970008197A (ko) 1997-02-24

Family

ID=19421477

Family Applications (2)

Application Number Title Priority Date Filing Date
KR1019950021970A KR19980082163A (ko) 1995-05-26 1995-07-25 동적 통신 속도를 갖는 멀티드롭 통신 네트워크 및 제어 방법
KR1019960020470A KR970008197A (ko) 1995-07-25 1996-06-08 순차식 다중 검색/비교 방법 및 장치

Family Applications Before (1)

Application Number Title Priority Date Filing Date
KR1019950021970A KR19980082163A (ko) 1995-05-26 1995-07-25 동적 통신 속도를 갖는 멀티드롭 통신 네트워크 및 제어 방법

Country Status (2)

Country Link
EP (1) EP0756402B1 (ko)
KR (2) KR19980082163A (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100501623B1 (ko) * 2001-01-19 2005-07-18 히로시마 다이가쿠 반도체 연상 메모리
KR100513073B1 (ko) * 2002-01-02 2005-09-08 조진영 다기능 연관메모리

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE10106846A1 (de) * 2001-02-14 2002-09-05 Daniel Muessli Verfahren und Vorrichtung zum Sicherstellen eines geregelten Datentransfers auf einem Zweidraht-Bus
DE10258469B4 (de) * 2002-12-09 2013-10-02 Volkswagen Ag Verfahren und Vorrichtung zur Datenübermittlung in einem verteilten System
GB0425801D0 (en) * 2004-11-24 2004-12-22 Koninkl Philips Electronics Nv A device and a method of operating a device
CN111786546B (zh) * 2020-07-20 2021-10-15 中车青岛四方车辆研究所有限公司 功率模块驱动系统及控制方法

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0187503A3 (en) * 1984-12-31 1987-08-19 Xerox Corporation Shared line communication system
US4745600A (en) * 1985-07-09 1988-05-17 Codex Corporation Network collision detection and avoidance apparatus
US4715031A (en) * 1985-09-23 1987-12-22 Ford Motor Company Vehicular data transfer communication system
DE3789728T2 (de) * 1986-05-22 1994-12-15 Chrysler Corp Serieller Datenbus für verschiedene Betriebsarten (SCI, SPI und gepufferte SPI) und Verfahren für serielle Peripherieschnittstelle in einem seriellen Datenbus.
US4768189A (en) * 1987-06-17 1988-08-30 Bell Communications Research, Inc. High capacity communication utilizing static, OR-type channels

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100501623B1 (ko) * 2001-01-19 2005-07-18 히로시마 다이가쿠 반도체 연상 메모리
KR100513073B1 (ko) * 2002-01-02 2005-09-08 조진영 다기능 연관메모리

Also Published As

Publication number Publication date
EP0756402A1 (en) 1997-01-29
KR19980082163A (ko) 1998-12-05
EP0756402B1 (en) 2004-04-28

Similar Documents

Publication Publication Date Title
US6000008A (en) Method and apparatus for matching data items of variable length in a content addressable memory
US7484063B2 (en) Sorting method and apparatus using a CAM
US4959811A (en) Content addressable memory including comparison inhibit and shift register circuits
US6526474B1 (en) Content addressable memory (CAM) with accesses to multiple CAM arrays used to generate result for various matching sizes
US4314356A (en) High-speed term searcher
US5272657A (en) Fuzzy pattern comparator having automatic update threshold function
JPS635839B2 (ko)
WO1999023664A1 (en) Synchronous content addressable memory with single cycle operation
US4170039A (en) Virtual address translation speed up technique
US6898661B2 (en) Search memory, memory search controller, and memory search method
US20140317134A1 (en) Multi-stage parallel multi-character string matching device
US4454600A (en) Parallel cyclic redundancy checking circuit
US7058757B1 (en) Content addressable memory (CAM) devices that support distributed CAM control and methods of operating same
EP3803720A1 (en) Learning device, and learning method
JP3644494B2 (ja) 情報検索装置
CA1300271C (en) Hard-wired circuit for sorting data
KR970008197A (ko) 순차식 다중 검색/비교 방법 및 장치
JPH07177005A (ja) ビット・パターン検出回路およびビット・パターン検出方法
US20070168779A1 (en) Testing of a CAM
EP1281178B1 (en) Multiple entry matching in a content addressable memory
JPS62264498A (ja) 内容アドレス式メモリ
US6708168B2 (en) Method and apparatus for searching a data stream for character patterns
Bishop et al. Evolutionary learning to optimise mapping in n-Tuple networks
US5161230A (en) Multifield identification circuit and related method of operation
JP2004526274A (ja) 異なるサイズのワードの検索

Legal Events

Date Code Title Description
WITN Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid