KR960036716A - 3차원 그래픽 병렬처리를 위한 아핀변환 장치 - Google Patents
3차원 그래픽 병렬처리를 위한 아핀변환 장치 Download PDFInfo
- Publication number
- KR960036716A KR960036716A KR1019950006623A KR19950006623A KR960036716A KR 960036716 A KR960036716 A KR 960036716A KR 1019950006623 A KR1019950006623 A KR 1019950006623A KR 19950006623 A KR19950006623 A KR 19950006623A KR 960036716 A KR960036716 A KR 960036716A
- Authority
- KR
- South Korea
- Prior art keywords
- image data
- affine
- dimensional image
- affine transformation
- blocks
- Prior art date
Links
- PXFBZOLANLWPMH-UHFFFAOYSA-N 16-Epiaffinine Natural products C1C(C2=CC=CC=C2N2)=C2C(=O)CC2C(=CC)CN(C)C1C2CO PXFBZOLANLWPMH-UHFFFAOYSA-N 0.000 title claims abstract description 18
- 238000012545 processing Methods 0.000 title claims abstract description 6
- 230000009466 transformation Effects 0.000 claims abstract 9
- 230000003111 delayed effect Effects 0.000 claims abstract 2
- 238000006243 chemical reaction Methods 0.000 claims 4
- 239000000872 buffer Substances 0.000 abstract 1
- 238000012805 post-processing Methods 0.000 abstract 1
- 238000010586 diagram Methods 0.000 description 2
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06T—IMAGE DATA PROCESSING OR GENERATION, IN GENERAL
- G06T3/00—Geometric image transformations in the plane of the image
- G06T3/02—Affine transformations
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06T—IMAGE DATA PROCESSING OR GENERATION, IN GENERAL
- G06T1/00—General purpose image data processing
- G06T1/20—Processor architectures; Processor configuration, e.g. pipelining
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N19/00—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
- H04N19/42—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals characterised by implementation details or hardware specially adapted for video compression or decompression, e.g. dedicated software implementation
- H04N19/436—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals characterised by implementation details or hardware specially adapted for video compression or decompression, e.g. dedicated software implementation using parallelised computational arrangements
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06T—IMAGE DATA PROCESSING OR GENERATION, IN GENERAL
- G06T2200/00—Indexing scheme for image data processing or generation, in general
- G06T2200/28—Indexing scheme for image data processing or generation, in general involving image processing hardware
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Computing Systems (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Image Processing (AREA)
Abstract
본 발명은 3차원 그래픽 병렬처리를 위한 아핀변환 장치에 관한 것으로, 프레임 단위로 입력되는 3차원 영상데이타가 4×4, 즉 16개의 부블럭으로 분할되어 16개의 AT연산부에서 AT연산이 병렬처리되고, 16개의 AT연산부에서 연산된 현재 3차원 영상데이타와 16개의 지연기에서 지연되어 있는 이전 3차원 영상데이타의 차이가 가산기에서 모두 가산되어 판단기 내의 기설정된 소정치 이내이면, 판단기로부터 종료신호가 발생되어 16개의 버퍼에 각각 저장되어 있는 부블럭의 3차원 영상데이타가 출력되고, 후처리부에서 2차원 이미지로서 좌표변환되어 모니터에 디스플레이되므로써, 애니메이션 풍경용 3차원 그래픽 처리를 고속으로 처리할 수 있도록 한 것이다.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명의 바람직한 실시예에 따라 3차원 그래픽 병렬처리를 위한 아핀변환 장치의 개략적인 블럭구성도, 제2도는 제1도의 각 AT연산부의 상세도, 제3도는 본 발명의 일예로써 프레임별 영상신호를 4×4의 부블럭으로 분할한 것을 도시한 도면.
Claims (4)
- 3차원 이미지를 갖는 영상신호를 3차원 그래픽 처리하는 아핀변환 장치에 있어서, 설정된 소정수의 부블럭으로 분할되어 순차적으로 입력되는 상기 3차원 이미지를 갖는 영상데이타와 복수개의 아핀변환수단에서 아핀변환된 각 3차원 영상데이타를 외부로부터의 클럭에 의한 선택신호에 의거하여 선택적으로 출력하기 위한 복수개의 선택수단; 상기 복수개의 선택수단에 각각 대응하며 상기 복수개의 선택수단으로부터 출력되는 각 3차원 영상데이타를 아핀변환하기 위한 상기 복수개의 아핀변환수단; 상기 복수개의 아핀변환수단에 각각 대응하며 상기 각 아핀변환수단에서 아핀변환된 부블럭의 3차원 영상데이타들을 각각 저장된 다음 판단수단으로부터의 종료신호에 의거하여 상기 저장된 부블럭의 3차원 영상데이타를 각각 출력하는 복수개의 메모리수단; 상기 복수개의 아핀변환수단에 각각 대응하며 상기 복수개의 아핀변환수단으로부터 출력되는 상기 부블럭에 대한 각 3차원 영상데이타와 소정의 지연시간을 갖는 바로 이전의 부블럭에 대한 각 3차원 영상데이타를 각각 비교하여 그 차신호를 각각 발생하는 복수개의 비교수단; 상기 복수개의 비교수단으로부터의 차신호가 기설정된 소정치 이내이면 상기 종료신호를 상기 복수개의 메모리수단에 각각 제공하는 상기 판단수단으로 이루어진 것을 특징으로 하는 3차원 그래픽 병렬처리를 위한 아핀변환 장치.
- 제1항에 있어서, 상기 선택수단으로 입력되는 3차원 영상데이타는, 4×4의 블럭으로 분할되어 입력되는 것을 특징으로 하는 3차원 그래픽 병렬처리를 위한 아핀변환 장치.
- 제1항에 있어서, 상기 아핀변환수단은, 상기 선택수단으로부터 출력되는 각 3차원 영상데이타와 제1변환계수를 승산하기 위한 복수개의 승산기; 상기 각 승산기에 대응하여 연결되며 상기 복수개의 승산기에서 승산된 각 3차원 영상데이타와 제2변환계수를 가산하기 위한 복수개의 가산기로 구성된 것을 특징으로 하는 3차원 그래픽 병렬처리를 위한 아핀변환 장치.
- 제1항에 있어서, 상기 비교수단은, 상기 복수개의 아핀변환수단에 각각 대응하며, 상기 아핀변환수단에서 아핀변환된 각 부블럭의 3차원 영상데이타를 다음 아핀변환된 각 부블럭의 3차원 영상데이타가 입력되기까지 각각 지연시키기 위한 복수개의 지연수단; 상기 복수개의 지연수단에 대응하며, 상기 복수개의 아핀변환수단으로부터의 아핀변화된 각 부블럭의 3차원 영상데이타와 상기 지연수단에서 지연된 바로 이전 각 부블럭의 3차원 영상데이타를 각각 감산하기 위한 복수개의 감산기; 상기 복수개의 감산기로부터 각각 출력되는 복수개의 감산결과를 가산하여 상기 차신호를 발생하는 가산기로 이루어진 것을 특징으로 하는 3차원 그래픽 병렬처리를 위한 아핀변환 장치.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019950006623A KR0154950B1 (ko) | 1995-03-28 | 1995-03-28 | 3차원 그래픽 병렬처리를 위한 아핀변환 장치 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019950006623A KR0154950B1 (ko) | 1995-03-28 | 1995-03-28 | 3차원 그래픽 병렬처리를 위한 아핀변환 장치 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR960036716A true KR960036716A (ko) | 1996-10-28 |
KR0154950B1 KR0154950B1 (ko) | 1998-11-16 |
Family
ID=19410657
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019950006623A KR0154950B1 (ko) | 1995-03-28 | 1995-03-28 | 3차원 그래픽 병렬처리를 위한 아핀변환 장치 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR0154950B1 (ko) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7907216B2 (en) | 2005-05-27 | 2011-03-15 | Samsung Electronics Co., Ltd. | Display apparatus and control method thereof to selectively decrease a processing time of an image signal |
-
1995
- 1995-03-28 KR KR1019950006623A patent/KR0154950B1/ko not_active IP Right Cessation
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7907216B2 (en) | 2005-05-27 | 2011-03-15 | Samsung Electronics Co., Ltd. | Display apparatus and control method thereof to selectively decrease a processing time of an image signal |
Also Published As
Publication number | Publication date |
---|---|
KR0154950B1 (ko) | 1998-11-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR960040026A (ko) | 해상도변환장치 및 해상도변환방법 | |
JP4191246B2 (ja) | 映像フィールドを順次走査映像フレームへ非飛び越し走査するための方法および装置 | |
KR930001689A (ko) | 이미지 버퍼를 이용한 전자 주밍 시스템 | |
JP3577325B2 (ja) | 離散余弦変換(dct)によるデータ処理方法、dct方法、およびdctデータ処理回路 | |
KR960036716A (ko) | 3차원 그래픽 병렬처리를 위한 아핀변환 장치 | |
KR960020541A (ko) | 이산 코사인 변환 회로, 이산 코사인 역변환 회로, mpeg 비디오 인코더 및 mpeg 비디오 디코더 | |
KR960036762A (ko) | 컬러 그래픽 병렬처리를 위한 아핀변환 장치 | |
JP4266512B2 (ja) | データ処理装置 | |
KR960036728A (ko) | 3차원 컬러 그래픽 병렬처리를 위한 아핀변환 장치 | |
KR960035348A (ko) | 3차원 그래픽 처리를 위한 아핀변환 장치 | |
KR960036727A (ko) | 3차원 컬러 그래픽 처리를 위한 아핀변환 장치 | |
KR960036760A (ko) | 컬러 그래픽 병렬처리를 위한 아핀변환 장치 | |
US6560286B1 (en) | Field frame motion design for digital video decoder | |
JPH0368597B2 (ko) | ||
KR0181053B1 (ko) | 3차원 컬러 그래픽 병렬처리를 위한 아핀 변환 장치 | |
KR970057917A (ko) | 매크로블럭의 반픽셀처리장치 | |
KR960036805A (ko) | 3차원 컬러 그래픽 병렬처리를 위한 아핀변환 장치 | |
KR960035347A (ko) | 3차원 그래픽 병렬처리를 위한 아핀변환 장치 | |
KR960036816A (ko) | 3차원 컬러 스테레오 스코픽 병렬처리를 위한 아핀변환 장치 | |
KR960036761A (ko) | 컬러 그래픽 처리를 위한 아핀변환 장치 | |
KR0181058B1 (ko) | 3 차원 그래픽 병렬처리를 위한 아핀변환 장치 | |
KR960036804A (ko) | 3차원 그래픽 처리를 위한 아핀변환장치 | |
KR960036729A (ko) | 스테레오 스코픽 병렬처리를 위한 아핀변환 장치 | |
KR960036801A (ko) | 컬러 그래픽 병렬처리를 위한 아핀변환 장치 | |
KR960035349A (ko) | 3차원 컬러 스테레오 스코픽 처리를 위한 아핀변환 장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20120702 Year of fee payment: 15 |
|
LAPS | Lapse due to unpaid annual fee |