KR960006478A - Nonlinear Deflection Speed Modulation Circuit of Television Receiver - Google Patents

Nonlinear Deflection Speed Modulation Circuit of Television Receiver Download PDF

Info

Publication number
KR960006478A
KR960006478A KR1019940017150A KR19940017150A KR960006478A KR 960006478 A KR960006478 A KR 960006478A KR 1019940017150 A KR1019940017150 A KR 1019940017150A KR 19940017150 A KR19940017150 A KR 19940017150A KR 960006478 A KR960006478 A KR 960006478A
Authority
KR
South Korea
Prior art keywords
signal
clamper
transistor
speed modulation
nonlinear
Prior art date
Application number
KR1019940017150A
Other languages
Korean (ko)
Other versions
KR970009495B1 (en
Inventor
송규익
김덕규
이건일
김영재
Original Assignee
이헌조
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 이헌조, 엘지전자 주식회사 filed Critical 이헌조
Priority to KR94017150A priority Critical patent/KR970009495B1/en
Publication of KR960006478A publication Critical patent/KR960006478A/en
Application granted granted Critical
Publication of KR970009495B1 publication Critical patent/KR970009495B1/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N3/00Scanning details of television systems; Combination thereof with generation of supply voltages
    • H04N3/10Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical
    • H04N3/16Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical by deflecting electron beam in cathode-ray tube, e.g. scanning corrections
    • H04N3/18Generation of supply voltages, in combination with electron beam deflecting
    • H04N3/185Maintaining dc voltage constant
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/26Push-pull amplifiers; Phase-splitters therefor
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/002Switching arrangements with several input- or output terminals

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Details Of Television Scanning (AREA)

Abstract

본 발명은 CPT(Color Picture Tube)영상 디스플레이에 있어서 전자비임(Beam)의 주사속도를 변화시켜 윤곽보정을 행하는 편향속도 변조(Scan Velocity Modulation;SVM)회로에 관한 것으로서, 특히 TV 영상신호의 진폭에 따라서 최적의 편향속도 변조동작을 행하여 과도한 속도변조로 인해 발생하는 오버 슈우팅(Over Shooting)과 언더 슈우팅(Under Shooting)의 불평형으로 인한 화면의 시각적 장애를 해결해 주는 텔레비젼 수상기의 비선형 편향속도 변조회로에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a Scan Velocity Modulation (SVM) circuit that performs contour correction by varying the scanning speed of an electron beam in a color picture tube (CPT) image display. Therefore, the nonlinear deflection speed modulation circuit of the television set that solves the visual disturbance caused by the overshooting and undershooting caused by the excessive speed modulation by performing the optimum deflection speed modulation operation. It is about.

종래의 편향속도 변조회로는 입력되는 휘도신호의 크기에 관계없이(선형적으로)모두 증폭하여 편향비임의 속도를 제어하므로, 신호의 크기가 큰 신호 특, 흑과 백의 차이가 큰 신호에도 더욱 큰 속도변조가 이루어지게 되어 과도한 속도변조로 인해 발생되는 오버 슈우팅(Over Shooting)과 언더 슈우팅(Under Shooting)의 불평형으로 인해 화면이 거칠고 설세하지 않은 화면의 시각적 장애가 발생하는 문제점이 있다.The conventional deflection speed modulation circuit amplifies all (linearly) the irrespective of the magnitude of the input luminance signal and controls the speed of the deflection beam, so that even a signal having a large signal size and a signal having a large difference between black and white are larger. Due to the unbalance of overshooting and undershooting caused by the excessive speed modulation, the screen is coarse and there is a problem in that the visual impairment of the screen is not set.

따라서, 본 발명은 상기 문제점을 해결하기 위해 영상신호의 전폭과 관계없이 거의 일정한 상승거리와 오버슈트량을 유지하는 비선형 증폭부를 사용하여 과도한 속도변조로 인해 발생하는 오버 슈우팅(Over Shooting)과 언더 슈우팅(Under Shooting)의 불평형으로 인한 화면의 시각적 장애를 해결해 주는 텔레비젼 수상기의 편향속도 변조회로를 제공함을 목적으로 한다.Accordingly, in order to solve the above problem, the present invention uses an over-linear shooter that is caused by excessive speed modulation and overshooting and undershoot using a nonlinear amplifier that maintains an almost constant rise distance and overshoot amount regardless of the full width of the video signal. It is an object of the present invention to provide a deflection speed modulation circuit of a television receiver that solves visual disturbances caused by an unbalance of shooting.

Description

텔레비젼 수상기의 비선형 편향속도 변조회로Nonlinear Deflection Speed Modulation Circuit of Television Receiver

본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음As this is a public information case, the full text was not included.

제10도는 본 발명의 비선형 편향속도 변조회로의 블럭도.10 is a block diagram of a nonlinear deflection speed modulation circuit of the present invention.

제12도는 본 발명의 비선형 증폭부의 제1실시예의 회로도.12 is a circuit diagram of a first embodiment of the nonlinear amplifier of the present invention.

제14도는 본 발명의 비선형 증폭부의 제3실시예의 회로도.14 is a circuit diagram of a third embodiment of the nonlinear amplifier of the present invention.

제15도는 본 발명의 비선형 증폭부의 입출력 전달특성을 나타낸 도면.15 is a view showing the input and output transmission characteristics of the nonlinear amplifier of the present invention.

Claims (9)

증폭된 입력휘도신호를 미분하여 비선형 증폭부(16)로 출력하는 미분부(15)와, 상기 미분부(15)에서 출력된 신호의 진폭이 작은 경우는 이득을 높게 하고 진폭이 큰 경우는 이득이 낮아지도록 비선형적으로 증폭하여 전류증폭부(18)로 출력하는 비선형증폭부(16)와, 상기 비선형 증폭부(16)에서 출력되는 신호의 전류를 증폭하여 편향속도 변조코일(19)로 출력하는 전류증폭부(18)와, 상기 전류증폭부(18)에서 출력되는 신호로 편향비임의 속도를 보정하는 편향속도 변조코일(19)로 구성된 것을 특징으로 하는 텔레비젼 수상기의 비선형 편향속도 변조회로.A derivative 15 for differentiating the amplified input luminance signal to the nonlinear amplifier 16 and a high gain when the amplitude of the signal output from the differential 15 is small, and a gain when the amplitude is large. Non-linear amplification unit 16 to amplify non-linearly so as to lower the output to the current amplifier 18, and amplifies the current of the signal output from the non-linear amplifier 16 and outputs to the deflection rate modulation coil 19 And a deflection speed modulation coil (19) for correcting the speed of the deflection beam with a signal output from the current amplification section (18). 제1항에 있어서, 상기 비선형 증폭부(16)는 상기 미분부(15)에서 출력된 신호를 증폭하는 트랜지스터(Q10)와, 상기 트랜지스터(Q10)에서 증폭된 신호의 최대전압값을 일정전압으로 제한하는 제1클램퍼(16A)와, 상기 트랜지스터(Q10)에서 증폭된 신호의 최소전압값을 일정전압으로 제한하는 제2클램퍼(16B)와, 푸쉬플구조를 이루고있으며 상기 클램퍼(16A)(16B)에 의해 제한된 신호를 증폭하여 제3버퍼부(17)로 출력하는 트랜지스터(Q11,Q12)로 구성된 것을 특징으로 하는 텔레비젼 수상기의 비선형 편향속도 변조회로.The non-linear amplifier 16 according to claim 1, wherein the nonlinear amplifier 16 amplifies a signal output from the derivative unit 15 and a maximum voltage value of the signal amplified by the transistor Q10 to a constant voltage. The first clamper 16A for limiting, the second clamper 16B for limiting the minimum voltage value of the signal amplified by the transistor Q10 to a constant voltage, and the pusher 16A, 16B And a transistor (Q11, Q12) for amplifying a signal constrained by < RTI ID = 0.0 >) < / RTI > and outputting it to the third buffer section 17. 제1항에 있어서, 상기 비선형 증폭부(16)는 상기 미분부(15)에서 출력된 신호를 증폭하는 트랜지스터(Q20)와, 상기 트랜지스터(Q20)에서 증폭된 신호의 최대, 최소전압값을 다중경사로 제한하는 다중경사 클램퍼부(16C)와, 푸쉬풀구조를 이루고 있으며 상기 다중경사클램퍼부(16C)에 의해 제한된 신호를 증폭하여 제3버퍼부(17)로 출력하는 트랜지스터(Q21,Q22)로 구성된 것을 특징으로 하는 텔레비젼 수상기의 비선형 편향속도 변조회로.The nonlinear amplifier 16 of claim 1, wherein the nonlinear amplifier 16 multiplies the maximum and minimum voltage values of the transistor Q20 that amplifies the signal output from the derivative 15 and the signal amplified by the transistor Q20. And a transistor (Q21, Q22) which forms a multiply clamping portion (16C) that is limited to an inclination, and a push-pull structure, and amplifies a signal limited by the multi-tilt clamping portion (16C) and outputs it to the third buffer portion (17). Nonlinear deflection speed modulation circuit of a television receiver characterized in that the configuration. 제1항에 있어서, 상기 비선형 증폭부(16)는 상기 미분부(15)에서 출력된 신호를 증폭하는 트랜지스터(Q30)와, 상기 트랜지스터(Q30)에서 증폭된 신호의 최대, 최소전압값을 다중경사로 제한하는 다중경사 클램퍼부(16D)와, 푸쉬플구조를 이루고 있으며 상기 다중경사 클램퍼부(16D)에 의해 제한된 신호를 증폭하여 제3버퍼부(17)로 출력하는 트랜지스터(Q31,Q32)로 구성된 것을 특징으로 하는 텔레비젼 수상기의 비선형 편향속도 변조회로.The nonlinear amplifier 16 of claim 1, wherein the nonlinear amplifier 16 multiplexes the maximum and minimum voltage values of the transistor Q30 that amplifies the signal output from the derivative 15 and the signal amplified by the transistor Q30. The transistors Q31 and Q32 which form a multi-slope clamper section 16D limited to an inclination and a push-plep structure and amplify a signal limited by the multi-tilt clamper section 16D to be output to the third buffer section 17. Nonlinear deflection speed modulation circuit of a television receiver characterized in that the configuration. 제2항에 있어서, 상기 제1클램퍼(16A)는 상기 트랜지스터(Q10)에서 증폭된 신호의 최대전압값을 일정전압으로 제한하는 가변저항(VR1)과, 상기 가변저항(VR1)으로 제한된 신호의 양의 부분만을 통과시키는 다이오드(D11)와, 상기 가변저항(VR1)으로 제한된 신호의 노이즈를 제거하는 콘덴서(C11)로 구성되며, 상기 제2클램퍼(16B)는 상기 트랜지스터(Q10)에서 증폭된 신호의 최소전압을 일정전압으로 제한하는 가변저항(VR2)과, 상기 가변저항(VR2)으로 제한된 신호의 음의 부분만을 통과시키는 다이오드(D12)와, 상기 가변저항(VR2)으로 제한된 신호의 노이즈를 제거하는 콘덴서(C12)로 구성된 것을 특징으로 하는 텔레비젼 수상기의 비선형 편향속도 변조회로.3. The first clamper 16A of claim 2, wherein the first clamper 16A includes a variable resistor VR1 for limiting a maximum voltage value of the signal amplified by the transistor Q10 to a constant voltage and a signal limited to the variable resistor VR1. And a diode D11 for passing only a positive portion, and a capacitor C11 for removing noise of a signal limited to the variable resistor VR1, and the second clamper 16B is amplified by the transistor Q10. A variable resistor VR2 for limiting the minimum voltage of the signal to a constant voltage, a diode D12 for passing only a negative portion of the signal limited by the variable resistor VR2, and noise of a signal limited to the variable resistor VR2. A nonlinear deflection speed modulation circuit of a television receiver, characterized in that it comprises a condenser (C12) for removing the signal. 제3항에 있어서, 다중경사 클램퍼부(16C)는 상기 트랜지스터(Q20)에서 증폭된 신호의 최대 또는 최소전압값을 일정전압으로 제한하는 제1클램퍼(16C1) 내지는 제n클램퍼(16Cn)로 구성된 것을 특징으로 하는 텔레비젼 수상기의 비선형 편향속도 변조회로.The method of claim 3, wherein the multi-slope clamper portion (16C) includes a first clamper (16C 1) naejineun the n clamper (16C n) to limit the maximum or minimum voltage value of the signal amplified by the transistor (Q20) to a constant voltage Nonlinear deflection speed modulation circuit of a television receiver, characterized in that consisting of. 제4항에 있어서, 다중경사 클램퍼부(16D)는 상기 트랜지스터(Q30)에서 증폭된 신호의 최대, 최소전압값을 각각 일정전압으로 제한하는 제1~제n클램퍼(16D1~16Dn)로 구성된 것을 특징으로 하는 텔레비젼 수상기의 비선형 편향속도 변조회로.The multi-clamp clamper 16D is a first to n-th clamper 16D 1 to 16D n for respectively limiting the maximum and minimum voltage values of the signal amplified by the transistor Q30 to a predetermined voltage. Nonlinear deflection speed modulation circuit of a television receiver characterized in that the configuration. 제3항 또는 제6항에 있어서, 상기 클램퍼(16C1~16Cn)는 가변저항(VRC1~VRCn)으로 각각 일정전압을 공급하는 전압원(V1~Vn)과, 상기 전압원(V1~Vn)에서 출력되는 각각의 전압으로 상기 트랜지스터(Q20)에서 증폭된 신호의 최대, 최소전압값을 각각 일정전압으로 제한하는 가변저항(VRC1~VRn)과, 상기 가변저항(VRC1~VRCn)으로 제한된 신호의 양의 부분 또는 음의 부분을 통과하는 다이오드(DC1~DCn)로 구성된 것을 특징으로 하는 텔레비젼 수상기의 비선형 편형속도 변조회로.4. The method of claim 3 or 6, wherein the clamper (16C 1 ~ 16C n) is a variable resistor (VRC 1 ~ VRC n), the voltage source and voltage source (V 1 ~ V n) for supplying a constant voltage, respectively (V Variable resistors VRC 1 to VR n for limiting the maximum and minimum voltage values of the signal amplified by the transistor Q20 to a constant voltage with respective voltages output from 1 to V n , and the variable resistor VRC. A nonlinear unbalanced speed modulation circuit of a television receiver, comprising a diode (DC 1 ~ DC n ) passing through a positive or negative portion of a signal limited to 1 ~ VRC n ). 제4항 또는 제7항에 있어서, 상기 클램퍼(16D1~16Dn)는 상기 트랜지스터(Q30)에서 증폭되어 트랜지스터(Q31,Q32)로 출력되는 신호의 최대값과 최소값을 일정전압으로 각각 제한하는 제너다이오드(ZDA1~ZDAn)(ZDB1~ZDBn)로 구성된 것을 특징으로 하는 텔레비젼 수상기의 비선형 편향속도 변조회로.8. The clamper of claim 4 or 7, wherein the clampers 16D 1 to 16D n restrict the maximum and minimum values of signals amplified by the transistor Q30 and output to the transistors Q31 and Q32, respectively, to a constant voltage. A nonlinear deflection speed modulation circuit of a television receiver, comprising: zener diodes (ZDA 1 to ZDA n ) (ZDB 1 to ZDB n ). ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.※ Note: The disclosure is based on the initial application.
KR94017150A 1994-07-15 1994-07-15 A circuit for modulation of non-linear deflection velocity of tv KR970009495B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR94017150A KR970009495B1 (en) 1994-07-15 1994-07-15 A circuit for modulation of non-linear deflection velocity of tv

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR94017150A KR970009495B1 (en) 1994-07-15 1994-07-15 A circuit for modulation of non-linear deflection velocity of tv

Publications (2)

Publication Number Publication Date
KR960006478A true KR960006478A (en) 1996-02-23
KR970009495B1 KR970009495B1 (en) 1997-06-13

Family

ID=19388119

Family Applications (1)

Application Number Title Priority Date Filing Date
KR94017150A KR970009495B1 (en) 1994-07-15 1994-07-15 A circuit for modulation of non-linear deflection velocity of tv

Country Status (1)

Country Link
KR (1) KR970009495B1 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6340995B1 (en) * 1999-11-05 2002-01-22 Thomson Licensing Sa Emission control with scanning beam velocity modulation

Also Published As

Publication number Publication date
KR970009495B1 (en) 1997-06-13

Similar Documents

Publication Publication Date Title
KR920009077B1 (en) Non-linear dynamic coring circuit for video signals
US4651210A (en) Adjustable gamma controller
JPH04256286A (en) Modulator
KR100368683B1 (en) Automatic beam current limit apparatus and methods of the same
US5196941A (en) Beam scan velocity modulation apparatus
JPH0642728B2 (en) Signal processor
JPS5927684A (en) Video tube drive device
KR960006478A (en) Nonlinear Deflection Speed Modulation Circuit of Television Receiver
US5453798A (en) Black compensation circuit for a video display system
JP3263628B2 (en) Gamma correction device
KR100345435B1 (en) Picture display apparatus with beam scan velocity modulation
JP3407677B2 (en) Speed modulation circuit
US6137543A (en) Gamma-correction circuit for blue color video signal in projection television
KR0127536B1 (en) Screen signal amplifier having the function of amplitude limit
KR0137200Y1 (en) Speed modulation circuit of television
KR100303429B1 (en) A control apparatus of VMC for HDTV
KR0132231Y1 (en) Scan velocity modulation device`
JP2755004B2 (en) Gradation correction circuit
JP2505821Y2 (en) Video output circuit
KR200180207Y1 (en) Circuit for preventing wobbled osd of television
KR0141119B1 (en) Luminance compensation circuit
JPH10191102A (en) Video signal amplifier circuit
KR100209901B1 (en) Variable gamma correction circuit
JPH05176247A (en) Level control circuit for video signal
KR950007418A (en) Image Amplification Circuit and Image Quality Compensation Method

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20071017

Year of fee payment: 11

LAPS Lapse due to unpaid annual fee