Claims (7)
입력되는 경로 오버헤드 신호 라벨과 기준신호라벨을 비교하고 그 결과신호로 카운터 제어 신호를 발생하는 비교수단과, 상기 카운터의 로드값을 세팅시켜 부정합 허용횟수를 결정하도록 하는 제어수단과, 상기 비교수단에서 얻어진 카운터 제어신호에 따라 상기 제어수단에서 얻어진 로드값을 카운팅하여 그 결과값으로 부정합을 판별하는 부정합 판별수단으로 구성된 것을 특징으로 하는 경로 오버헤드 신호 라벨 감지 회로.Comparison means for comparing an input path overhead signal label with a reference signal label and generating a counter control signal as a result signal, control means for setting a load value of the counter to determine the number of mismatch allowances, and the comparison means And a mismatch discriminating means for counting a load value obtained by the control means according to the counter control signal obtained in the step and determining mismatch as a result value.
제1항에 있어서, 상기 비교수단은 상기 입력되는 경로 오버헤드 신호(V5)중 5번째 비트(V5B5)의 라벨과 제1기준신호 라벨(COMPB5)과를 비교하고 그 결과신호로 카운터 제어신호를 발생하는 제1비교부(11)와, 상기 입력되는 경로 오버헤드 신호(V5)중 6번째 비트(V5B6)의 라벨과 제2신호기준 라벨(COMPB6)과를 비교하고 그 결과신호로 카운터 제어신호를 발생하는 제2비교부(12)와, 상기 입력되는 경로 오버헤드 신호(V5)중 7번째 비트(V5B7)의 라벨과 제3기준신호 라벨(COMPB7)과를 비교하여 그 결과신호로 카운터 제어신호를 발생하는 제3비교부(13)로 구성됨을 특징으로 하는 경로 오버헤드 신호 라벨 감지 회로.The method of claim 1, wherein the comparing means compares the label of the fifth bit (V5B5) of the input path overhead signal (V5) with the first reference signal label (COMPB5) and uses the resultant signal as a counter control signal. Comparing the generated first comparison unit 11 with the label of the sixth bit V5B6 of the input path overhead signal V5 and the second signal reference label COMPP6, the counter control signal is used as a result signal. Compares the second comparison unit 12 that generates a signal with the label of the seventh bit V5B7 and the third reference signal label COMPPB7 among the input path overhead signals V5 and controls the counter with the resultant signal. Path overhead signal label sensing circuit, characterized in that consisting of a third comparison unit (13) for generating a signal.
제1항에 있어서, 상기 부정합 판별수단은 상기 비교수단내의 제1비교부(11)의 출력신호에 따라 상기 제어부(20)에서 출력되는 초기 세팅값(MCD0~MCD3)을 카운팅하고 그 결과에 따라 리플 캐리 신호를 발생하는 제1카운터(31)와, 상기 비교수단내의 제2비교부(12)의 출력신호에 따라 상기 제어부(20)에서 출력되는 초기 세팅값(MCD0~MCD3)을 카운팅하고 그 결과에 따라 리플 캐리 신호를 발생하는 제2카운터(32)와, 상기 비교수단내의 제2비교부(13)의 출력신호에 따라 상기 제어부(20)에서 출력되는 초기 세팅값(MCD0~MCD3)을 카운팅하고 그 결과에 따라 리플 캐리 신호를 발생하는 제3카운터(33)와, 상기 제1, 제2카운터(31)(32)에서 각각 출력된 리플 캐리 신호를 논리합하는 제1오아게이트(34)와, 상기 제1오아게이트(34)의 출력신호와 상기 제3카운터(33)의 출력신호를 논리합하여 그 결과신호를 부정합 판별신호로 출력하는 제2오아게이트(35)로 구성됨을 특징으로 하는 경로 오버헤드 신호 라벨 감지 회로.The method of claim 1, wherein the mismatch determination means counts initial setting values MCD0 to MCD3 output from the control unit 20 according to the output signal of the first comparing unit 11 in the comparing means and according to the result. The first counter 31 generating the ripple carry signal and the initial setting values MCD0 to MCD3 output from the control unit 20 are counted according to the output signal of the second comparing unit 12 in the comparing means. According to the result, the second counter 32 generating the ripple carry signal and the initial setting values MCD0 to MCD3 output from the control unit 20 according to the output signal of the second comparing unit 13 in the comparing means. A third counter 33 that counts and generates a ripple carry signal according to the result, and a first or gate 34 that ORs each of the ripple carry signals output from the first and second counters 31 and 32, respectively. And OR the output signal of the first or gate 34 and the output signal of the third counter 33. As a result, the path to the second aspect of Iowa comprised of a gate 35, which outputs a signal to the mismatch discrimination signal overhead signal label detection circuit.
제2항에 있어서, 상기 제1비교부(11)는 상기 제1기준신호라벨(COMPB5)을 위상 반전시키는 제1인버터 게이트(11a)와, 상기 제1인버터 게이트(11a)의 출력신호레벨과 상기 입력되는 경로 오버헤드 신호의 5번째 비트(V5B5)의 라벨과를 배타적 논리합하는 제1배타적 오아게이트(11b), 상기 제1배타적 오아게이트(11b)의 출력신호를 위상 반전시켜 카운터 로드신호로 출력하는 제2인버터 게이트(11c)와, 상기 입력되는 경로 오버헤드 신호의 5번째 비트(V5B5)의 라벨과 상기 제1기준신호라벨(COMPB5)과를 배타적 논리합하여 그 결과 신호를 카운터 인에이블 신호로 출력하는 제2배타적 오아게이트(11d)로 구성됨을 특징으로 하는 경로 오버헤드 신호 라벨 감지 회로.3. The first comparator 11 includes: a first inverter gate 11a for phase inverting the first reference signal label COMPP5, and an output signal level of the first inverter gate 11a; Phase-invert the output signal of the first exclusive or gate 11b and the first exclusive or gate 11b that exclusively OR the label of the fifth bit V5B5 of the input path overhead signal to a counter load signal. An exclusive OR of the second inverter gate 11c to be output, the label of the fifth bit V5B5 of the input path overhead signal and the first reference signal label COMPB5 is performed, and the resultant signal is a counter enable signal. Path overhead signal label sensing circuit, characterized in that consisting of a second exclusive or gate (11d) for outputting.
제2항에 있어서, 상기 제2비교부(12)는 상기 제2기준신호라벨(COMPB6)을 위상반전시키는 제1인버터 게이트(12a)와, 상기 제1인버터 게이트(12a)의 출력신호레벨과 상기 입력되는 경로 오버헤드 신호의 6번째 비트(V5B6)의 라벨과를 배타적 논리합하는 제1배타적 오아게이트(12b), 상기 제1배타적 오아게이트(12b)의 출력신호를 위상 반전시켜 카운터 로드신호로 출력하는 제2인버터 게이트(12c)와, 상기 입력되는 경로 오버헤드 신호의 6번째 비트(V5B6)의 라벨과 상기 제2기준신호라벨(COMPB6)과를 배타적 논리합하여 그 결과 신호를 카운터 인에이블 신호로 출력하는 제2배타적 오아게이트(12d)로 구성됨을 특징으로 하는 경로 오버헤드 신호 라벨 감지 회로.3. The second inverter part 12 includes: a first inverter gate 12a for phase inverting the second reference signal label COMPB6, and an output signal level of the first inverter gate 12a; Phase-inverts the output signal of the first exclusive or gate 12b and the first exclusive or gate 12b that exclusively OR the label of the sixth bit V5B6 of the input path overhead signal to a counter load signal. An exclusive OR of the second inverter gate 12c to be output, the label of the sixth bit V5B6 of the input path overhead signal and the second reference signal label COMPB6 is performed, and the resultant signal is a counter enable signal. Path overhead signal label sensing circuit, characterized in that it consists of a second exclusive or gate (12d) for outputting.
제2항에 있어서, 상기 제3비교부(13)는 상기 제3기준신호라벨(COMPB7)을 위상반전시키는 제1인버터 게이트(13a)와, 상기 제1인버터 게이트(13a)의 출력신호레벨과 상기 입력되는 경로 오버헤드 신호의 7번째 비트(V5B7)의 라벨과를 배타적 논리합하는 제1배타적 오아게이트(13b)와, 상기 제1배타적 오아게이트(13b)의 출력신호를 위상 반전시켜 카운터 로드신호로 출력하는 제2인버터 게이트(13c)와, 상기 입력되는 경로 오버헤드 신호(V5)의 7번째 비트(V5B7)의 라벨과 상기 제3기준신호라벨(COMPB7)과를 배타적 논리합하여 그 결과신 호를 카운터 인에이블 신호로 출력하는 제2배타적 오아게이트(13d)로 구성됨을 특징으로 하는 경로 오버헤드 신호 라벨 감지 회로.3. The third comparison unit 13 further comprises: a first inverter gate 13a for phase inverting the third reference signal label COMPP7 and an output signal level of the first inverter gate 13a; Phase-invert the first exclusive or gate 13b for exclusively ORing the label of the seventh bit V5B7 of the input path overhead signal and the output signal of the first exclusive or gate 13b to counter load the signal. Exclusively OR of the second inverter gate 13c outputted through the second output signal, the label of the seventh bit V5B7 of the input path overhead signal V5 and the third reference signal label COMPB7. And a second exclusive oragate (13d) for outputting the signal as a counter enable signal.
제3항에 있어서, 카운터의 초기값은 MCD0~MCD3로 설정함으로서 부정합 횟수를 결정하도록 구성됨을 특징으로 하는 경로 오버헤드 신호 라벨 감지 회로.4. The path overhead signal label sensing circuit according to claim 3, wherein the initial value of the counter is configured to determine the number of mismatches by setting MCD0 to MCD3.
※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.※ Note: The disclosure is based on the initial application.