KR960004003B1 - Dc 안정화 장치 - Google Patents

Dc 안정화 장치 Download PDF

Info

Publication number
KR960004003B1
KR960004003B1 KR1019840007889A KR840007889A KR960004003B1 KR 960004003 B1 KR960004003 B1 KR 960004003B1 KR 1019840007889 A KR1019840007889 A KR 1019840007889A KR 840007889 A KR840007889 A KR 840007889A KR 960004003 B1 KR960004003 B1 KR 960004003B1
Authority
KR
South Korea
Prior art keywords
signal
color
output
comparator
luminance
Prior art date
Application number
KR1019840007889A
Other languages
English (en)
Other versions
KR850005207A (ko
Inventor
로렌 샨리 2세 로버트
Original Assignee
알씨 에이 라이센싱 코포레이션
글렌 에이취.브르스틀
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 알씨 에이 라이센싱 코포레이션, 글렌 에이취.브르스틀 filed Critical 알씨 에이 라이센싱 코포레이션
Publication of KR850005207A publication Critical patent/KR850005207A/ko
Application granted granted Critical
Publication of KR960004003B1 publication Critical patent/KR960004003B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/63Generation or supply of power specially adapted for television receivers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/64Circuits for processing colour signals
    • H04N9/72Circuits for processing colour signals for reinsertion of DC and slowly varying components of colour signals

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Processing Of Color Television Signals (AREA)
  • Picture Signal Circuits (AREA)

Abstract

내용 없음.

Description

DC 안정화 장치
제 1 도 내지 제 1a 도는 본 발명의 실시예에 따른 DC 안정화 장치를 포함하는 칼라 텔레비젼 수상기의 관련 부분을 나타내는 개략도.
제 2 도는 제 1 도의 장치의 작동을 설명하는데 도움이 되는 파형의 그래프.
* 도면의 주요부분에 대한 부호의 설명
11,13 : 칼라 복조기 15 : Q 필터
17 : 필터 19,21 : 차동증폭기
23 : 매트릭스 회로 25,27,29 : 신호 결합기
31,33,35 : 키전압 비교기 36 : 캐패시터
40 : 이득 제어 휘도신호 증폭기 41 : 출력 NPN형 트랜지스터
42 : 부하저항 60 : 차동증폭기
66 : 다이오드 71 : 부하 트랜지스터
76 : 순방향 다이오드 93,94,95 : 키네스코프구동기
96 : 자동 키네스코프 바이어스 제어회로
본 발명은 일반적으로 칼라 텔레비젼 수상기에서 사용되는 DC 안정화 장치에 관한 것이며, 특히 칼라 키네스코프 바이어스의 자동제어하는 장치를 포함하는 형태의 수상기에서 칼라 키네스코프를 위한 각 칼라신호 구동의 DC 레벨을 안정화 하는 장치에 관한 것이다.
칼라 텔레비젼 수상기에서 칼라 키네스코프 바이어스의 자동제어를 위한 장치는 힌이 출원한 미합중국 특허 제4,263,622호에 기술되어 있다. 힌의 장치에 있어서, 각 수직귀선 소거간격내에서 몇 개의 연속적인 라인 간격의 한 주기를 갖는 제어주기는 기준신호 조건하의 전자층에 의해 발생된 블랙레벨 전류를 모니터하고, 소정의 전류레벨로부터의 이탈을 검색하며, 바람직하지 못한 이탈을 저지하기 위해 전자총 바이어스의 재조정하는 역할을 한다. 제어주기 부분동안, 칼라 키네스코프 그리드는 도전 강화 펄스를 수신하며, 바이어스의 제어신호는 그리드 펄스에 의해 발생된 캐소드 전류레벨에서 변화를 나타내도록 유도된 정보를 기본으로 한다.
힌과 파크의 실시예에 따른 자동 키네스크프 바이어스(이하 AKB라 칭함) 제어의 양호한 사용을 위해, 순환 키네스코프 바이어스에 주기적으로 방해하는 시간 주기동안 처리신호정보를 칼라 키네스코프에 전달하는 휘도/색도신호 처리회로는 상술된 샌리의 출원에서 키네스코프 바이어스 제어시간동안 전류모니터 및 바이어스 조정기능의 방해 또는 혼선을 피하기 위해 몇가지 적당한 보완은 필요로 한다.
칼라 텔레비젼 수상기의 휘도/색도신호 처리회로는 칼라 영상을 만드는 칼라 키네스코프에 전달되는 3가지 칼라의 셋트를 유도해내기 위해 수신된 합성 칼라 텔레비젼 신호의 휘도와 색도를 처리하는 기능을 한다.
전달된 칼라신호의 DC 레벨 안정도는 재생된 영상에서 충실한 칼라 재생을 얻기 위해 중요하다. 본 발명의 주 관점은 수상기에서 포함된 AKB 제어회로의 정확한 작동을 할 수 있게 하는 DC 레벨 안정화를 위한 장치를 제공하는 것이다.
본 발명의 원리에 있어서, 칼라 텔레비젼 수상기는 칼라신호의 셋트 형성에 기여하는 휘도신호의 DC레벨을 조정하는 기능을 가진 한쌍의 제어루프를 포함한 DC 안정화 장치가 구비되어 있다. 제어 루프중의 하나는 키네스코프 바이어스 제어간격의 외부에 놓인 라인 간격의 수평귀선 소거부분내의 게이팅 간격동안에만 실행가능케 되는 제 1 키 비교기를 포함한다. 제 1 키 비교기는 상기 게이팅 간격동안 칼라신호중의 하나에 의해 얻어진 전압을 기준 전압과 비교하는 역할을 한다. 제 1 키 비교기의 출력은 기준전압과 거의 동일한 상태로부터 상기 얻어진 칼라신호 전압이 이탈하는 것을 방지하기 위해 시청자의 휘도 채널에 인가된다. 제어 루프쌍중 다른 하나는 상기 각 키네스코프 바이어스 제어간격 동안에만 실행가능케되는 제 2 키 비교기를 포함하며, 상기 루프는 상기 키네스코프 바이어스 제어 간격동안 상기 칼라신호중의 하나에 의해 얻어진 전압을 기준 전압과 비교하는 역할을 한다. 제 2 비교기의 출력은 시청자의 휘도 채널에 인가되어 기준전압과 실제로 동일한 상태로부터 상기 얻어진 칼라신호 전압의 이탈을 방지한다.
제 1 키 비교기의 출력은 연속적인 게이팅 간격을 방해하는 주기동안, 라인간격 보다 긴 시정수를 가진 제 1 제어루프를 제공하도록 선택된 용량치를 가진 캐패시터에 의해 축적되어 수직 새이딩 효과와 마찬가지로 수평 세이딩 효과를 방지한다. 이와 반대로, 제 2 제어 루프의 효과적인 시정수는 라인 간격 지속시간보다 짧다.
전술한 미합중국 특허출원 제561,176호에 기술된 바와같이, 각 키네스코프 바이어스 제어간격동안 휘도 증폭기 이득을 최소치(시청자의 콘트라스트 조정 또는 영상 조정과는 별개인)에 셋트시켜, AKB 작동이 수신된 신호성분에 의해 방해받는 것을 방지한다. 그러나, AKB 작동의 완전한 보호는 최소이득 조건하에 휘도 증폭기내에서 발생하는 신호 유출(예, VITS 신호성분)에 의해 이루어질 수 없을 것이다. 전술한 바와 같이 신속히 작동하는 제 2 제어 루프는 비데오신호 주파수에서 상당히 발생되는 신호유출의 역효과를 감소시키는 편이를 제공한다. 칼라신호 출력 형성에 기여하는 휘도신호의 DC 레벨을 조절하는 상기 2개의 루프 장치는 칼라신호 형성에 기여하는 색차신호의 DC 레벨을 조정하는 부가적인 제어루프를 동반한다.
칼라 텔레비젼에서 사용되는 본 발명의 실시예에 있어서, I 및 Q 색차신호는 수신된 색도신호의 동기검출에 의해 회복되며, R-Y, B-Y 및 G-Y형태의 색차신호 셋트를 형성하기 위해 매트릭스되고, DC 안정화 장치는 매트릭스 작용을 하도록 I 신호입력의 DC 레벨을 조정하는 제 3 제어루프를 포함한다. 제 1 제어 루프의 시정수에 비해 긴 시정수를 가진 제 3 및 제 4 제어 루프는 제 1 키 비교기의 작동에 연관하여 대응하는 게이팅 간격동안, 실행가능케 되는 제 3 및 제 4 키 비교기를 포함한다. 제 3 키 비교기는 게이팅 간격동안 적색 칼라신호에 의해 얻어진 전압을 전술한 기준전압과 비교하는 역할을 하며, 반면 제 4 키 비교기는 게이팅 간격동안 녹색 칼라신호에 의해 얻어진 전압을 전술한 기준전압과 비교하는 역할을 한다. 상기와 같은 조건 하에서, 제 2 키 비교기는 청색 칼라신호에 응답하도록 되어있다.
제 1 도에 도시된 칼라 텔레비젼 수상기 부분은 이득제어된 휘도신호 증폭기(40)를 포함한다. 수신된 합성 칼라 비데오신호의 휘도신호 성분을 처리하는 증폭기(40)의 회로(부분적으로 도시되어 있음)는 부하 저항(42)을 통해 작동 전위를 공급하는 양 단자(+Vcc)에 연결된 콜렉터 전극을 가진 출력 NPN형 트랜지스터(41)를 포함한다. 부하저항(42)을 통해 발생된 증폭기(40)의 휘도신호 출력은 증폭기 출력단자(L)에서 나타난다.
증폭기 출력단자(L)는 콜렉터 전극이 공급단자(+Vcc)에 직접 연결되며, 에미터-폴로워 형태로 배치된 NPN형 트랜지스터(43)의 베이스 전극에 직접 연결된다. 트랜지스터의 에미터 전극(43)은 저항(44)을 지나 NPN형 전류소스 트랜지스터(46)의 콜렉터 전극에 연결되며, 그리고 상기 트랜지스터(46)는 저항(47)을 지나 작동전위를 공급하는 음단자(접지)에 연결되는 에미터 전극을 가지고 있다. 트랜지스터(43,46)는 전술한 형태의 제어에 따라 레벨변이 형태의 휘도신호 변환회로를 형성하는 저항(44)과 상호 작용한다.
트랜지스터(46)의 콜렉터 전극에서 발생되는 레벨 변이 휘도신호는 NPN형 에미터 플로워 트랜지스터(45)의 베이스-에미터 통로를 지나 휘도신호 출력단자(Y)에 결합된다. 트랜지스터(45)의 콜렉터 전극은 직접 단자(+Vcc)에 연결된다. 에미터-폴로워 트랜지스터(45)를 위해 전류소스 역할을 하는 NPN형 트랜지스터(48)는 콜렉터 전극이 직접 단자(Y)에 연결되었고, 에미터 전극은 저항(49)을 지나 접지 상태로 되고, 베이스 전극은 바이어스 전위를 공급하는 양단자(+Vb)에 연결된다.
단자(Y)에서 나타나는 휘도신호는 3개의 신호 결합기(25,27,29) 각 입력에 공급된다. 신호 결합기(25,27,29)는 각 결합기의 출력단자(G,B,R)에서, 적, 녹, 청, 칼라신호의 셋트를 형성하기 위해 수신된 합성 칼라 비데오신호의 색도성분으로부터 유도된 각 색차신호를 가진 휘도신호를 결합하는 기능을 한다.
수신된 색도 성분으로부터 신호 재생을 위해, 칼라 텔레비젼 수상기의 색도신호 채널은 한쌍의 칼라 복조기(11,13)를 포함한다. 종래의 동기 검출기술에 의해 Q 칼라신호를 재생하는 복조기의 출력(11)은 Q 필터에 의한 적당한 여파를 필요로하여, 신호입력으로 차동증폭기(19)에 공급된다.
종래의 동기검출 기술에 의해 I 색차신호를 재생하는 복조기(13)의 출력은 I 필터에 의한 적당한 여파를 필요로하며, 신호 입력으로 차동증폭기(19,21)는 다음에서 기술될 장치로부터 제어입력을 수신한다. 차동증폭기(19)의 각 출력단자(+Q, -Q)에서 나타나는 Q 색차신호의 푸시-폴 형태와 차동증폭기(21)의 각 출력단자(+I, -I)에서 나타나는 I 색차신호의 푸시-폴 형태는 입력으로 매트릭스 회로(23)에 공급된다.
미합중국 특허 제4,272,778호(하우스 출원)에 공지된 일반적인 형태의 매트릭스 회로(23)는 출력단자(G-Y)에서 녹색 색차신호를 발생하고, 출력단자(B-Y)에서 청색 색차신호를 발생하며, 출력단자(R-Y, B-Y, G-Y)에서 신호는 전술된 신호 결합기(25,27,29)에 각 색차신호입력으로 작용한다.
제 1 도 장치의 DC 안정화 장치 요소를 검토하기 전에, 결합기 출력단자(R, B, G)에서 각 색신호를 이용하는 장치인 제 1a도 를 먼저 검토하는 것이 적당하다. 제 1a 도에 도시된 바와같이, 3개의 키네스코프 구동기(93, 94, 95)가 구비되어, 단자(R)에서 나타나는 적색신호와, 단자(B)에서 나타나는 청색신호 및 단자(G)에서 나타나는 녹색신호에 응답한다.
3개의 색신호에 응답한 칼라 영상표시는 개별적으로 활성화된 캐소드전극(98R,98B,98G)와 공통적으로 활성화된 제어 그리드 구조(99)를 구비하는 전자총 조립체를 포함한 칼라 키네스코프의 표시 스크린상에서 나타난다. 표시된 칼라 영상의 적색성분은 키네스코프 구동기(93)의 출력에 의해 구동되는 캐소드(98R)로부터 방출되는 전자빔의 세기 제어에 따라 결정된다. 표시된 칼라 영상의 청색성분은 키네스코프 구동기(94)의 출력에 의해 구동되는 캐소드(98B)로부터 방출되는 빔의 세기 제어에 따라 결정된다. 표시된 칼라 영상의 녹색성분은 키네스코프 구동기(95)의 출력에 의해 구동되는 캐소드(98G)에서 방출되는 전자빔의 세기제어에 따라 결정된다.
제 1a 도의 장치는 전술된 파커 특허 출원에서 기술된 방식으로 바람직하게 작동하는 자동 키네스코프 바이어스 제어회로(96)를 포함한다. 그래서, 바이어스 제어회로(96)는 바이어스 제어 간격의 소정부분동안(수신된 신호의 각 수직귀선 소거간격의 후, 동기 부분동안 7라인 지속의 주기를 갖는 간격) 키네스코프 제어 그리드(99)에 도전강화 펄스를 공급하는 수단을 포함한다. 바이어스 제어회로(96)는 그리드 펄스 발생에 의해 유발된 빔 전류 변화를 감지하는 각 구동기(93,94,95)로부터 유도된 입력에 응답하며, 상기로부터, 구동기 출력이 DC 결합되는 각 키네스코프 캐소드(98R, 98B, 98G)의 바이어스를 적당히 제어하기 위해 각 구동기 (93,94,95)에 인가되는 DC 출력을 발생한다. 전술된 미합중국 특허출원 제561,176호인 "휘도/색도신호 처리 회로를 위한 제어 시스템" 에서와 같이, 제어회로(96)에 의해 영향을 받은 AKB 작동기 완전성을 보호하기 위해, 휘도 증폭기(40)는 각 키네스코프 바이어스 제어간격을 통해 최소 이득 조건으로 바람직하게 된다.
구동기(93,94,95)에 입력 되는 각 칼라신호의 DC레벨이 제어되는 방법을 3개의 키 전압 비교기(31,33,35)를 포함하며 제 1 도에 도시된 안정화 장치를 참고로하여 설명하기로 한다. 각 비교기(31,33,35)는 단자(K)에서 나타나는 키잉(keying)파에 응답하여 설정된 키 주기 동안만 실행 가능케 된다. 제 2 도의 파형에서 도시된 바와 같이, 단자(K)에서 나타나는 키잉파는 라인 비율에서 다시 발생되고, 수신된 신호의 수평귀선 소거간격의 "백 포치(backporch)"와 일치되도록 시간 조정이 된 정방향 펄스열을 구비한다. 그러나, 전술한 키네스코프 바이어스 제어간격동안 소멸되기 쉽다.
비교기(31)는 기준전압 단자(RV)로부터 나온 기준입력과 비교하기 위해, 단자(G)로부터 녹색칼라신호를 받아들이며, 그 출력은 저장 캐패시터(32)를 지나서 나타난다. 단자(R)에서의 적색 칼라신호는 비교기(33)에서, 같은 기준 전압(단자(RV)에 나온)과 비교되며, 그 출력은 저장 캐패시터(34)를 지나서 나타난다. 단자(B)에서의 청색 칼라신호는 비교기(33)에서 기준 전압과 비교되며, 그 출력은 저장 캐패시터(36)를 지나서 나타난다.
DC 전위는 전술한 "백 포치"키잉 주기동안 녹색신호와 비교기(31)에 입력되는 기준 사이에 차이가 있다면, 그 차이를 나타내는 캐패시터(32)를 통해서 나타나며, 연속적인 키잉주기 사이에는 나타나지 않는다. 상기 DC 전위는 비교기(31)의 입력간에 차이를 감소시키는 방향으로 매트릭스 회로(23)에 입력되는 Q 색차신호의 DC 레벨을 변형하기 위해 차동증폭기(19)에 입력으로 공급된다. 비슷하게, 캐패시터(34)("백포치"키잉 주기동안 비교기(33) 입력되는 기준 입력과 적색신호사이에서 존재하는 차이를 나타내는)를 통해 전장된 DC 전위는 비교기(33)의 입력간에 차를 감소시키는 방향으로 매트릭스 회로(23)에 입력되는 I 색차신호의 DC 레벨 변형하기 위해, 차동증폭기(21)에 입력으로 공급된다.
"백 포치" 키잉 주기동안 청색신호와 비교기(35)에 입력되는 기준 입력 사이에 차이가 존재한다면, 그 차이를 나타내는 캐패시터를 통해 저장된 DC 전위는 비교기(35)의 입력사이에서의 차이를 감소시키는 방향으로 결합기(25,27,29)에 입력된 휘도신호의 DC 레벨을 변형하기 위해 이용된다. 상기와 같은 목적을 위해, 캐패시터(36)를 통한 DC 전위는 콜렉터 전극이 공급단자(+Vcc)에 직접 연결되어 있고, 에미터 폴로워로 배치된 NPN형 트랜지트터(50)의 베이스 전극에 인가된다. 트랜지스터(50)의 에미터 전극은 부가적 NPN형 에미터-폴로워 트랜지스터(51)의 베이스 전극에 연결되어 있으며 콜렉터 전극은 공급단자(Vcc)에 연결되어 있다. 트랜지스터(51)에 에미터 전극은 저항(52,54)의 직렬 결합을 통해 접지되어진다.
저항(52,54)의 접합부는 이미 전술한 레벨 변이회로(43-44-46)에서 전류소스 트랜지스터(46)의 베이스 전극에 직접 연결된다. 비교기(35) 출력의 변환된 부분은 저항(44)을 통해 전류소스 트랜지스터(46)에 의해 유입된 전류의 크기를 제어하며, 저항(44)을 통한 DC 전압 강하에 의해 발생된 휘도신호 레벨변이를 결정한다.
상기 논의된 3개의 키 전압 비교기(31,33,35)에 추가하여 제 1 도의 장치는 차동증폭기(60)를 구비하는 다른 키 전압 비교기를 포함한다. 차동증폭기(60)는 저항(63,64)의 직렬 결합을 통해 상호 연결된 에미터 전극을 가진 한쌍의 NPN형 트랜지스터(61,62)에 의해 형성된다. 차동증폭기(60)을 위한 전류 소스는 콜렉터 전극이 저항(63,64)의 연결점에 연결되어 있고, 에미터 전극이 접지된 NPN형 트랜지스터로 형성된다. 트랜지스터(65)의 베이스-에미터 통로는 애노드가 트랜지스터의 베이스 전극에 연결되어 있고, 캐소드가 접지된 다이오드(66)에 의해 션트된다.
NPN형 트랜지스터(68)는 전류 소스 트랜지스터(65)의 베이스 전극에 키잉파를 공급하는 에미터-폴로워로 배치되어 있다. 트랜지스터(68)의 에미터 전극은 저항(67)을 통해 전류 소스 트랜지스터(65)의 베이스에 연결되어 있으며, 반면 트랜지스터(68)의 콜렉터 전극은 직접 공급단자(+Vcc)에 연결되어 있다.
에미터-폴로워 트랜지스터(68)의 베이스 전극은 제 2 도에 도시된 파형(a)인 키잉파형을 나타내는 단자(A)에 연결되어 있다. 키잉파는 필드 비율에서 다시 발생되고, 전술한 키네스코프 바이어스 제어간격중 하나와 일치되도록 시간이 조정된 정방향 펄스열을 구비한다. 키잉파(a)의 펄스성분이 나타나는 동안, 전류 소스 트랜지스터(65)는 다른 모든 간격동안 실행불능케된 차동증폭기(60)를 실행가능케 하도록 도전시킨다.
차동증폭기(60)는 증폭기 트랜지스터(62)의 콜렉터 전극 부하 트랜지스터(71)의 콜렉터 전극에 직접 연결되어 있고, 증폭기 트랜지스터(61)의 콜렉터 전극이 순방향 바이어스 다이오드(76)(애노드가 트랜지스터(74)의 콜렉터 전극에 연결되어 있으며, 캐소드가 트랜지스터(61)의 콜렉터 전극에 연결된)를 통해 부하 트랜지스터(74)의 콜렉터 전극에 결합된 3개의 PNP형 트랜지스터(70,71,74)를 구비하는 능동 부하회로가 제공되어 있다. 부하 트랜지스터(71,74)의 에미터 전극은 각 에미터 저항(73,75)을 통해 공급단자(+Vcc)에 연결된다. 나머지 PNP형 트랜지스터는 콜렉터 전극이 접지되어 있고, 베이스 전극은 트랜지스터(62,71)의 결합된 콜렉터 전극에 직접 연결되어 있으며, 에미터 전극은 에미터 저항(72)을 통해 공급단자(+Vcc)에 연결되며, 부하 트랜지스터(71,74)의 베이스 전극에 직접 연결된다.
전술한 트랜지스터(70,71,74)의 배치상태는 전류 미러(current mirror) 장치를 형성하여 부하 트랜지스터(74)의 콜렉터 전류는 증폭기 트랜지스터(62)의 콜렉터 전류와 같아진다. 출력은 이미 언급된 단자(L)(에미터-플로워 트랜지스터(43)를 변이시키는 휘도신호의 베이스 전극에서)와 부하 트랜지스터(74)의 콜렉터 전극을 결합하는 점에 이어진다.
만약 차동증폭기(60)의 실행가능 주기동안, 증폭기 트랜지스터(61,62)의 베이스 전극에서 전위가 균형상태라면 트랜지스터(61)의 콜렉터 전류수요는 부하 트랜지스터(74)의 콜렉터 전극을 통해 공급된 전류와 그 크기가 일치되고, 차동증폭기 출력은 트랜지스터(43)의 베이스 전극에서 전위의 교란을 일으키지 않는다. 그러나 만약 불균형 상태가 존재한다면, 트랜지스터(61)의 베이스 전극에서 전위는 실행가능동안, 트랜지스터(61)의 베이스 전극에서의 전위 정도로 상승되며, 부하 트랜지스터(74)의 전극을 통해 공급된 전류의 크기는 트랜지스터(61)의 콜렉터 전류 수요를 초과하여, 출력을 통해 과도하게 공급된 전류는 단자(L)에서 전위 상승을 초래한다. 역으로 만약 실행가능 주기동안, 반대 개념의 베이스 전위 불균형 상태가 존재한다면, 트랜지스터(61)의 콜렉터 전류 수요는 부하 트랜지스터(74)의 콜렉터 전극을 통해 공급되는 전류의 크기를 초과하여, 출력단자로부터 부족하게 공급된 전류는 단자(L)에서 전위의 강하를 초래한다.
기준 전압은 증폭기 트랜지스터(62)의 베이스 전극이 기준전압 공급단자(RL)에 직접 연결된 곳을 통해 차동증폭기의 한 입력에 공급된다. 신호 전압은 트랜지스터(61)의 베이스 전극이 저항(81)을 통해 청색 칼라신호 출력단자(B)에 연결되는 것에 의해 차동증폭기(60)의 다른 입력에 공급된다.
저항(82)과 컹(83)의 직렬 결합은 트랜지스터(61)의 베이스 전극과 접지 사이에서 연결되며, 차동증폭기(60)에 인가되는 청색 칼라신호를 위해 저역통과필터(80)를 형성하도록 저항(81)과 상호 작용한다.
차동증폭기(60)의 출력은 실행가능 주기동안 단자(RV)에서 기준전압과 거의 같은 상태로부터 청색 칼라 신호가 이탈되는 것을 감지하며, 제어란 단자(Y)에 전달된 신호에 대해 상기 이탈을 방지하는 것을 뜻한다.
전술한 안정화 장치에 있어서, 비교기(31,33,35)에 대한 연속적인 실행가능 주기를 방해하는 주기동안, 캐패시터(32,34,36)를 통해 나타나는 제어전압을 유지할 수 없는 영상 새이딩 효과를 방지하는 것이 바람직하다. 그래서 캐패시터(31,33,35)는 비교적 큰 용량치(예 : 10마이크로 패라드)를 가지고 있어서, 비교기(31,33,35)를 사용하는 3개의 제어루프를 위해 라인 간격의 지속시간에 비해 긴 시정수를 제공한다.
이에 반해, 차동증폭기(60)를 이용한 제어루프는 출력저장 캐패시터를 사용하지 않으며, 라인 간격의 지속시간보다 짧은 시정수가 제공된다. 후자의 제어루프 응답 속도 제한은 안정성을 확고히 하기 위해 루프 필터로 만들어진 저역통과필터(80)에 부과된다. 36KΩ, 4KΩ, 20pf의 필터소자(81,82,83)의 값을 가지고, 휘도신호 대역의 약간을 포함하는 주파수에서 충분한 루프 응답을 얻는다.
전술한 안정화 장치의 작동에 있어서, 키네스코프 구동기에 전달된 3개의 칼라신호의 레벨은 3개의 칼라신호가 유도된 I, Q 및 Y 신호성분의 레벨 보정에 작용하는 3개의 긴 시정수 제어루프(33,34,21 ; 31,32,19 ; 35,36,46)의 장치에 의한 수상기의 휘도 또는 색도 채널에서 DC 표류 작용에 대해 안정화된다. 긴 시정수 제어 루프중의 하나(35,36,46)에 의한 Y 신호 성분의 레벨 보정은 주기적인 키네스코프 바이어스 제어간격 동안(다른 제어 루프가 정지 상태로 유지될때)만 활성화되는 부가적인 Y 보정 제어루프(80,60,43)의 작동에 의해 증대된다. 신속한 응답을 하는 짧은 시정수를 가진 부가적인 제어루프를 제공하여, AKB 작동동안, VIT(Vertical interval test) 신호(후자가 각 키네스코프 바이어스 제어간격동안 최소 이득 조건에 바람직하게 키되어 있음에도 이득제어 휘도 증폭기(40)를 통해 누출될 수 있는)와 같은 수신된 신호성분에 의해 칼라신호 출력의 교란은 거의 일어나지 않는다. 또한 부가적인 제어루프는 AKB 작동이 최소이득 조건에 키잉된 상기의 휘도 증폭기를 수반하는 어떤 휘도신호 레벨의 역효과를 방지한다.
본 발명을 이용하는 한가지 바람직한 장치에 있어서, 상기 수단은 1983년 12월 14일자 알. 샌리가 출원한 미합중국 특허출원 제561,280호인 "수직동기 간격동안 에러 유입을 방지하는 키된 DC안정화 시스템"에서 기술된 바와같이, 수신된 신호의 수직동기 간격의 최소한의 부분동안, 비교기(31,33,35)의 키잉을 방지하는 것을 포함하는 사실을 고지하여야 한다. 상기 장치를 사용함에 있어서, 키잉파(K)는 선택된 수직 동기 간격동안 정방향 키잉펄스가 없을 것이다.

Claims (7)

  1. 주기적인 필드 간격내의 연속적인 라인간격의 수평귀선 소거부분동안 존재하지 않고, 또한 각 필드 간격의 수직귀선 소거부분동안에도 존재하지 않는 각각의 영상표시 휘도 및 색도 성분을 포함하는 합성 비데오신호에 응답하여 칼라 영상을 표시하며, 영상 스크린상에서 주사선의 라스터를 그리는 다수의 전자빔의 강도를 제어하기 위해 다수의 빔 강도 제어전극(98R,98B,98G)을 갖는 칼라 키네스코프(97)와 ; 상기 키네스코프에 결합되어 상기 각 수직귀선 소거부분내의 다수의 연속적인 라인간격을 포함하는 주기적인 바이어스 제어간격동안 각 제어전극의 바이어스를 자동적으로 제어하는 수단(96)과 ; 상기 휘도 성분을 처리하여 휘도신호 채널에 포함된 휘도신호증폭기(40)의 출력(Y)에서 휘도신호를 발생시키는 휘도신호채널과 ; 상기 색도신호성분을 처리하고, 상기 색도신호성분에 응답하여 다수의 색차신호 출력을 발생하는 수단을 포함하는 색도신호채널 ; 상기 색차신호출력중 하나의 출력과 상기 휘도신호증폭기의 상기 출력(Y)에서 상기 휘도신호에 응답하여 제 1 칼라신호(B)를 형성하는 신호 결합기(27)와 ; 상기 제 1 칼라신호를 상기 키네스코프 전극중 하나의 전극에 인가하기 위한 수단(94)을 포함하는 칼라 텔레비젼 수상기내의 DC 안정화 장치에 있어서, 상기 휘도 및 색도채널에 결합되어 상기 휘도신호증폭기의 출력의 DC레벨을 제어하는 제 1 제어루프가 기준전압(RV)을 수신하기 위해 결합된 제 1 입력단자와 상기 제 1 칼라신호(B)를 수신하기 위해 결합된 제 2 입력단자를 가지며, 제 1 비교기 출력신호(36의 +단자)를 발생하기 위한 상기 바이어스 제어 간격 외부에 놓인 라인 간격의 수평귀선 소거부분내의 게이팅 간격동안 작동되도록 키(K)되는 제 1 키 전압 비교기(35)와, 상기 기준전압(RV)을 수신하기 위해 결합된 제 1 입력단자(62의 베이스)와 상기 제 1 칼라신호를 수신하기 위해 결합된 제 2 입력단자(61의 베이스)를 가지며, 제 2 비교기 출력신호(74의 컬렉터)를 발생시키는 상기 바이어스 제어간격동안에만 작동되도록 키되는 제 2 키 전압 비교기(60)와, 상기 휘도신호증폭기(40)에 결합되고 상기 제 1 및 제 2 비교기 출력신호에 응답하여, 상기 전압 비교기의 작동주기동안 상기 기준전압과 거의 같은 상기 제 1 컬러신호 전압에 의해 얻어진 전압 이탈을 방지하는 수단(36,43,46)을 구비하는 것을 특징으로 하는 DC 안정화 장치.
  2. 제 1 항에 있어서, 상기 제 1 제어루프는, 상기 제 1 키 전압 비교기(35)의 작동에 의해 폐쇄될 때, 라인 간격 지속시간에 비해 긴 효과의 시정수를 나타내며, 상기 제 2 키 전압 비교기(60)의 작동에 의해 폐쇄될 때, 라인 간격 지속시간에 비해 짧은 효과의 시정수를 나타내는 것을 특징으로 하는 DC 안정화 장치.
  3. 제 1 항 또는 제 2 항에 있어서, 상기 색차신호출력 발생수단은 상기 처리된 색도성분으로부터 제 1(Q) 및 제 2(I) 색차신호를 복원하고 상기 제 1 및 제 2 색차신호를 상기 다수의 색차신호 출력을 형성하는 매트릭스 회로(23)에 입력으로 제공하는 한쌍의 칼라 복조기(11,13)를 포함하며 ; 상기 수상기는 상기 매트릭스 회로(23)의 제 2 색차신호(G-Y) 출력과 상기 휘도신호 증폭기의 출력(Y)에 응답하여 제 2 칼라신호(G)를 형성하는 제 2 신호 결합기(25)와 ; 상기 매트릭스 회로의 제 3 색차신호(R-Y) 출력과 상기 휘도신호 증폭기의 출력(Y)에 응답하여 제 3 칼라신호(R)를 형성하는 제 3 신호 결합기(29)와 ; 상기 제 2 및 제 3 칼라신호를 상기 빔 강도 제어전극의 각 전극(98G, 98R)에 인가하는 수단(95,93)도 포함하며 ; 상기 DC 안정화 장치가, 상기 바이어스 제어간격 외부에 놓여있는 라인 간격의 상기 수평귀선 소거부분내의 게이팅 간격동안 상기 제 2 칼라신호(G)에 의해 얻어진 전압을 상기 기준 전압(RV)과 비교하는 제 3 키 전압 비교기(31)와 ; 상기 기준전압과 실제로 같게 얻어진 제 2 칼라신호전압의 이탈을 방지하기 위해 제 2 키 비교기 수단의 출력에 응답하여 매트릭스에 입력된 상기 제 1 색차신호를 변형시키는 수단(32,19)을 포함하며, 매트릭스 회로에 입력된 상기 제 1 색차신호의 DC레벨을 제어하는 제 2 제어루프와, 상기 바이어스 제어간격 외부에 있는 라인간격의 수평귀선 소거부분내의 게이팅 간격동안 상기 제 3 칼라신호(R)에 의해 얻어진 전압을 상기 기준전압과 비교하는 제 4 키 전압 비교기(33)와 ; 상기 기준전압과 실제로 같게 얻어진 제 3 칼라신호 전압의 이탈을 방지하기 위해 제 3 키 비교기 수단의 출력에 응답하여 매트릭스 회로에 입력된 상기 제 2 색차신호를 변형시키는 수단(34,21)을포함하며, 매트릭스 회로에 입력된 상기 제 2 색차신호의 DC 레벨을 제어하는 제 3 제어루프를 구비하는 것을 특징으로 하는 DC 안정화 장치.
  4. 제 3 항에 있어서, 상기 각 제1(35), 제3(31) 및 제4(33)키 전압 비교기는 연속적인 게이팅 간격사이에서 방해하는 주기동안 각 비교기의 출력을 저장하는 캐패시터(36,32,34)를 포함하는 것을 특징으로 하는 DC안정화 장치.
  5. 제 4 항에 있어서, 저역통과필터(81,82,83)는 상기 제 2 키 전압 비교기(60)의 제 2 입력단자에 인가되는 제 1 칼라신호(B)를 여파하고, 상기 저역 필터의 응답특성은 상기 합성 비데오신호에 의해 점유되는 주파수 스펙트럼 이내의 중간 대역에서 임계점을 나타내는 것을 특징으로 하는 DC 안정화 장치.
  6. 제1,2,4 또는 5중 어느 한 항에 있어서, 이득 제어된 휘도신호증폭기(40)는 휘도신호를 상기 휘도신호 변환기에 전달하며, 상기 이득제어된 휘도신호 증폭기는 상기 바이어스 제어 간격동안 효과적으로 실행불능케 되는 것을 특징으로 하는 DC 안정화 장치.
  7. 제 4 항에 있어서, 상기 제 1 색차신호는 I 신호를 구비하고, 상기 제 2 색차신호는 Q 신호를 구비하고, 상기 각각의 제 1, 제 2, 및 제 3 칼라신호는 청, 녹, 적색신호인 것을 특징으로 하는 DC 안정화 장치.
KR1019840007889A 1983-12-14 1984-12-13 Dc 안정화 장치 KR960004003B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US561,281 1983-12-14
US83-561281 1983-12-14
US06/561,281 US4549203A (en) 1983-12-14 1983-12-14 DC Stabilization system

Publications (2)

Publication Number Publication Date
KR850005207A KR850005207A (ko) 1985-08-21
KR960004003B1 true KR960004003B1 (ko) 1996-03-25

Family

ID=24241334

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019840007889A KR960004003B1 (ko) 1983-12-14 1984-12-13 Dc 안정화 장치

Country Status (7)

Country Link
US (1) US4549203A (ko)
EP (1) EP0146344B1 (ko)
JP (1) JPS60146591A (ko)
KR (1) KR960004003B1 (ko)
CA (1) CA1219352A (ko)
DE (1) DE3484128D1 (ko)
HK (1) HK24696A (ko)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6285401B1 (en) * 1998-07-28 2001-09-04 Thomson Licensing S.A. Apparatus for suppressing overshoots in kinescope beam current measurement pulses
US6545717B1 (en) * 2001-09-26 2003-04-08 Koninklijke Philips Electronics N.V. Display system having selectable automatic CRT cutoff stabilization or AKB with CRT feedback current simulation
MXPA05001890A (es) * 2002-08-16 2005-06-03 Thomson Licensing Sa Circuito reductor de corriente desplazada simplificada para impulso auto-cinetico.

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE2511707C3 (de) * 1975-03-18 1978-07-06 Licentia Patent-Verwaltungs-Gmbh, 6000 Frankfurt Schaltung zur Einstellung der die Bildröhre steuernden Farbsignale in einem Farbfernsehempfänger
JPS547824A (en) * 1977-06-20 1979-01-20 Mitsubishi Electric Corp Video amplifying circuit
CA1089981A (en) * 1977-06-29 1980-11-18 Takao Tsuchiya Clamping circuit for color television signals
US4263622A (en) * 1979-01-30 1981-04-21 Rca Corporation Automatic kinescope biasing system
US4404593A (en) * 1981-08-27 1983-09-13 Rca Corporation Brightness control circuit
US4484228A (en) * 1982-10-14 1984-11-20 Rca Corporation Signal processing network for an automatic kinescope bias control system

Also Published As

Publication number Publication date
CA1219352A (en) 1987-03-17
JPH0356512B2 (ko) 1991-08-28
JPS60146591A (ja) 1985-08-02
KR850005207A (ko) 1985-08-21
DE3484128D1 (de) 1991-03-28
EP0146344A2 (en) 1985-06-26
EP0146344A3 (en) 1987-06-03
EP0146344B1 (en) 1991-02-20
US4549203A (en) 1985-10-22
HK24696A (en) 1996-02-16

Similar Documents

Publication Publication Date Title
US4197557A (en) Brightness control circuit employing a closed control loop
US3673320A (en) Television apparatus responsive to a transmitted color reference signal
US3711636A (en) Automatic contrast control circuit for a television receiver
US4516152A (en) Video signal processor with automatic kinescope white balance and beam current limiter control systems
US4599642A (en) Video signal processor with bias error compensation
US5206728A (en) Television system having an ultrablack video signal blanking level for an on-screen character display
RU2119270C1 (ru) Устройство для воспроизведения видеосигнала
GB1601305A (en) Average beam current limiter
GB2046055A (en) Stabilized automatic brightness control network in a video signal processing system including an automatic kinescope beam current limiter
FI76231B (fi) Videosignalbehandlingsanordning.
KR960004003B1 (ko) Dc 안정화 장치
CA1093203A (en) Chroma preference control for vir automatic operation
US4554578A (en) Error compensated control system in a video signal processor
US4489344A (en) Signal processing unit
US4183047A (en) Chroma level stabilizer
KR960004002B1 (ko) 칼라 텔레비젼 수상기의 직류 레벨 안정화 장치
EP0512332B1 (en) A television system having an ultrablack video signal blanking level for an on-screen character display
EP0146343B1 (en) Control system for luminance/chrominance signal processing circuits
USRE32209E (en) Television apparatus responsive to a transmitted color reference signal
US4206473A (en) VIR-Controlled color correction for color video signal receiving apparatus
CA1219353A (en) Video signal processor with bias error compensation
JPH074020B2 (ja) 色温度自動調整回路
JPS6255760B2 (ko)
JPH0584980B2 (ko)
JPH0793721B2 (ja) 映像増幅装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application
J2X1 Appeal (before the patent court)

Free format text: APPEAL AGAINST DECISION TO DECLINE REFUSAL

E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20010206

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee