KR950029966A - 디지탈신호 프로세서의 포메트/디포메트 장치 - Google Patents
디지탈신호 프로세서의 포메트/디포메트 장치 Download PDFInfo
- Publication number
- KR950029966A KR950029966A KR1019940008747A KR19940008747A KR950029966A KR 950029966 A KR950029966 A KR 950029966A KR 1019940008747 A KR1019940008747 A KR 1019940008747A KR 19940008747 A KR19940008747 A KR 19940008747A KR 950029966 A KR950029966 A KR 950029966A
- Authority
- KR
- South Korea
- Prior art keywords
- data
- format
- predetermined bits
- parallel
- digital signal
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F15/00—Digital computers in general; Data processing equipment in general
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F5/00—Methods or arrangements for data conversion without changing the order or content of the data handled
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Compression, Expansion, Code Conversion, And Decoders (AREA)
- Signal Processing For Digital Recording And Reproducing (AREA)
Abstract
본 발명은 디지탈 신호 프로세서의 포메트/디포메트 장치에 관한 것으로서, 이는 디지탈 데이타를 기록매체에 기록 또는 그 기록매체로부터 복원할시에 필요한 데이타의 압축 또는 신장시 데이타를 소정의 비트로 나열하고 나열된 데이타를 일정개씩 모아 전송하고자 하는 데이타에 삽입하여 포멧과 디포멧의 수행시에 연산시간 및 파워의 소모를 줄이도록 한 것이다.
이와같은 본 발명은 입력되는 일정 비트의 병렬 데이타를 소정 비트의 직렬 데이타로 변환하는 병렬/직렬 변환수단과, 상기 직렬변환된 소정 비트의 데이타를 저장하는 데이타 저장수단과, 상기 직렬 변환된 소정 비트 데이타를 일정 비트씩 묶어 전송하는 출력수단으로 이루어짐으로써 달성된다.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제4도는 본 발명 포멧시의 디지탈신호 프로세서의 상세도, 제5도는 본 발명 디포멧시 디지탈신호 프로세서의 상세도.
Claims (2)
- 입력되는 일정 비트의 병렬 데이타를 소정 비트의 직렬 데이타로 변환하는 병렬/직렬 변환수단과, 상기 직렬변환된 소정 비트의 데이타를 저장하는 데이타 저장수단과, 상기 직렬 변환된 소정 비트 데이타를 일정 비트씩 묶어 전송하는 출력수단으로 포함하여 된 디지탈신호 프로세서의 포메트/디포메트 장치.
- 제1항에 있어서, 압축된 데이타를 복원시 상기 압축되어 입력되는 직렬 데이타를 병렬 데이타로 변환하여 데이타 저장수단, 병렬/직렬 변환수단을 통해 데이타램에 저장하는 직렬/병렬 변환수단을 더 포함하여 구성된 디지탈 신호 프로세서의 포메트/디포메트 장치.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019940008747A KR0141767B1 (ko) | 1994-04-25 | 1994-04-25 | 디지탈신호 프로세서의 포메트/디포메트 장치 |
EP95400912A EP0679987A3 (en) | 1994-04-25 | 1995-04-24 | Digital data formatting/deformatting circuits |
US08/429,733 US5739778A (en) | 1994-04-25 | 1995-04-25 | Digital data formatting/deformatting circuits |
JP7101060A JP2552102B2 (ja) | 1994-04-25 | 1995-04-25 | ディジタルデータのフォーマッチング/ディフォーマッチング回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019940008747A KR0141767B1 (ko) | 1994-04-25 | 1994-04-25 | 디지탈신호 프로세서의 포메트/디포메트 장치 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR950029966A true KR950029966A (ko) | 1995-11-24 |
KR0141767B1 KR0141767B1 (ko) | 1998-07-01 |
Family
ID=19381691
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019940008747A KR0141767B1 (ko) | 1994-04-25 | 1994-04-25 | 디지탈신호 프로세서의 포메트/디포메트 장치 |
Country Status (4)
Country | Link |
---|---|
US (1) | US5739778A (ko) |
EP (1) | EP0679987A3 (ko) |
JP (1) | JP2552102B2 (ko) |
KR (1) | KR0141767B1 (ko) |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5854801A (en) * | 1995-09-06 | 1998-12-29 | Advantest Corp. | Pattern generation apparatus and method for SDRAM |
US20030167428A1 (en) * | 2001-04-13 | 2003-09-04 | Sun Microsystems, Inc | ROM based BIST memory address translation |
NZ549548A (en) * | 2006-08-31 | 2009-04-30 | Arc Innovations Ltd | Managing supply of a utility to a customer premises |
US20110119100A1 (en) * | 2009-10-20 | 2011-05-19 | Jan Matthias Ruhl | Method and System for Displaying Anomalies in Time Series Data |
US8583584B2 (en) | 2009-10-20 | 2013-11-12 | Google Inc. | Method and system for using web analytics data for detecting anomalies |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4376933A (en) * | 1979-02-22 | 1983-03-15 | Xerox Corporation | Circuit for compacting data |
US5210639A (en) * | 1983-12-30 | 1993-05-11 | Texas Instruments, Inc. | Dual-port memory with inhibited random access during transfer cycles with serial access |
US5341374A (en) * | 1991-03-01 | 1994-08-23 | Trilan Systems Corporation | Communication network integrating voice data and video with distributed call processing |
JP3247377B2 (ja) * | 1992-04-13 | 2002-01-15 | セイコーエプソン株式会社 | 高密度バッファメモリアーキテクチャ及び方法 |
EP0571683A1 (en) * | 1992-05-26 | 1993-12-01 | International Business Machines Corporation | High performance data re-alignment mechanism with multiple buffers in a memory access control device |
-
1994
- 1994-04-25 KR KR1019940008747A patent/KR0141767B1/ko not_active IP Right Cessation
-
1995
- 1995-04-24 EP EP95400912A patent/EP0679987A3/en not_active Withdrawn
- 1995-04-25 JP JP7101060A patent/JP2552102B2/ja not_active Expired - Fee Related
- 1995-04-25 US US08/429,733 patent/US5739778A/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP2552102B2 (ja) | 1996-11-06 |
JPH0844531A (ja) | 1996-02-16 |
KR0141767B1 (ko) | 1998-07-01 |
US5739778A (en) | 1998-04-14 |
EP0679987A3 (en) | 1995-12-20 |
EP0679987A2 (en) | 1995-11-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR950003967A (ko) | 표시정보변환장치 및 정보처리시스템 | |
EP0855657A3 (en) | Fast fourier transforming apparatus and method | |
HUP0101456A2 (hu) | Rendszer, valamint eljárás digitális adatok továbbítására és felvételére, valamint felvevőberendezés a rendszerhez | |
ES2131099T3 (es) | Aparato para la comunicacion de imagenes capaz de reproducir datos procedentes de un aparato de proceso de datos. | |
KR930015824A (ko) | 변환방식의 적응적 선택에 의한 변환부호화 및 복호화방법 | |
ATE303040T1 (de) | Faksimilegerät | |
GB9408583D0 (en) | Memory module, parity bit emulator, and associated method for parity bit emulation | |
KR950029966A (ko) | 디지탈신호 프로세서의 포메트/디포메트 장치 | |
JPS57173255A (en) | Facsimile transmitter | |
CA2153908A1 (en) | Compact Image Conversion System Operable at a High Speed | |
DE59909362D1 (de) | Vorrichtung zur implementierung von leistungs-steuerdaten in einem sendesignal | |
KR920701881A (ko) | Pc의 신호전송 제어방식 | |
EP0845779A3 (en) | Storage and transmission of one-bit data | |
JPS6418371A (en) | Facsimile equipment | |
KR960025214A (ko) | 데이타 압축방법 | |
JPS5713543A (en) | Data speed transducer | |
DE69709358D1 (de) | Kontextabhängige Datenkompression | |
EP0280523A3 (en) | Computer system conversion apparatus | |
KR960042393A (ko) | 범용 측정기와 처리 시스템간 인터페이스 장치 | |
KR890016854A (ko) | 텔레텍스트 수신회로 | |
KR950024493A (ko) | 송수신시 확대/축소가 가능한 팩시밀리 | |
JPS5634254A (en) | Privacy transmission system of run length encoded data | |
KR880013363A (ko) | 모사 전송기 데이타 송신장치 | |
JPS57100536A (en) | Data buffer device | |
JPS5586237A (en) | Bit rate conversion system |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20090105 Year of fee payment: 12 |
|
LAPS | Lapse due to unpaid annual fee |