KR950020140A - 내부 버스 중재기 - Google Patents
내부 버스 중재기 Download PDFInfo
- Publication number
- KR950020140A KR950020140A KR1019930026136A KR930026136A KR950020140A KR 950020140 A KR950020140 A KR 950020140A KR 1019930026136 A KR1019930026136 A KR 1019930026136A KR 930026136 A KR930026136 A KR 930026136A KR 950020140 A KR950020140 A KR 950020140A
- Authority
- KR
- South Korea
- Prior art keywords
- bus
- request
- central processing
- processing unit
- peripheral device
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/14—Handling requests for interconnection or transfer
- G06F13/20—Handling requests for interconnection or transfer for access to input/output bus
- G06F13/28—Handling requests for interconnection or transfer for access to input/output bus using burst mode transfer, e.g. direct memory access DMA, cycle steal
- G06F13/30—Handling requests for interconnection or transfer for access to input/output bus using burst mode transfer, e.g. direct memory access DMA, cycle steal with priority control
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/10—Program control for peripheral devices
- G06F13/12—Program control for peripheral devices using hardware independent of the central processor, e.g. channel or peripheral processor
- G06F13/124—Program control for peripheral devices using hardware independent of the central processor, e.g. channel or peripheral processor where hardware is a sequential transfer control unit, e.g. microprocessor, peripheral processor or state-machine
- G06F13/126—Program control for peripheral devices using hardware independent of the central processor, e.g. channel or peripheral processor where hardware is a sequential transfer control unit, e.g. microprocessor, peripheral processor or state-machine and has means for transferring I/O instructions and statuses between control unit and main processor
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Bus Control (AREA)
Abstract
본 발명은 중앙처리장치와 버스사용권을 요구할 수 있는 하나 이상의 주변장치가 있는 시스템에서 주변장치들간의 버스사용권 요구를 적절히 중재하는 내부 버스 중재기에 관한 것으로, 주변장치들로 부터 버스사용 요구를 받아 어느 주변장치 가 버스사용권을 요구했는지를 판별해내서 버스중재부로 전달해주는 기능을 수행하는 주변장치 관리부(10) ; 현재 버스사용 상태를 감시하면서 만일 다른 버스요구가 처리중에 있다면 수신된 버스요구를 현재 버스요구에 대한 처리가 끝날때까지 미루어주고 또 이들간에 버스사용 우선순위를 조절해주는 버스 중재부(20) ; 및 중앙처리장치로 주변장치를 대신해서 버스사용권을 요구하고 중앙처리장치로 부터 버스 허가를 받아 주변장치로 분배해주고 중앙처리장치로 부터 버스 허가를 받아 주변장치로 분배 해주고 중앙처리장치로 버스허가 확인신호를 전달해주는 기능을 수행하는 중앙처리장치 관리부(30)을 구비하여 이루어짐으로써 중앙처리장치에 관련된 주변장치의 성능개선을 통해 전체 시스템의 안정화 및 성능개선의 효과가 있다.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 내부 버스 중재기 블록도.
제2도는 주변장치 관리부 블록도.
제3도는 버스중배부 블록도.
Claims (1)
- 중앙처리장치와 버스 사용권을 요구할 수 있는 하나 이상의 주변장치가 있는 시스템에서 주변장치들간의 버스 사용권 요구를 적절히 중재하는 내부 버스 중재기(100)에 있어서, 주변장치들로부터 버스사용 요구를 받아 어느 주변장치가 버스사용권을 요구했는지를 판별해내서 버스 중재부로 전달해 주는 기능을 수행하는 주변장치 관리부(10); 현재 버스사용 상태를 감시하면서 만일 다른 버스요구가 처리중에 있다면 수신된 버스요구를 현재 버스요구에 대한 처리가 끝날때까지 미루어주고 또 이들간에 버스사용 우선순위를 조절해 주는 버스 중재부(20); 및 중앙처리장치로 주변장치를 대신해서 버스 사용권을 요구하고 중앙처리장치로부터 버스 허가를 받아 주변장치로 분배해주고 중앙처리장치로 버스허가 확인신호를 전달해주는 기능을 수행하는 중앙처리장치 관리부(30)를 구비하여 이루어지는 것을 특징으로 하는 내부 버스 중재기.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019930026136A KR950012498B1 (ko) | 1993-12-01 | 1993-12-01 | 내부 버스 중재기 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019930026136A KR950012498B1 (ko) | 1993-12-01 | 1993-12-01 | 내부 버스 중재기 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR950020140A true KR950020140A (ko) | 1995-07-24 |
KR950012498B1 KR950012498B1 (ko) | 1995-10-18 |
Family
ID=19369637
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019930026136A KR950012498B1 (ko) | 1993-12-01 | 1993-12-01 | 내부 버스 중재기 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR950012498B1 (ko) |
-
1993
- 1993-12-01 KR KR1019930026136A patent/KR950012498B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR950012498B1 (ko) | 1995-10-18 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
ATE148242T1 (de) | Priorisierung von mikroprozessoren in multiprozessorrechnersystemen | |
US6549961B1 (en) | Semaphore access in a multiprocessor system | |
DE69322248D1 (de) | Reservierung, die den normalen vorrang von mikroprozessoren in multiprozessorrechnersystemen annulliert | |
KR970029121A (ko) | 병렬처리 컴퓨터 시스템에서의 메모리 데이타경로 제어장치 | |
ATE326725T1 (de) | Bussteuerungssystem und -verfahren | |
AU1305199A (en) | System and method for providing speculative arbitration for transferring data | |
US6681281B1 (en) | System and method for implementing a multi-level interrupt scheme in a computer system | |
KR960024830A (ko) | 중앙 처리 장치의 버스 미사용시 전력 소모 방지 장치 및 그 방법 | |
EP0385487A3 (en) | Interrupt controller for multiprocessor systems | |
DE60042332D1 (de) | Mechanismus zur umordnung von transaktionen in rechnersystemen mit snoopbasierten cachespeicherkohärenz-protokollen | |
WO1998037472A3 (en) | Multiprocessor arrangement including bus arbitration scheme | |
KR930002958A (ko) | 프로세서간 통신을 위한 메모리 공유 장치 | |
EP0811924A3 (en) | Bus arbitration | |
KR950020140A (ko) | 내부 버스 중재기 | |
US20030167381A1 (en) | System and method for dynamic memory access management | |
KR940000976A (ko) | 다중 프로세서 시스템의 부팅방법 및 장치 | |
KR940018763A (ko) | 데이타 처리 장치에서 메모리로부터 다중 프로세서의 데이타전송 효율을 향상시키기 위한 방법 및 장치. | |
CA2145553A1 (en) | Multi-Processor System Including Priority Arbitrator for Arbitrating Request Issued from Processors | |
EP0924621A3 (en) | Computer system including bridge logic having a fair arbitration mechanism to support isochronous devices | |
KR960018926A (ko) | 비디오 코덱 프로세서간의 버스 중재 방법 및 장치 | |
KR980010798A (ko) | 다중 버스 시스템의 인터럽트 처리장치 | |
JP3274634B2 (ja) | リード制御装置 | |
KR940004926B1 (ko) | 버스 리퀘스트 방법 | |
JPS6280753A (ja) | バス制御方式 | |
KR970049656A (ko) | 주 전산기 시스템에서 공유 버스의 공평한 분배 장치 및 제어 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
N231 | Notification of change of applicant | ||
G160 | Decision to publish patent application | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20031001 Year of fee payment: 9 |
|
LAPS | Lapse due to unpaid annual fee |