KR950016271A - 비디오 피드백 부합 회로 및 그 방법 - Google Patents

비디오 피드백 부합 회로 및 그 방법 Download PDF

Info

Publication number
KR950016271A
KR950016271A KR1019940028128A KR19940028128A KR950016271A KR 950016271 A KR950016271 A KR 950016271A KR 1019940028128 A KR1019940028128 A KR 1019940028128A KR 19940028128 A KR19940028128 A KR 19940028128A KR 950016271 A KR950016271 A KR 950016271A
Authority
KR
South Korea
Prior art keywords
video signal
primary
video
signal
amplitude
Prior art date
Application number
KR1019940028128A
Other languages
English (en)
Inventor
호스테틀러 데이빗
이. 갤러 거 메리
Original Assignee
빈센트 비. 인그라시아
모토로라 인코포레이티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 빈센트 비. 인그라시아, 모토로라 인코포레이티드 filed Critical 빈센트 비. 인그라시아
Publication of KR950016271A publication Critical patent/KR950016271A/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/445Receiver circuitry for the reception of television signals according to analogue transmission standards for displaying additional information
    • H04N5/45Picture in picture, e.g. displaying simultaneously another television channel in a region of the screen
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/12Analogue/digital converters
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/66Digital/analogue converters
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/765Interface circuits between an apparatus for recording and another apparatus

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Theoretical Computer Science (AREA)
  • Studio Circuits (AREA)
  • Processing Of Color Television Signals (AREA)
  • Picture Signal Circuits (AREA)

Abstract

화상내 화상(PIP)처리 회로(10)는 이차 비디오 신호를 일차 비디오 신호에 삽입한다. 일차 및 이차 비디오 신호는 일차 비디오 부분 및 이차 비디오 부분을 갖는 결합 비디오 신호를 형성하는 PIP처리회로(10)에 의해 결합된다.
PIP처리회로(10)는 출력(9)으로부터 일차 비디오 부분 기준 신호의 위상, 진폭 및 블랭킹 레벨을 감지하기위한 피드백 부합 회로(21)를 포함한다. 일차 비디오 부분의 위상, 진폭 및 블랭킹 레벨은 이차 비디오 신호에대응하는 위상, 진폭및 블랙킹 레벨과 비교되며, 위상, 진폭 및 블랭킹 레벨의 어떠한 차도 일차 및 이차 비디오신호간의 차를 줄이도록 피드백 부합 회로(21)의 조절을 야기시킨다.

Description

비디오 피드백 부합 회로 및 그 방법
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명에 따라 피드백 부합 회로를 결합한 화상내 화상(PIP)처리 회로의 블럭도.
제2도는 수평 동기 펄스 및 기준 버스트를 설명하는 비디오 신호도.
제3도는 피드백 부합 회로의 블럭도.

Claims (3)

  1. 일차 비디오 부분과 이차 비디오 부분을 포함하는 결합 비디오 신호를 형성하도록, 일차 비디오 신호에 삽입되는 이차 비디오 신호를 상기 일차 비디오 신호에 부합하는 방법에 있어서, 일차 비디오 부분의 기준 신호의 위상, 진폭 및 블랭킹 레벨을 제공하기 위해 결합 비디오 신호의 일차 비디오 부분을 피드백하는 단계와, 상기 일차 비디오 부분 기준의 상기 위상, 진폭 및 블랭킹 레벨을 블랭킹 결합 비디오 신호의 이차 비디오 부분 기준 신호의 위상, 진폭및 블랙킹 레벨에 비교하는 단계, 및 상기 일차 비디오 부분 기준 신호의 상기 위상, 진폭 및 블랭킹 레벨에 부합하도록 이차 비디오 신호를 조절하는 단계를 구비하는, 이차 비디오 신호를 일차 비디오신호에 부합하는 방법.
  2. 일차 비디오 부분과 이차 비디오 부분을 갖는 결합 비디오 신호를 형성하도록, 일차 비디오 신호에 삽입되는 이차 비디오 신호를 상기 일차 비디오 신호에 부합하는 피드백 부합 회로에 있어서, 결합 비디오 신호에 응답하는A/D(아날로그/디지탈)변환기(64)와, 상기 A/D변화기(64)에 응답하여, 일차 비디오 부분의 기준 신호와 이차 비디오 부분의 기준신호의 위상, 진폭 및 블랙킹 레벨을 제공하는 디지탈 필터(66), 및 상기 디지탈 필터에 응답하여, 상기 일차 및 이차 비디오 부분 기준 신호들의 상기 위상, 진폭 및 블랙킹 레벨을 비교하는 제어회로(68)를 구비하는 피드백 부합 회로.
  3. 일차 비디오 신호에 대하여 부합된 이차 비디오 신호를 제공하기 위한 화상내 화상 회로(10)로서, 일차 및 이차 비디오 신호가 결합 비디오 신호를 형성하도록 결합되는 상기 화상내 화상 회로(10)에 있어서, 대체 비디오 신호에 응답하여, 대체 비디오 신호를 디지탈 포맷으로 변환하는 A/D(아날로그/디지탈)변환기(16)와, 상기 A/D변화기(16)에 응답하여, 상기 공급된 대체 비디오 신호를 처리하고 이차 비디오 신호를 제공하는 비디오 DSP(디지탈 신호 처리기)와, 데이타를 기억하기 위한 RAM(18)과, 상기 비디오DSP(17)및 제어 신호에 응답하여, 상기 RAM(18)을 상기 비디오 DSP(17)에 인터페이스하는 RAM인터페이스(19)와, 상기 RAM인터페이스(19)와 결합 비디오 신호의 일차 비디오 부분 및 이차 비디오 부분에 응답하여, 상기 일차 비디오 부분 기준 신호의 위상, 진폭 및 블랙킹 레벨에 대하여 부합하도록 이차 비디오 신호를 조절하는 피드백 부합 회로(21), 및 상기 피드백 부합 회로(21)에 응답하여, 상기 디지탈 포맷으로부터 아날로그 포맷으로 이차 비디오 신호를 변환하는 D/A(디지탈/아날로그)변환기(22)를 구비하는 화상내 화상 회로.
    ※ 참고사항: 최초출원 내용에 의하여 공개하는 것임.
KR1019940028128A 1993-11-08 1994-10-31 비디오 피드백 부합 회로 및 그 방법 KR950016271A (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US148455 1993-11-08
US08/148,455 US5396296A (en) 1993-11-08 1993-11-08 Video feedback matching circuit and method therefor

Publications (1)

Publication Number Publication Date
KR950016271A true KR950016271A (ko) 1995-06-17

Family

ID=22525853

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019940028128A KR950016271A (ko) 1993-11-08 1994-10-31 비디오 피드백 부합 회로 및 그 방법

Country Status (3)

Country Link
US (1) US5396296A (ko)
JP (1) JPH07255020A (ko)
KR (1) KR950016271A (ko)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6307597B1 (en) * 1996-03-07 2001-10-23 Thomson Licensing S.A. Apparatus for sampling and displaying an auxiliary image with a main image
US5907369A (en) * 1996-09-10 1999-05-25 Thomson Consumer Electronics, Inc. Television system for displaying main and auxiliary images with color error correction provisions
US5808659A (en) * 1997-02-10 1998-09-15 Lucent Technologies Inc. Device and method for centralized processing of picture-in-picture images
US6765624B1 (en) * 1997-04-01 2004-07-20 Hewlett-Packard Development Company, L.P. Simulated burst gate signal and video synchronization key for use in video decoding
JP2000124963A (ja) * 1998-10-19 2000-04-28 Alps Electric Co Ltd ベースバンド信号処理回路

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4682234A (en) * 1985-12-31 1987-07-21 North American Philips Consumer Electronics Corp. Video noise reduction in picture-in-picture television receiver
US4855812A (en) * 1986-12-18 1989-08-08 Hitachi, Ltd. Picture synthesizing apparatus with gain control system
US4821086A (en) * 1987-10-28 1989-04-11 Rca Licensing Corporation TV receiver having in-memory switching signal
US4992874A (en) * 1989-07-03 1991-02-12 Rca Licensing Corporation Method and apparatus for correcting timing errors as for a multi-picture display

Also Published As

Publication number Publication date
US5396296A (en) 1995-03-07
JPH07255020A (ja) 1995-10-03

Similar Documents

Publication Publication Date Title
MY118136A (en) Image quality correction circuit for video signals
US4924315A (en) Video signal processing system
GB2263374A (en) Television standards converter
JP2582307B2 (ja) ディジタル・アナログ変換器と共に使われるクランプ回路
US7196736B2 (en) Method of YC separation of YC separation filter
KR950016271A (ko) 비디오 피드백 부합 회로 및 그 방법
US4774580A (en) Video signal control apparatus
US5251018A (en) Color signal contour compensator for matching the rise times of color and luminance signals of a video signal to produce sharper images
EP0633690A2 (en) Dark level restoring circuit for television receiver
US4803407A (en) Digital horizontal-deflection circuit
EP0651565B1 (en) Circuit for compensating the drift of the level of the direct current of a video signal
MY118613A (en) Histogram operating unit for video signals.
WO1996038981A3 (en) Caption moving
US6441871B1 (en) Method for correcting amplitude of synchronizing signal of composite video signal and device therefor
KR970010396B1 (ko) 티브이의 자화면 화질 보상 회로
KR960008753B1 (en) On screen display circuit
KR0179844B1 (ko) 티브이의 화면 모서리 부분의 밝기 조정회로
EP0632664A3 (en) Chrominance signal processing circuit
KR960013303B1 (ko) 텔레비젼 수상기의 휘도신호 지연 제어회로
KR920015937A (ko) 화이트 밸런스 자동 조절회로 및 방법
EP0486012B1 (en) Image reduction processing apparatus
KR200246560Y1 (ko) 영상신호의 라인 더블러 장치
KR100464163B1 (ko) 모니터의 수직화면 보상 회로
KR970008090B1 (ko) 비표준 동기신호 자동보정장치
KR100233712B1 (ko) 텔레비젼에서 수평주기 지연신호 보상회로

Legal Events

Date Code Title Description
WITN Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid