Claims (4)
입력 영상신호(f)를 지연시켜 보간할 화소의 이전 라인의 신호(a,b,c)와 다음 라인의 신호(d,e,f)로 출력하는 신호 검출부 (1)와, 이 신호 검출부 (1)의 출력 (a, b, c) (d, e, f)를 연산하여 각각의 차신호(Dad) (Dae) (Daf) (Dbd) (Dbe) (Dbf) (Dcd) (Dce) (Dcf)를 발생시키는 차신호 발생부(2)와, 이차신호 발생부(2)의 출력(Dad) (Dae) (Daf) (Dbd) (Dbe) (Ddf) (Dcd) (Dce) (Dcf)을 절대값을 취한 후 문터값(TH)과 비교하여 2진코드신호로 변환하고 이 2진코드신호에 따라 선택신호 (S1,S2) (S3,S4)를 출력하는 제어신호 발생부(3)와, 이 제어신호 발생부(3)의 출력(S1,S2) (S3,S4)에 따라 상기 신호 검출부(1)의 출력(a,b,c) (d,e,f)중 하나씩의 화소를 선택하는 멀티플렉서 (4) (5)와, 이 멀티플렉서 (4) (5)의 출력을 합산하는 가산기 (6)와, 이 가산기 (6)의 출력을 1/2증폭하여 화소의 보간값(p)으로 출력하는 증폭기(7)로 구성함을 특징으로 하는 경계 방향 검출기를 이용한 주사선 보간장치.A signal detector 1 for delaying the input video signal f and outputting the signals a, b, c of the previous line of the pixel to be interpolated and the signals d, e, f of the next line, and this signal detector ( Calculate the difference signal (Dad) (Dae) (Daf) (Dbd) (Dbe) (Dbf) (Dcd) (Dce) by calculating the output (a, b, c) (d, e, f) of 1) Dcf) to generate the difference signal generator 2 and the output of the secondary signal generator (Dad) (Dae) (Daf) (Dbd) (Dbe) (Ddf) (Dcd) (Dce) (Dcf) Takes an absolute value, compares it with the Munter value (TH), converts it into a binary code signal, and outputs a selection signal (S1, S2) (S3, S4) according to the binary code signal (3). And pixels of one of the outputs (a, b, c) (d, e, f) of the signal detector (1) in accordance with the outputs (S1, S2) (S3, S4) of the control signal generator (3). A multiplexer (4) (5), which selects?, An adder (6) that adds up the outputs of the multiplexer (4) (5), and an output of the adder (6) is amplified by half and the interpolation value (p) of the pixel With amplifier (7) outputting A scanning line interpolation apparatus using a boundary detector, characterized in that the configuration.
제1항에 있어서, 신호 검출부(1)는 입력 영상신호(f)를 라인지연시키는 라인 지연소자(11)와, 이 라인 지연 소자(11)의 출력(c)을 순차 샘플 지연시켜 지연신호(b) (a)를 각기 출력하는 샘플 지연소자(12) (13)와. 상기 입력 영상신호 (f)를 순차 샘플 지연시켜 지연신호 (e) (d)를 각기 출력하는 샘플 지연소자 (14) (15)로 구성함을 특징으로 하는 경계 방향 검출기를 이용한 주사선 보간 장치.2. The signal detection unit (1) according to claim 1, wherein the signal detection unit (1) sequentially delays the line delay element (11) for delaying the input video signal (f) and the output (c) of the line delay element (11) to sequentially delay the delay signal ( b) Sample delay elements 12 and 13 for respectively outputting (a). And a sample delay element (14) (15) for outputting delay signals (e) and (d), respectively, by sequentially sampling the input image signal (f).
제1항에 있어서, 차신호 발생부(2)는 입력 영상신호(f)와 신호 검출부(1)의 출력(a,b,c) (d,,e,f)를 입력받아 감산함에 따라 각 신호의 차신호 (Dad) (Dae) (Daf) (Dbd) (Dbe) (Dbf) (Dcd) (Dce) (Dcf)를 각기 제어신호 발생부(3)에 출력하는 감산기(21-29)로 구성함을 특징으로하는 경계 방향 검출기를 이용한 주사선 보간 장치.The method of claim 1, wherein the difference signal generator 2 receives and subtracts an input video signal f and an output (a, b, c) (d, e, f) of the signal detector 1. Signal difference signal (Dad) (Dae) (Daf) (Dbd) (Dbe) (Dbf) (Dcd) (Dce) (Dcf) to subtractor (21-29) respectively outputting to control signal generator (3) A scanning line interpolation apparatus using a boundary detector, characterized in that the configuration.
제1항에 있어서, 제어신호 검출부(3)는 차신호 발생부(2)의 출력(Dad) (Dae) (Daf) (Dbd) (Dbe) (Dcd) (Dce) (Dcf)을 절대값을 취한 후 문틱값(TH)과 비교하여 2진코드신호를 출력하는 신호연산 비교부(31)와, 이 신호연산 비교부(31)의 출력인 2진코드신호에 따라 선택신호(S1,S2) (S3,S4)를 멀티플렉서(4) (5)에 출력하는 모드 발생부(32)로 구성함을 특징으로하는 경계 방향 검출기를 이용한 주사선 보간 장치.2. The control signal detector (3) according to claim 1, wherein the control signal detector (3) sets the output (Dad) (Dae) (Daf) (Dbd) (Dbe) (Dcd) (Dce) (Dcf) of the difference signal generator (2) to an absolute value. And a selection signal (S1, S2) according to the binary signal signal output from the signal operation comparing unit 31 and the signal operation comparing unit 31 which outputs a binary code signal by comparing with the Muntic value TH. And a mode generator (32) for outputting (S3, S4) to the multiplexer (4) (5).
※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.※ Note: The disclosure is based on the initial application.