KR950007719Y1 - L/l, b/g signal auto changing circuit - Google Patents

L/l, b/g signal auto changing circuit Download PDF

Info

Publication number
KR950007719Y1
KR950007719Y1 KR2019910014353U KR910014353U KR950007719Y1 KR 950007719 Y1 KR950007719 Y1 KR 950007719Y1 KR 2019910014353 U KR2019910014353 U KR 2019910014353U KR 910014353 U KR910014353 U KR 910014353U KR 950007719 Y1 KR950007719 Y1 KR 950007719Y1
Authority
KR
South Korea
Prior art keywords
transistor
inverter
output
collector
signal
Prior art date
Application number
KR2019910014353U
Other languages
Korean (ko)
Other versions
KR930007763U (en
Inventor
김창수
Original Assignee
대우전자 주식회사
배순훈
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 대우전자 주식회사, 배순훈 filed Critical 대우전자 주식회사
Priority to KR2019910014353U priority Critical patent/KR950007719Y1/en
Publication of KR930007763U publication Critical patent/KR930007763U/en
Application granted granted Critical
Publication of KR950007719Y1 publication Critical patent/KR950007719Y1/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/46Receiver circuitry for the reception of television signals according to analogue transmission standards for receiving on more than one standard at will
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/51Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
    • H03K17/56Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices
    • H03K17/60Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being bipolar transistors
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/20Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits characterised by logic function, e.g. AND, OR, NOR, NOT circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Television Receiver Circuits (AREA)

Abstract

내용 없음.No content.

Description

TV의 L/L, B/G 자동 절환회로L / L, B / G automatic switching circuit of TV

제1a도는 L/L형 영상신호의 파형도, 제1b도는 B/G형 영상신호의 파형도.FIG. 1A is a waveform diagram of an L / L type video signal, and FIG. 1B is a waveform diagram of a B / G type video signal.

제2도는 본 고안의 구성을 보인 개략도.2 is a schematic view showing the configuration of the present invention.

제3도는 본 고안의 구체적인 실시예를 보인 회로도.3 is a circuit diagram showing a specific embodiment of the present invention.

* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings

1 : 부동기 신호검출부 2 : AFC 펄스 출력단자1: Float signal detector 2: AFC pulse output terminal

3 : 앤드게이트 4 : 반전기3: AND gate 4: inverter

5 : 스위칭 및 반전기 6 : 반전기능부5: Switching and Inverter 6: Inverting Function

7 : 비반전기능부 5c : 제어단자7: non-inverting function 5c: control terminal

C1, C2, C3: 콘덴서 Q1, Q2, Q3, Q4, Q8, Q9, Q11: 트랜지스터C 1 , C 2 , C 3 : Capacitor Q 1 , Q 2 , Q 3 , Q 4 , Q 8 , Q 9 , Q 11 : Transistor

out : 출력단자out: Output terminal

본 고안은 유럽에서 영상신호의 위상에 따라 구분되고 있는 L/L과 B/G신호를 일체의 조작없이 수신할 수 있도록 하는 TV의 L/L, B/G 자동절환 회로에 관한 것이다.The present invention relates to an L / L and B / G automatic switching circuit of a TV capable of receiving L / L and B / G signals which are classified according to the phase of a video signal in Europe without any manipulation.

종래에는 유럽형 TV에서 영상신호가 L/L인 경우와 B/G인 경우 이에 해당되는 키 버튼을 조작하거나 리모콘키를 눌러서 내부회로가 강제로 절환되도록 함으로써 영상신호를 수신하여 화상을 얻도록 하였던 것이다.In the related art, when a video signal is L / L and B / G in a European TV, an internal circuit is forcibly switched by manipulating a key button or pressing a remote controller key to obtain an image by receiving a video signal. .

그러므로, 시청자는 전원스위치, 볼륨, 선국 채널을 위한 키버튼이나 리모콘 키를 조작하는 외에 L/L, B/G 선택을 위한 키버튼이나 리모콘 조작을 실시하여야 하는 번거로움이 있는 것이다.Therefore, in addition to operating the power button, the volume button, the key button for the tuning channel, or the remote control key, the viewer has to perform the key button or the remote control for L / L and B / G selection.

본 고안은 이러한 번거로움을 해소함으로써 TV의 고품질화에 기여할 수 있도록 함을 목적으로 하는 것이며 이를 위하여 본 고안은 입력되는 영상신호를 부(Neagtive)동기신호 검출부에 입력시켜, 부동기 신호가 검출되는 경우에는 이를 반전시키고 AFC펄스와 함께 앤드게이트에 넣어 출력을 얻으며, 이를 반전시켜 스위칭 및 반전기를 제어함으로써 항상 일정위상의 영상신호로 출력될 수 있도록 한 것으로 이를 첨부된 도면에 따라 상세히 설명하면 다음과 같다.The present invention aims at contributing to the high quality of TVs by eliminating these inconveniences. To this end, the present invention inputs an input video signal to a negative synchronous signal detection unit and detects a floating signal. Inverts this and puts it in the AND gate together with the AFC pulse to obtain the output, and inverts it so that it can always be output as a constant phase video signal by controlling the switching and inverter. .

제2도에 본 고안의 개략적인 구성을 보였다.2 shows a schematic configuration of the present invention.

이에서는 영상신호가 입력되는 부동기 신호검출(1)의 출력이 AFC펄스 출력단자(2)와 함께 앤드게이트(3)에 연결되어 있으며, 그 출력은 반전기(4)를 거쳐 스위칭 및 반전기(5)의 제어단자(5c)에 접속되고, 영상신호가 입력되는 스위칭 및 반전기(5)에는 반전기능부(6) 및 비반전기능부(7)가 내장되어 있으며, 이들의 출력은 공히 출력단자(out)에 연결되어 있는 것이다.In this case, the output of the floating signal detection (1) into which the video signal is input is connected to the AND gate (3) together with the AFC pulse output terminal (2), and the output is switched and inverted through the inverter (4). The switching and inverter 5, which is connected to the control terminal 5c of (5) and to which a video signal is input, has a built-in inverting function part 6 and a non-inverting function part 7, and their outputs are both. It is connected to the output terminal (out).

이러한 본 고안에서는 영상신호가 입력되면 이는 부동기 신호검출부(1)에 의하여 동기 신호가 있는 B/G신호인 경우 이를 검출하여 TV작동중 항시 발생하는 AFC펄스 출력단자(2)의 신호와 함께 앤드게이트(3)에 하이레벨로써 인가되는 것이므로 반전기(4)에서 반전되어 로우레벨로써 스위칭 및 반전기(5)의 제어단자(5c)에 인가되는 것이다.In the present invention, when an image signal is inputted, this is detected by the floating signal detector 1 when the B / G signal with a synchronization signal is detected and the AFC pulse output terminal 2 is generated at all times during TV operation. Since it is applied to the gate 3 as a high level, it is inverted in the inverter 4 and applied to the control terminal 5c of the switching and the inverter 5 as a low level.

그러므로 스위칭 및 반전기(5)는 영상신호가 비반전기능부(7)를 통과하여 출력단자(out)로 출력되도록 함으로써 출력단자(out)에는 정위상으로 된 영상신호가 출력되는 것이고, 이는 증폭 처리되어 정상 화면을 제공할 수 있게 되는 것이다.Therefore, the switching and inverter 5 causes the video signal to pass through the non-inverting function unit 7 to be output to the output terminal out, so that the video signal having a positive phase is output to the output terminal out, which is amplified. It can be processed to provide a normal screen.

아울러 부동기 신호검출부(1)에 입력되는 신호가 L/L신호인 경우에는 부의 동기신호가 전혀 없게 되어 그 출력이 로우레벨이 되고 이는 앤드게이트(3)에 인가되어 앤드게이트(3)는 로우레벨 출력을 내게되며 반전기(4)에서 반전되어 하이레벨로써 스위칭 및 반전기(5)의 제어단자(5c)에 인가되고 그러므로 입력되는 L/L신호는 반전기능부(6)를 통과하면서 위상 반전되어 정위상으로 된 영상신호로써 출력되는 것이어서 이 역시 증폭처리 된 후 B/G신호와 마찬가지로 정상 화면을 제공할 수 있게 되는 것이다.In addition, when the signal input to the floating signal detection unit 1 is an L / L signal, there is no negative synchronization signal at all, and its output is at a low level, which is applied to the AND gate 3 so that the AND gate 3 is low. A level output is output and is inverted in the inverter 4 and applied as a high level to the control terminal 5c of the switching and inverter 5, and thus the inputted L / L signal passes through the inverting function section 6 and is in phase. It is inverted and output as a normal phase video signal, which is also amplified and can provide a normal picture like a B / G signal.

이러한 본 고안의 구체적인 실시예를 제3도로 도시하였으며, 이는 콘덴서(C2)와 직렬 접속된 콘덴서(C1) 및 저항(R2)을 병렬 접속한 후 콘덴서(C1)의 일측을 저항(R1)를 통하여 접지시키고 아울러 영상신호가 인가되게 하며 콘덴서(C2)의 타측에 저항(R3),(R4)과 트랜지스터(Q1)의 베이스가 연결되도록 하여 부동기 신호검출부(1)를 구성하였으며, 트랜지스터(Q3),(Q2)를 전원(B+)과 접지에 직렬 접속하고 두 베이스가 AFC 펄스 출력단자(2) 및 부동기 신호검출부(1)와 접속되도록 하되 콘덴서(C3)가 접속된 트랜지스터(Q4)의 베이스를 트랜지스터(Q3)의 콜렉터에 접속하고 트랜지스터(Q4)의 콜렉터를 반전기(4)인 트랜지스터(Q5)의 베이스에 연결하여 DC 변환기능을 갖는 앤드게이트(3)를 구성하며, 트랜지스터(Q8)의 베이스에 영상신호가 인가되도록 하고 그 콜렉터를 에미터가 출력단자(out)와 연결된 트랜지스터(Q11)의 베이스와 연결하며, 트랜지스터(Q8)의 콜렉터는 트랜지스터(Q10)의 베이스 및 반전기(4)의 출력이 인가되는 제어단자(5c)에 접속하고 트랜지스터(Q10)의 콜렉터는 영상 신호가 베이스에 인가되는 트랜지스터(Q9)의 콜렉터와 연결하며 트랜지스터(Q9),(Q11)의 에미터가 공통 접속되도록 하여서 된 스위칭 및 반전기(5)를 구성하여서 된 것이다.The specific embodiment of the present invention is shown in FIG. 3, which is connected in series with the capacitor C 1 and the resistor R 2 connected in series with the capacitor C 2 , and then one side of the capacitor C 1 is connected to the resistor C 1 . The grounded through R 1 ), the image signal is applied, and the base of the resistors R 3 , R 4 , and the transistor Q 1 is connected to the other side of the capacitor C 2 . ), The transistors (Q 3 ) and (Q 2 ) are connected in series with the power supply (B + ) and ground, and the two bases are connected with the AFC pulse output terminal (2) and the floating signal detection unit (1). Connect the base of transistor Q 4 to which C 3 is connected to the collector of transistor Q 3 , and connect the collector of transistor Q 4 to the base of transistor Q 5 , which is an inverter 4, to connect DC. constitute the aND gate (3) having a conversion function, that is an image signal to the base of the transistor (Q 8) And applied to the base and the output of the inverter (4) of the collector, the emitter is connected to the base of the output transistor (Q 11) connected to the (out) and the transistor (Q 8) the collector transistor (Q 10) of the Is connected to the control terminal 5c, and the collector of transistor Q 10 is connected to the collector of transistor Q 9 to which an image signal is applied to the base, and the emitters of transistors Q 9 and Q 11 are commonly connected. It is intended to configure the switching and inverter (5).

이와 같이 된 본 고안은 L/L모드인 영상신호가 인가되면 이는 제1a도로 보인 파형으로 입력되는 것이므로 부의 동기신호가 전혀 없어서 트랜지스터(Q1)의 베이스 전위는 계속 높은 레벨상태로 되어 트랜지스터(Q1)는 턴 오프되고 그러므로 트랜지스터(Q2)역시 턴 오프되므로 트랜지스트(Q4)의 베이스에 AFC 펄스 출력단자(2)의 상태에 무관하게 하이레벨 전압이 인가되어 트랜지스터(Q4)는 턴오프되고 그 결과 트랜지스터(Q5) 역시 턴오프되어 반전기(4)로서의 출력은 하이레벨이 되는 것이다.According to the present invention as described above, when an image signal in L / L mode is applied, it is inputted as a waveform shown in FIG. 1a. Therefore, there is no negative synchronization signal, so that the base potential of transistor Q 1 is kept at a high level so that transistor Q 1) is turned on and off, therefore the transistor (Q 2) also turned off since the transient high level voltage regardless of the status of the base of the registry (Q 4), AFC pulse output terminal (2) is applied to the transistor (Q 4) is turned on It turns off and as a result transistor Q 5 is also turned off so that the output to inverter 4 becomes high level.

그러므로 스위칭 및 반전기(5)의 제어단자(5c)에는 하이레벨신호가 입력되어 트랜지스터(Q10)을 턴온시키고 그 결과 트랜지스터(Q9)의 콜렉터 전압이 매우 저하되어 턴 오프 상태가 되며, 한편 트랜지스터(Q8)의 콜렉터에는 하이레벨 전압이 공급되므로 트랜지스터(Q8)가 작동되어 트랜지스터(Q11)의 베이스에는 반전 증폭된 영상신호가 인가되고 그 결과 트랜지스터(Q1)의 에미터에는 반전증폭된 정의 영상신호가 출력되면서 출력단자(out)를 거쳐 재차 증폭 처리됨으로써 정상적인 화면을 제공할 수 있게 되는 것이다.Therefore, a high level signal is inputted to the control terminal 5c of the switching and inverter 5 to turn on the transistor Q 10 , and as a result, the collector voltage of the transistor Q 9 becomes very low to turn off. Since the high level voltage is supplied to the collector of the transistor Q 8 , the transistor Q 8 is operated to apply an inverted and amplified image signal to the base of the transistor Q 11 , and as a result, to the emitter of the transistor Q 1 . As the amplified positive image signal is output, the amplification process is performed again through an output terminal (out) to provide a normal screen.

아울러 영상신호로써 B/G모드인 영상신호가 인가되면 이는 제1b도에서와 같은 파형으로 된 것이므로 부의 동기 신호가 있게 되며, 이는 콘덴서(C1),(C2)를 거치면서 트랜지스터(Q1)의 베이스에 인가되어 트랜지스터(Q1)의 베이스 전위를 저하시키는 것이어서 트랜지스터(Q1)가 간헐적으로 턴 온되고 그 결과 트랜지스터(Q2)가 턴 온되는 것이며 이와 동시에 AFC 펄스 출력단자(2)의 출력으로 트랜지스터(Q3) 역시 턴 온되어 트랜지스터(Q4)의 베이스 전위가 낮게 된다.In addition, when an image signal in B / G mode is applied as the image signal, since the waveform is the same as that of FIG. 1b, there is a negative synchronization signal, which is passed through the capacitors C 1 and C 2 and the transistor Q 1. ) of geotyieoseo which is applied to the base lower the base potential of the transistor (Q 1) and the transistor (Q 1) intermittently turned on and as a result the transistor (Q 2) that will be turned on at the same time AFC pulse output terminal (2) At the output of transistor Q 3 is also turned on, resulting in a low base potential of transistor Q 4 .

그 결과 트랜지스터(Q4)는 턴 온되면서 콜렉터의 전위를 하이레벨 상태로 하므로 번전기(4)의 트랜지스터(Q5)에 의하여 반전되어 제어단자(5c)에 인가되는 것이다.As a result, since the transistor Q 4 is turned on and the potential of the collector is in the high level state, the transistor Q 4 is inverted by the transistor Q 5 of the current collector 4 and applied to the control terminal 5c.

이와 같이 하여 제어단자(5c)에 인가된 로우레벨 신호는 트랜지스터(Q10)의 베이스에 가하여져 트랜지스터(Q10)를 턴 오프 시키고 그 결과 트랜지스터(Q8)의 콜렉터에는 전원(B+)이 정상적으로 인가되어 정상적인 증폭작동으로 B/G 영상신호를 증폭한 후 출력단자(out)로 출력시키게 되는 것이다.In this way, a low-level signal applied to the control terminal (5c) is turned by applying to the base of the transistor (Q 10) transistor (Q 10) and a turn-off the collector of the resulting transistor (Q 8), the power (B +) is It is normally applied to amplify B / G video signal through normal amplification operation and then output to the output terminal (out).

이와 동시에 로우레벨 신호는 트랜지스터(Q8)의 콜렉터에 인가되어 트랜지스터(Q8)를 작동 불능 상태로 하므로 위상 반전 증폭 기능이 상실되는 것이다.At the same time, a low level signal will be that the phase-inverting amplifier malfunctions because the transistor (Q 8) is applied to the collector of the transistor (Q 8) to the inoperative state.

따라서 출력단자(out)로 출력된 B/G영상신호는 증폭 및 처리 후 정상 화면으로 재생될 수 있는 것이다.Therefore, the B / G video signal output to the output terminal (out) can be reproduced to the normal screen after amplification and processing.

본 고안은 제3도로 보인 구체적인 실시예외에도 본원의 요지를 벗어나지 않는 범위에서 다양한 형태로 변형실시할 수 있음은 물론이다.The present invention can be modified in various forms within the scope not departing from the gist of the present application in addition to the specific embodiment shown in FIG.

이와 같이 하여 본 고안은 현재 유럽 지역세어 혼용되고 있는 L/L 모드와 B/G 모드의 영상신호를 수신하기 위하여 일체의 키버튼이나 리모콘를 조작할 필요가 전혀없게 되어 사용이 편리하게 되므로 TV 품질 고급화에 기여하게 되는 유용한 고안이다.In this way, the present invention eliminates the need to operate any key button or remote control to receive the video signals of L / L mode and B / G mode, which are currently used in the European market, so that it is convenient to use, thus enhancing TV quality. It is a useful design that contributes to.

Claims (2)

AFC펄스 출력단자(2)와 부동기 신호검출부(1)의 출력을 앤드게이트(3) 입력에 접속하고 그 출력이 반전기(4)를 거쳐 스위칭 및 반전기(5c)의 제어단자(5c)에 연결되도록 하며, 스위칭 및 반전기(5)는 입력되는 영상신호의 위상을 반전증폭 출력시키는 반전기능부(6) 및 단순 증폭시키는 비반전기능부(7)로 구성되며, 이들의 출력을 출력단자(out)에 공통접속하여서 됨을 특징으로 하는 TV의 L/L, B/G 자동절환 회로.The output of the AFC pulse output terminal 2 and the floating signal detection unit 1 are connected to the input of the AND gate 3, and the output thereof is passed through the inverter 4 and the control terminal 5c of the switching and inverter 5c. The switching and inverter 5 is composed of an inverting function 6 for inverting and amplifying the phase of an input video signal and a non-inverting function 7 for simply amplifying and outputting their outputs. The L / L and B / G automatic switching circuits of a TV, characterized in that they are commonly connected to a terminal (out). 제1항에 있어서, 콘덴서(C1),(C2) 그리고 저항(R2),(R1)을 직병렬로 영상입력측과 트랜지스터(Q1)의 베이스에 접속하는 부동기신호 검출부(1)를 구성하고, AFC 펄스 출력단자(2) 및 부동기 신호검출부(1) 출력인 트랜지스터(Q1)의 콜렉터를 트랜지스터(Q3),(Q2)의 베이스에 연결하며, 트랜지스터(Q4)의 콜렉터를 콘덴서(C3)가 접속된 트랜지스터(Q4)의 베이스에 접속하고 트랜지스터(Q4)의 콜렉터가 반전기(4)에 연결되도록 한 앤드게이트를 구성하며, 반전기(4)의 출력에 따라 선택적으로 작동되는 반전기능부(6)로서의 트랜지스터(Q8),(Q11)나 비반전 기능부(7)로서의 트랜지스터(Q9)에 의하여 영상신호의 위상을 반전시킬 수 있도록 된 스위칭 및 반전기(5)를 구성함을 특징으로 하는 TV의 L/L, B/G자동 절환회로.2. The floating signal detection unit (1) according to claim 1, wherein the capacitor (C 1 ), (C 2 ) and the resistors (R 2 ), (R 1 ) are connected in series and in parallel with the image input side and the base of the transistor (Q 1 ). ), The collector of transistor Q 1 , which is the output of AFC pulse output terminal 2 and the floating signal detection unit 1, is connected to the bases of transistors Q 3 and Q 2 , and transistor Q 4 ) the collector capacitor (C 3) is connected to the base of the connection transistor (Q 4) and the collector of the transistor (Q 4) constitutes an aND gate to be connected to the inverter 4, and the inverter 4 of the The phase of the video signal can be reversed by the transistors Q 8 and Q 11 as the inverting function unit 6 and the transistor Q 9 as the non-inverting function unit 7 which are selectively operated according to the output of? L / L, B / G automatic switching circuit of the TV, characterized in that the configured switching and inverter (5).
KR2019910014353U 1991-09-04 1991-09-04 L/l, b/g signal auto changing circuit KR950007719Y1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019910014353U KR950007719Y1 (en) 1991-09-04 1991-09-04 L/l, b/g signal auto changing circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019910014353U KR950007719Y1 (en) 1991-09-04 1991-09-04 L/l, b/g signal auto changing circuit

Publications (2)

Publication Number Publication Date
KR930007763U KR930007763U (en) 1993-04-26
KR950007719Y1 true KR950007719Y1 (en) 1995-09-20

Family

ID=19318815

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019910014353U KR950007719Y1 (en) 1991-09-04 1991-09-04 L/l, b/g signal auto changing circuit

Country Status (1)

Country Link
KR (1) KR950007719Y1 (en)

Also Published As

Publication number Publication date
KR930007763U (en) 1993-04-26

Similar Documents

Publication Publication Date Title
US3740456A (en) Electronic signal processing circuit
US5255094A (en) Muting circuit for eliminating transient signals generated due to power supply turn-on and turn-off
KR950007719Y1 (en) L/l, b/g signal auto changing circuit
US3070656A (en) Video amplifier
KR920004942Y1 (en) Auto sharpness circuit
JPS6156916B2 (en)
US4530005A (en) AFC circuit for television tuner
KR930010482B1 (en) Automatic switching device of line and tuner mode of tv
KR910005231Y1 (en) Level control circuit
KR910000104Y1 (en) Switching circuit for tv and a/v
KR890003891Y1 (en) Muting circuit of audio signals
US3541454A (en) Automatic gain control for hybrid receiver
KR920000867Y1 (en) Picture-in-picture automatic mute circuit
KR890008438Y1 (en) A switchover apparatus of tunning signal
KR960004721Y1 (en) Auto tv/av mode exchanging circuit
KR960009908Y1 (en) Recording control circuit
JPS6049373B2 (en) Malfunction prevention device for television receivers
KR0136348B1 (en) Input signal selecting circuit of a monitor
KR860002167Y1 (en) Tv/audio signal swiching circuit
KR960000821Y1 (en) Rf auto-switching circuit of audio/video switching mode
KR0164527B1 (en) Circuit for controlling input-polarity of synchronization signals
KR960010672Y1 (en) Video system channel automatic search circuit by automatic gain control
JPH0138993Y2 (en)
KR960009708Y1 (en) Auto-switching circuit of tv/video mode
KR910001429Y1 (en) Scanning-scope control circuit of tuner

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 19990831

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee