KR950004106A - Recording circuit for magnetic recording device - Google Patents

Recording circuit for magnetic recording device Download PDF

Info

Publication number
KR950004106A
KR950004106A KR1019940017736A KR19940017736A KR950004106A KR 950004106 A KR950004106 A KR 950004106A KR 1019940017736 A KR1019940017736 A KR 1019940017736A KR 19940017736 A KR19940017736 A KR 19940017736A KR 950004106 A KR950004106 A KR 950004106A
Authority
KR
South Korea
Prior art keywords
circuit
recording
voltage control
base voltage
control circuit
Prior art date
Application number
KR1019940017736A
Other languages
Korean (ko)
Inventor
미쯔또시 스가와라
Original Assignee
세끼모또 다다히로
니뽄 덴끼 가부시끼가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 세끼모또 다다히로, 니뽄 덴끼 가부시끼가이샤 filed Critical 세끼모또 다다히로
Publication of KR950004106A publication Critical patent/KR950004106A/en

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B5/00Recording by magnetisation or demagnetisation of a record carrier; Reproducing by magnetic means; Record carriers therefor
    • G11B5/02Recording, reproducing, or erasing methods; Read, write or erase circuits therefor
    • G11B5/09Digital recording

Landscapes

  • Digital Magnetic Recording (AREA)

Abstract

ECL 회로를 사용하지 않고 자기 기록 헤드를 구동하는 기록회로, 이 기록 헤드는 입력된 쓰기 데이타 신호를 NRZ 신호로 변환시키는 CMOS T형 플립-플롭 회로와, 자기 헤드중 하나를 선택하는 디코더 회로와, 플립-플롭 회로의 출력측에 제공된 베이스 전압 제어 회로와, 자기 헤드를 실질적으로 구동하는 헤드 구동기 회로를 구비한다. 구동기 회로는 자기 헤드에 각각 접속된 차동 트랜지스터 쌍으로 구성된다. 베이스 전압 제어 회로는 소정 전압을 출력하도록 선택된 출력 단자중의 하나를 구비하며, 차동 트랜지스터 쌍의 각각의 베이스는 일대일 대응 관계로 베이스 전압 제어 회로의 출력 단자중의 하나에 접속되어 있다.A recording circuit for driving a magnetic recording head without using an ECL circuit, the recording head comprising a CMOS T-type flip-flop circuit for converting an input write data signal into an NRZ signal, a decoder circuit for selecting one of the magnetic heads, A base voltage control circuit provided on the output side of the flip-flop circuit, and a head driver circuit for substantially driving the magnetic head. The driver circuit consists of a pair of differential transistors each connected to a magnetic head. The base voltage control circuit has one of the output terminals selected to output a predetermined voltage, and each base of the differential transistor pair is connected to one of the output terminals of the base voltage control circuit in a one-to-one correspondence.

Description

자기 기록 장치용 기록 회로Recording circuit for magnetic recording device

본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음Since this is an open matter, no full text was included.

제4도는 본 발명의 재1실시예의 기록 회로의 구성을 나타낸 블럭도.4 is a block diagram showing the structure of a write circuit of Example 1 of the present invention.

Claims (12)

자기 기록 장치에 사용되며 입력 쓰기 데이타 신호에 응답하여 자기 기록 헤드를 구동시키는 자기 기록 헤드에 접속되어 있으며 상기 자기 기록 헤드는 중심 탭을 포함하는 기록 회로에 있어서, 전류를 중심탭에 공급하는 전력원과, 상기 전류로 상기 자기 기록 헤드를 구동시키는 차동 트랜지스터와, 상기 쓰기 데이타 신호를 NRZ 신호로 변환시키는 CMOS T형 플립-플롭 회로와, 상기 CMOS T-형 플립-플롭 회로의 출력측에 제공되어 있으며 미리 결정된 전압을 출력하도록 선택된 다수의 출력 단자중 하나를 가지는 베이스 전압 제어 회로와, 상기 베이스 전압 제어 회로의 출력 단자들에 일대일 대응 관계로 접속된 상기 차동 트랜지스터 쌍을 구성하는 트랜지스터들의 베이스들을 포함하는 것을 특징으로 하는 자기 기록 장치용 기록 회로.A recording circuit used in a magnetic recording apparatus and connected to a magnetic recording head for driving a magnetic recording head in response to an input write data signal, the magnetic recording head comprising a center tap, the power source for supplying current to the center tap. And a differential transistor for driving the magnetic write head with the current, a CMOS T flip-flop circuit for converting the write data signal into an NRZ signal, and an output side of the CMOS T- flip flip-flop circuit, A base voltage control circuit having one of a plurality of output terminals selected to output a predetermined voltage, and bases of transistors constituting the differential transistor pair connected in a one-to-one correspondence to the output terminals of the base voltage control circuit. The recording circuit for a magnetic recording device characterized by the above-mentioned. 제1항에 있어서, 상기 트랜지스터 쌍은 바이폴라 트랜지스터로 구성되는 것을 특징으로 하는 자기 기록 장치용 기록 회로.2. The recording circuit of claim 1, wherein the transistor pair is composed of a bipolar transistor. 제2항에 있어서, 상기 베이스 전압 제어 회로는 바이어스 전력원과, 대응하는 출력단자를 상기 바이어스 전력원에 접속시키는 상기 각각의 출력 단자들에 제공된 MOS 스위치를 포함하는 것을 특징으로 하는 자기 기록 장치용 기록 회로.3. The magnetic recording apparatus of claim 2, wherein the base voltage control circuit includes a bias power source and a MOS switch provided at each of the output terminals connecting a corresponding output terminal to the bias power source. Recording circuit. 제3항에 있어서, 상기 베이스 전압 제어 회로는 또한 상기 각각의 출력 단자들을 위한 달링톤 트랜지스터를 포함하는 것을 것을 특징으로 하는 자기 기록 장치용 기록 회로.4. The recording circuit of claim 3, wherein the base voltage control circuit also includes a Darlington transistor for the respective output terminals. 제4항에 있어서, 상기 베이스 전압 제어 회로는 또한 축척 전하를 추출하는 제2MOS 스위치를 포함하는 것을 특징으로 하는 자기 기록 장치용 기록 회로.5. The recording circuit of claim 4, wherein the base voltage control circuit also includes a second MOS switch for extracting the accumulated charge. 제2항에 있어서, 상기 베이스 전압 제어 회로는 MOS 스위치에 의하여 출력 전압을 교호적으로 변화시키는 회로인 것을 특징으로 하는 자기 기록 장치용 기록 회로.The recording circuit for a magnetic recording apparatus according to claim 2, wherein said base voltage control circuit is a circuit for alternatingly changing an output voltage by a MOS switch. 제2항에 있어서, 상기 베이스 전압 제어 회로는 전압을 발생하기 위해 MOS 스위치에 의하여 부하저항을 통하여 정전류가 흐르는 것을 교호적으로 허용하는 회로인 것을 특징으로 하는 자기 기록 장치용 기록 회로.3. The recording circuit of claim 2, wherein the base voltage control circuit is a circuit that alternately allows constant current to flow through a load resistor by a MOS switch to generate a voltage. 제2항에 있어서, 상기 차동 트랜지스터 쌍의 공통 에미터와 접지점 사이에 정전류원이 위치하는 것을 특징으로 하는 자기 기록 장치용 기록 회로.3. The recording circuit of claim 2, wherein a constant current source is located between the common emitter and the ground point of the differential transistor pair. 제2항에 있어서, 상기 차동 트랜지스터 쌍의 공통 에미터와 접지점 사이에 저항이 위치하며, 상기 베이스 전압 제어 회로는 전류 미러 회로로 구성됨으로써 상기 차동 트랜지스터의 콜렉터 전류가 고정값을 가지는 것을 특징으로 하는 자기 기록 장치용 기록 회로.The method of claim 2, wherein a resistance is located between the common emitter and the ground point of the differential transistor pair, wherein the base voltage control circuit is composed of a current mirror circuit, characterized in that the collector current of the differential transistor has a fixed value. Recording circuit for magnetic recording device. 제1항에 있어서, 상기 다수의 차동 트랜지스터 쌍은 상기 다수의 자기 기록 헤드에 대응하여 제공되며, 상기 베이스 전압 제어 회로는 상기 CMOS T형 플립-플롭 회로의 한쌍의 출력으로부터 디코드된 신호와, 상기 다수의 자기 기록 헤드중의 하나를 선택하는 신호에 응답하여 상기 출력 단자중 하나에서 상기 소정의 값을 출력하는 것을 특징으로 하는 자기 기록 장치용 기록 회로.2. The apparatus of claim 1, wherein the plurality of differential transistor pairs are provided corresponding to the plurality of magnetic write heads, and wherein the base voltage control circuit is decoded from a pair of outputs of the CMOS T-type flip-flop circuit, And the predetermined value is output from one of the output terminals in response to a signal for selecting one of a plurality of magnetic recording heads. 제10항에 있어서, 상기 차동 트랜지스터 쌍은 바이폴라 트랜지스터로 구성되는 것을 특징으로 하는 자기 기록 장치용 기록 회로.11. The recording circuit of claim 10, wherein the differential transistor pair is comprised of a bipolar transistor. 제1항에 있어서, 상기 다수의 차동 트랜지스터 쌍은 상기 다수의 자기 기록 헤드에 대응하여 제공되며, 상기 차동 트랜지스터 쌍은 바이폴라 트랜지스터로 구성되며, 헤드 선택 신호에 응답하여 상기 다수의 자기 기록 헤드중의 하나를 선택하는 디코더 회로는 상기 CMOS T형 플립-플롭 회로와 상기 베이스 전압 제어 회로사이에 위치하는 것을 특징으로 하는 자기 기록 장치용 기록 회로.2. The method of claim 1, wherein the plurality of differential transistor pairs are provided corresponding to the plurality of magnetic write heads, and the differential transistor pairs are comprised of bipolar transistors, the plurality of magnetic write heads in response to a head select signal. The decoder circuit for selecting one is located between the CMOS T-type flip-flop circuit and the base voltage control circuit. ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.※ Note: The disclosure is based on the initial application.
KR1019940017736A 1993-07-23 1994-07-22 Recording circuit for magnetic recording device KR950004106A (en)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP93-182959 1993-07-23
JP5182959A JP2560985B2 (en) 1993-07-23 1993-07-23 Recording circuit

Publications (1)

Publication Number Publication Date
KR950004106A true KR950004106A (en) 1995-02-17

Family

ID=16127336

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019940017736A KR950004106A (en) 1993-07-23 1994-07-22 Recording circuit for magnetic recording device

Country Status (2)

Country Link
JP (1) JP2560985B2 (en)
KR (1) KR950004106A (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001187158A (en) * 1999-12-28 2001-07-10 Ya Man Ltd Laser irradiation probe

Also Published As

Publication number Publication date
JP2560985B2 (en) 1996-12-04
JPH0737211A (en) 1995-02-07

Similar Documents

Publication Publication Date Title
KR960014972A (en) Write driver circuit
US4354266A (en) Multiplexor with decoding
KR950704695A (en) Arrangement for reading information from a track on a record carrier comprising a fast settling read amplifier for magneto-resistive heads
KR920000177A (en) Semiconductor integrated circuit device
KR920015740A (en) Frequency double and mixing circuit
KR940012720A (en) Semiconductor laser drive circuit
KR850006235A (en) Latch circuit
US4349895A (en) Decoder circuit of a semiconductor memory device
KR850002710A (en) Emitter-flow type single-ended push-pull circuit
KR950004106A (en) Recording circuit for magnetic recording device
DE69422584D1 (en) Driver circuit
US5402013A (en) Common mode logic multiplexer configuration
US3927365A (en) Switch operating device
KR970051065A (en) Current switching circuit in inductive load
JP2914738B2 (en) D / A conversion circuit
US5177380A (en) ECL latch with single-ended and differential inputs
KR940010537A (en) Emitter-coupled logic circuit
JPS59154614A (en) Current driving circuit
JP2834739B2 (en) Bidirectional switching circuit
SU1141451A1 (en) Store data access driver
JP3294909B2 (en) Electronic switch circuit
JPH0632972B2 (en) Printer head drive circuit
SU423242A1 (en) KEY
SU1720153A1 (en) Multiplexer
SU1062849A1 (en) Cascode amplifier

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
NORF Unpaid initial registration fee