KR950003115Y1 - Frequency generator - Google Patents

Frequency generator Download PDF

Info

Publication number
KR950003115Y1
KR950003115Y1 KR92012939U KR920012939U KR950003115Y1 KR 950003115 Y1 KR950003115 Y1 KR 950003115Y1 KR 92012939 U KR92012939 U KR 92012939U KR 920012939 U KR920012939 U KR 920012939U KR 950003115 Y1 KR950003115 Y1 KR 950003115Y1
Authority
KR
South Korea
Prior art keywords
frequency
output
voltage
band
controlled oscillator
Prior art date
Application number
KR92012939U
Other languages
Korean (ko)
Other versions
KR940004485U (en
Inventor
이규영
Original Assignee
정장호
금성정보통신 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 정장호, 금성정보통신 주식회사 filed Critical 정장호
Priority to KR92012939U priority Critical patent/KR950003115Y1/en
Publication of KR940004485U publication Critical patent/KR940004485U/en
Application granted granted Critical
Publication of KR950003115Y1 publication Critical patent/KR950003115Y1/en

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03BGENERATION OF OSCILLATIONS, DIRECTLY OR BY FREQUENCY-CHANGING, BY CIRCUITS EMPLOYING ACTIVE ELEMENTS WHICH OPERATE IN A NON-SWITCHING MANNER; GENERATION OF NOISE BY SUCH CIRCUITS
    • H03B5/00Generation of oscillations using amplifier with regenerative feedback from output to input

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

내용 없음.No content.

Description

주파수 발생장치Frequency generator

제1도는 종래의 주파수 발생장치의 블럭도.1 is a block diagram of a conventional frequency generator.

제2도는 본 고안에 따른 주파수 발생장치의 블럭도.2 is a block diagram of a frequency generator according to the present invention.

제3도는 본 고안에 따른 다수의 필터가 통과하는 주파수 대역의 범위를 나타낸 예시도이다.3 is an exemplary view illustrating a range of frequency bands through which a plurality of filters according to the present invention pass.

* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings

1 : 위상동기 루프회로(PLL) 2 : 전압제어발진기(VCO)1: Phase locked loop circuit (PLL) 2: Voltage controlled oscillator (VCO)

3 : 믹서회로 4a-4c : 제1내지 제3필터3: mixer circuit 4a-4c: first to third filter

5a-5c : 제1내지 제3창비교기 6a-6c : 제1내지 제3아날로그 스위치5a-5c: first to third window comparators 6a-6c: first to third analog switches

본 고안은 주파수 발생장치에 관한 것으로서, 특히 전압제어발진기(Voltage Controlled Oscillator : VCO)의 인가전압에 따라 소정대역을 갖는 다수의 필터 중 하나가 자동적으로 선택되어 필요한 대역의 주파수가 출력되도록 하는 주파수 발생장치에 관한 것이다.The present invention relates to a frequency generator, and in particular, one of a plurality of filters having a predetermined band is automatically selected according to an applied voltage of a voltage controlled oscillator (VCO) so that a frequency of a required band is outputted. Relates to a device.

일반적으로 위성방송과 같은 수백 MHz 이상의 높은 주파수에서 폭넓은 주파수 범위가 사용되어 이에 대응되는 필터가 필요하게 된다.In general, a wide frequency range is used at high frequencies of several hundred MHz or more, such as satellite broadcasting, and a corresponding filter is required.

즉, 종래의 주파수 발생장치는 제1도에 도시된 바와 같이 위상 동기루프회로(1)에 공급되는 콘트롤데이타에 따라 전압제어발진기(2)에 소정의 발진제어 전압을 인가하게 되며, 상기 전압제어발진기(2)는 인가된 전압에 해당하는 주파수(f2)를 발생하여 믹서회로(3)에 공급한다.That is, the conventional frequency generator applies a predetermined oscillation control voltage to the voltage controlled oscillator 2 according to the control data supplied to the phase locked loop circuit 1, as shown in FIG. The oscillator 2 generates a frequency f2 corresponding to the applied voltage and supplies it to the mixer circuit 3.

이때, 상기 믹서회로(3)는 입력되는 고주파 신호(f1)와 전압제어 발진기(2)의 출력주파수(f2)를 혼합하여 소정의 중간주파수(f3)를 발생하고, 이러한 중간주파수(f3)는 광대역필터(4)를 통해 출력된다.At this time, the mixer circuit 3 generates a predetermined intermediate frequency f3 by mixing the input high frequency signal f1 and the output frequency f2 of the voltage controlled oscillator 2, and this intermediate frequency f3 is It is output through the broadband filter 4.

이러한 종래의 주파수 발생장치는 입력되는 고주파 신호(f1)의 범위를 믹서회로(3)에 의해 중간주파수(f3)로 감소시켜 똑같은 넓이의 레인지(range)를 가지며 이 레인지 전부를 포함할 수 있는 광대역 필터(4)를 사용하게 된다.The conventional frequency generator reduces the range of the input high frequency signal f1 to the intermediate frequency f3 by the mixer circuit 3 so as to have a wide range of the same width and cover all of these ranges. The filter 4 is used.

예를들어 위성방송이나 위성통신에서 중간주파수로 자주 사용되는 950-1450MHz에서는 중간주파수 범위를 포함하는 주파수 범위 500MHz 광대역 필터를 사용하게 되며 또한 다른 중간주파수인 70MHz±18MHz를 사용하게 될 경우에는 36MHz 대역을 가진 필터를 사용하게 된다.For example, 950-1450 MHz, which is often used as an intermediate frequency in satellite broadcasting or satellite communications, uses a frequency range 500 MHz broadband filter that includes the intermediate frequency range, and 36 MHz band when using another intermediate frequency of 70 MHz ± 18 MHz. You will use a filter with

따라서, 고주파 입력신호에는 여러종류의 데이타나 캐리어(Carrier)신호들이 들어 있어 이들을 전부 찾아보기 위해서는 폭넓은 대역의 필터를 사용하여야만 하는데 이러한 필터는 제작이 용이치 못하고 가격이 고가이며 특성을 제대로 갖추기가 쉽지 않은 문제점이 있었던 것이다.Therefore, the high frequency input signal contains various kinds of data or carrier signals, so in order to find all of them, a wide band filter must be used. Such a filter is not easy to manufacture, expensive, and properly equipped. There was a problem that was not easy.

본 고안의 목적은 상기와 같은 문제점을 해소하기 위하여 위상동기루프에서 전압제어 발진기에 공급하는 전압에 따라 소정대역을 갖는 다수의 필터중 하나가 자동적으로 선택되어 필요한 대역의 주파수가 출력될 수 있는 주파수 발생장치를 제공하는 것이다.An object of the present invention is to solve the above problems, one of a plurality of filters having a predetermined band is automatically selected according to the voltage supplied to the voltage-controlled oscillator in the phase-locked loop to output the frequency of the required band It is to provide a generator.

상기한 목적을 달성하기 위하여 본 고안은 콘트롤 데이타에 의해 전압제어발진기로 발진제어전압을 공급하는 위상동기 루프회로와, 고주파 입력신호 및 전압제어발진기의 출력주파수를 조합하여 중간주파수를 발생하는 믹서회로로 이루어진 주파수 발생장치에 있어서, 상기 위상동기 루프회로의 출력단에 병렬연결되며 서로다른 기준전압 범위를 갖고 상기 발진제어전압이 상기 기준전압범위에 해당하는 경우에만 선택적으로 출력신호를 발생하는 다수의 창비교기와, 상기 믹서회로의 출력단에 병렬연결되며 상기 중간주파수대역을 다수의 주파수 대역으로 분할하고 각각 분할된 다수의 대역 주파수 중 어느 하나의 대역주파수를 통과시키는 다수의 대역통과필터, 상기 다수의 대역통과필터의 출력단에 각각 입력이 연결되고 각출력이 공통연결되며, 각각 대응하는 창비교기의 출력신호에 응답하여 선택된 대응하는 대역통과 필터의 출력경로를 열어주는 다수의 아날로그 스위치를 더포함하여 구성되는 것을 특징으로 하는 주파수 발생장치를 제공한다.In order to achieve the above object, the present invention provides a phase synchronization loop circuit for supplying an oscillation control voltage to a voltage controlled oscillator by control data, and a mixer circuit for generating an intermediate frequency by combining a high frequency input signal and an output frequency of the voltage controlled oscillator. A frequency generating device comprising: a plurality of windows that are connected in parallel to an output terminal of the phase-locked loop circuit and have a different reference voltage range and selectively generate an output signal only when the oscillation control voltage is within the reference voltage range A plurality of band pass filters connected in parallel to an output terminal of the mixer circuit and dividing the intermediate frequency band into a plurality of frequency bands and passing one of the plurality of divided band frequencies, respectively, the plurality of bands Each input is connected to the output of the pass filter and each output is connected in common. And it provides a frequency generator, characterized in that further comprising a plurality of analog switches, which in response to the output signals of the window comparators respectively corresponding to open the output path of the selected corresponding band-pass filter.

이하 첨부도면에 의해 상세히 설명하면 다음과 같다.When described in detail by the accompanying drawings as follows.

제2도는 본 고안에 따른 주파수 발생장치의 블럭도로서, 콘트롤데이타가 인가되는 위상동기루프회로(PLL)(1)의 출력단에는 전압제어발진기(VCO)(2)와 다수의 예를 들어, 제1내지 제3창비교기(window comparator)(5a-5c)가 병렬접속되어 있고, 믹서회로(3)의 출력단에는 서로 다른 대역의 주파수(F1 내지 F3)를 통과시키는 다수의 예를들어 제1 내지 제3필터(4a-4c)가 병렬연결되어있다.2 is a block diagram of a frequency generating apparatus according to the present invention, and at the output terminal of a phase locked loop circuit (PLL) 1 to which control data is applied, a voltage controlled oscillator (VCO) 2 and a plurality of examples are shown. The first to third window comparators 5a to 5c are connected in parallel, and the output terminal of the mixer circuit 3 includes a plurality of examples for passing frequencies F1 to F3 of different bands. The third filters 4a-4c are connected in parallel.

또한, 제1 내지 제3필터(4a-4c)와 제 1내지 제3창비교기(5a-5c)의 출력단에는 이에 대응한 제 1내지 제3아날로그 스위치(SW1 내지 SW3)(6a-6c)가 각각 연결되고, 상기 제1내지 제3아날로그 스위치(6a-6c)의 출력단은 서로 공통접속되어 있다.In addition, first to third analog switches SW1 to SW3 (6a-6c) corresponding to the output terminals of the first to third filters 4a-4c and the first to third window comparators 5a-5c are provided. The output terminals of the first to third analog switches 6a-6c are connected to each other in common.

제3도는 본 고안에 따른 다수의 예를들어, 제1내지 제3필터가 통과시키는 대역주파수(F1 내지 F3) 범위의 예시도이다.3 is a diagram illustrating a range of band frequencies F1 to F3 through which the first to third filters pass, for example, according to the present invention.

상기와 같이 이루어진 본 고안은 먼저 A점은 전압제어발진기(2)를 콘트롤 하기 위한 가변 DC전압이 위상동기루프회로(1)로부터 출력되며, 상기 DC전압을 측정하여 특정전압레벨이 전압제어발진기(2)로 입력될 때 어떤 값의 주파수가 전압제어발진기(2)에서 출력되는지 측정을 통해 알수 있으므로 DC전압레벨이 소정값을 가질때 고주파 입력신호(f1)와 전압제어발진기(2)의 출력주파수(f2)의 합 또는 차 값(중간주파수 : f3)이 어느정도인지를 계산해 낼수 있는 기준 전압범위를 미리 설정한다.According to the present invention made as described above, A point is a variable DC voltage for controlling the voltage controlled oscillator 2 is output from the phase locked loop circuit 1, and the specific voltage level is measured by measuring the DC voltage. It can be seen from the measurement which frequency of the value is output from the voltage controlled oscillator 2 when it is input to 2). Therefore, when the DC voltage level has a predetermined value, the output frequency of the high frequency input signal f1 and the voltage controlled oscillator 2 Set in advance the reference voltage range from which the sum or difference (f3) of f2) can be calculated.

또한, 제3도에서와 같이 제1필터(4a)는 F1대역주파수만을 통과시키고, 제2필터(4b)는 F2대역주파수를, 제3필터(4c)는 F3대역주파수만을 통과시킨다고 가정한다.Further, as shown in FIG. 3, it is assumed that the first filter 4a passes only the F1 band frequency, the second filter 4b passes the F2 band frequency, and the third filter 4c passes only the F3 band frequency.

이러한 상태에서 콘트롤 데이타가 위상동기 루프회로(1)에 인가되면 데이타값에 대응되는 DC전압을 전압제어 발진기(2)로 공급하게 됨으로써 인가전압에 비례하는 발진주파수(f2)를 출력하여 믹서회로(3)에 전송한다.In this state, when control data is applied to the phase-locked loop circuit 1, a DC voltage corresponding to the data value is supplied to the voltage controlled oscillator 2, thereby outputting an oscillation frequency f2 proportional to the applied voltage, thereby producing a mixer circuit ( 3) to transmit.

따라서, 상기 믹서회로(3)는 입력되는 고주파입력신호(f1)와 전압제어발진기(2)에서 출력된 발진 주파수(f2)를 혼합시켜 중간주파수(f3)를 발생한 후 다수의 제1 내지 제3필터(4a-4c)에 전송하게 된다.Therefore, the mixer circuit 3 mixes the high frequency input signal f1 inputted with the oscillation frequency f2 output from the voltage controlled oscillator 2 to generate the intermediate frequency f3, and then generates a plurality of first to third numbers. To the filters 4a-4c.

이때, 위상동기루프회로(1)에서 전압제어발진기(2)로 공급되는 발진제어 전압이 제1 내지 제3창비교기(5a-5c)로 동시에 각각 인가됨으로써 설정된 내부기준전압범위와 입력전압을 상호 비교하여 인가된 입력전압이 해당되는 제1내지 제3창비교기(5a-5c) 중 어느하나에서 “하이”레벨신호가 출력된다. 따라서 “하이레벨”신호가 인가되는 제1내지 제3아날로그 스위치(SW1-SW3)중 하나가 동작하게 되어 제1 내지 제3아날로그 스위치(SW1-SW3)중 하나가 동작하게 되어 제1 내지 제3필터(4a-4c)중 턴온된 아날로그 스위치에 연결된 필터의 대역 주파수만을 출력시키게 된다.At this time, the oscillation control voltage supplied from the phase-locked loop circuit 1 to the voltage controlled oscillator 2 is simultaneously applied to the first to third window comparators 5a-5c, thereby mutually setting the internal reference voltage range and the input voltage. The "high" level signal is output from any one of the first to third window comparators 5a-5c corresponding to the applied input voltage. Accordingly, one of the first to third analog switches SW1 to SW3 to which the “high level” signal is applied is operated to operate one of the first to third analog switches SW1 to SW3 to operate the first to third signals. Only the band frequencies of the filter connected to the turned-on analog switch of the filters 4a-4c are output.

가령 예를들어, 전압제어발진기(2)에 인가되는 전압이 제2창비교기(5b)에 설정된 기준전압범위에 해당된다고 가정하면, 상기 제2창비교기(5b)에서 “하이”신호가 출력되어 제2아날로그 스위치(6b)를 턴온시키게 됨으로써 제2필터(4b)의 대역(제3도에서 F2대역)주파수 만이 제2아날로그 스위치(6b)를 통해 출력된다.For example, assuming that the voltage applied to the voltage controlled oscillator 2 falls within the reference voltage range set in the second window comparator 5b, a “high” signal is output from the second window comparator 5b. By turning on the second analog switch 6b, only the band (F2 band in FIG. 3) frequency of the second filter 4b is output through the second analog switch 6b.

상기와 같은 과정으로 전압제어발진기(2)에 인가되는 전압이 제1창비교기(5a)의 기준전압 범위에 해당할 경우에는 제1필터(4a)의 대역주파수(F1)의 해당하는 중간주파수(f3)가 제1아날로그 스위치(6a)를 통해 출력되는 것이다.When the voltage applied to the voltage controlled oscillator 2 corresponds to the reference voltage range of the first window comparator 5a as described above, the corresponding intermediate frequency of the band frequency F1 of the first filter 4a f3) is outputted through the first analog switch 6a.

이상에서 상술한 바와 같이 본 고안은 믹서회로로부터 출력되는 중간주파수를 여러 대역으로 분리할 수 있는 다수의 필터를 구비하고 다수의 창비교기에 의해 아날로그 스위치를 제어하여 전압제어 발진기에 인가되는 전압에 따라 필요한 대역의 주파수만이 출력되도록 함으로써 높은 주파수에서 폭넓은 대역을 수용할 수 있을 뿐만아니라 간단한 구성에 의해 저가격으로 제작할 수 있어 전압제어발진기를 사용하는 각종 통신기기 및 전자제품의 신뢰성을 향상시킬 수 있는 효과를 제공하는 것이다.As described above, the present invention includes a plurality of filters capable of separating the intermediate frequency output from the mixer circuit into various bands, and controls an analog switch by a plurality of window comparators, according to the voltage applied to the voltage controlled oscillator. By outputting only the frequency of the required band, it can accommodate a wide range of bands at high frequencies and can be manufactured at low cost by a simple configuration to improve the reliability of various communication devices and electronic products using voltage controlled oscillators. To provide an effect.

Claims (1)

콘트롤 데이타에 의해 전압제어발진기(2)로 발진제어전압을 공급하는 위상동기 루프회로(1)와, 고주파 입력신호(f1)및 전압제어발진기(2)의 출력주파수(f2)를 조합하여 중간주파수(f3)를 발생하는 믹서회로(3)로 이루어진 주파수 발생장치에 있어서, 상기 위상동기 루프회로(1)의 출력단에 병렬연결되며 서로 다른 기준전압범위를 갖고 상기 발진제어전압이 상기 기준전압범위에 해당하는 경우에만 선택적으로 출력신호를 발생하는 다수의 창비교기(5a-5c)와, 상기 믹서회로(3)의 출력단에 병렬연결되며 상기 중간주파수(f3) 대역을 다수의 주파수 대역으로 분할하고 각각 분할된 다수의 대역 주파수(F1-F3)중 어느하나의 대역주파수를 통과시키는 다수의 대역통과 필터(4a-4c)와, 상기 다수의 대역통과필터(4a-4c)의 출력단에 각각 입력이 연결되고 각출력이 공통연결되며, 각각 대응하는 창비교기(5a-5c)의 출력신호에 응답하여 선택된 대응하는 대역통과 필터의 출력경로를 열어주는 다수의 아날로그 스위치(6a-6c)를 더포함하여 구성되는 것을 특징으로 하는 주파수발생장치.Intermediate frequency by combining the phase locked loop circuit 1 for supplying the oscillation control voltage to the voltage controlled oscillator 2 by the control data, and the high frequency input signal f1 and the output frequency f2 of the voltage controlled oscillator 2; A frequency generating device comprising a mixer circuit (3) for generating (f3), which is connected in parallel to an output terminal of the phase locked loop circuit (1) and has a different reference voltage range and the oscillation control voltage is in the reference voltage range. A plurality of window comparators 5a-5c, which selectively generate an output signal only when applicable, and are connected in parallel to an output terminal of the mixer circuit 3, dividing the intermediate frequency f3 band into a plurality of frequency bands, respectively. Inputs are respectively connected to a plurality of band pass filters 4a-4c for passing any one of the divided band frequencies F1-F3, and to an output terminal of the plurality of band pass filters 4a-4c. Each output is common And a plurality of analog switches 6a-6c which open the output paths of the corresponding bandpass filters selected in response to the output signals of the corresponding window comparators 5a-5c, respectively. Frequency generator.
KR92012939U 1992-07-14 1992-07-14 Frequency generator KR950003115Y1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR92012939U KR950003115Y1 (en) 1992-07-14 1992-07-14 Frequency generator

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR92012939U KR950003115Y1 (en) 1992-07-14 1992-07-14 Frequency generator

Publications (2)

Publication Number Publication Date
KR940004485U KR940004485U (en) 1994-02-24
KR950003115Y1 true KR950003115Y1 (en) 1995-04-21

Family

ID=19336659

Family Applications (1)

Application Number Title Priority Date Filing Date
KR92012939U KR950003115Y1 (en) 1992-07-14 1992-07-14 Frequency generator

Country Status (1)

Country Link
KR (1) KR950003115Y1 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101395441B1 (en) * 2007-10-01 2014-05-14 삼성전자주식회사 Apparatus and method for generating local oscillating signal

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101395441B1 (en) * 2007-10-01 2014-05-14 삼성전자주식회사 Apparatus and method for generating local oscillating signal

Also Published As

Publication number Publication date
KR940004485U (en) 1994-02-24

Similar Documents

Publication Publication Date Title
US5034703A (en) Frequency synthesizer
US5610955A (en) Circuit for generating a spread spectrum clock
CA2879231C (en) Ultra low phase noise signal source
US6028460A (en) Hybrid analog-digital phase lock loop multi-frequency synthesizer
CA2010176A1 (en) Tuner station selecting apparatus
US6087865A (en) Programmable frequency divider
US6163223A (en) High performance dual mode multiple source/local oscillator module
US4797637A (en) PLL frequency synthesizer
KR950003115Y1 (en) Frequency generator
KR940005139A (en) Negative feedback control circuit with common line for input and output signals
EP1227592A2 (en) Frequency synthesizer and method of generating frequency-divided signal
US4245351A (en) AFT Arrangement for a phase locked loop tuning system
US4095190A (en) Tuning system
US6639476B1 (en) Correlator stabilized digitally tuned oscillator synthesizer
US4583060A (en) High speed voltage tunable frequency filter or frequency generator
JPS5931043Y2 (en) Frequency divider circuit
US3177444A (en) Frequency generator with heterodyne frequency control
JP2848156B2 (en) Variable frequency high frequency oscillation circuit
KR960009972B1 (en) Phase locked loop circuit
JPH0374930A (en) Phase controlled type oscillator
KR200291723Y1 (en) A Beat Frequency Protection Apparatus of Tuner
KR200359924Y1 (en) Device for generating dual band mode intermediate frequency signal
JPS59191921A (en) Oscillation frequency control circuit in tuner
JPH01215124A (en) Sweep frequency generating circuit
JPH0227627Y2 (en)

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
AMND Amendment
E601 Decision to refuse application
J2X1 Appeal (before the patent court)

Free format text: APPEAL AGAINST DECISION TO DECLINE REFUSAL

B701 Decision to grant
REGI Registration of establishment
LAPS Lapse due to unpaid annual fee