KR950002456A - Time base compensation device - Google Patents

Time base compensation device Download PDF

Info

Publication number
KR950002456A
KR950002456A KR1019930011519A KR930011519A KR950002456A KR 950002456 A KR950002456 A KR 950002456A KR 1019930011519 A KR1019930011519 A KR 1019930011519A KR 930011519 A KR930011519 A KR 930011519A KR 950002456 A KR950002456 A KR 950002456A
Authority
KR
South Korea
Prior art keywords
signal
digital
analog video
clock
clock signal
Prior art date
Application number
KR1019930011519A
Other languages
Korean (ko)
Other versions
KR100189877B1 (en
Inventor
조계옥
Original Assignee
김광호
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김광호, 삼성전자 주식회사 filed Critical 김광호
Priority to KR1019930011519A priority Critical patent/KR100189877B1/en
Publication of KR950002456A publication Critical patent/KR950002456A/en
Application granted granted Critical
Publication of KR100189877B1 publication Critical patent/KR100189877B1/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/91Television signal processing therefor
    • H04N5/93Regeneration of the television signal or of selected parts thereof
    • H04N5/95Time-base error compensation

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Television Signal Processing For Recording (AREA)

Abstract

본 발명은 시간축 보정장치에 관한 것으로, 특히 클럭신호에 따라 아날로그 비디오 신호를 디지탈 신호로 변환하는 아날로그 디지탈 변환기; 상기 클럭신호에 따라 상기 디지탈 신호의 지연시간을 가변하여 출력하는 지연수단; 상기 지연된 디지탈 신호를 입력해서 상기 클럭신호에 따라 처리해서 출력하는 디지탈 처리기; 상기 처리된 디지탈 신호를 상기 클럭신호에 따라 아날로그 비디오신호로 변환해서 출력하는 디지탈 아날로그 변환기; 및 상기 출력된 아날로그 비디오신호로부터 수평동기 및 버스트신호를 분리해서 각 기준 신호와 위상비교해서 얻어진 에러전압에 따라 가변되는 상기 클럭신호를 발생하는 피드백 클럭발생수단을 특징으로 한다.The present invention relates to a time base correction apparatus, and in particular, an analog digital converter for converting an analog video signal into a digital signal according to a clock signal; Delay means for varying and outputting a delay time of the digital signal according to the clock signal; A digital processor for inputting the delayed digital signal, processing the signal according to the clock signal, and outputting the processed digital signal; A digital analog converter which converts the processed digital signal into an analog video signal according to the clock signal and outputs the analog video signal; And feedback clock generating means for separating the horizontal synchronization signal and the burst signal from the output analog video signal and generating the clock signal which is varied according to an error voltage obtained by comparing the phase with each reference signal.

따라서 본 발명은 회로구성이 간단하고 안정되게 동작하느 새로운 시간축 보정장치를 제공할 수 있다.Accordingly, the present invention can provide a new time base correction apparatus that operates in a simple and stable circuit configuration.

Description

시간축 보정장치Time base compensation device

본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음Since this is an open matter, no full text was included.

제1도는 본 발명에 의한 시간축 보정장치의 바람직한 일실시예의 블럭도.1 is a block diagram of a preferred embodiment of a time base correction apparatus according to the present invention.

Claims (4)

클럭신호에 따라 아날로그 비디오 신호를 디지탈신호로 변환하는 아날로그 디지탈 변환기; 상기 클럭신호에 따라 상기 디지탈 신호의 지연시간을 가변하여 출력하는 지연수단; 상기 지연된 디지탈 신호를 입력해서 상기 클럭신호에 따라 처리해서 출력하는 디지탈 처리기; 상기 처리된 디지탈 신호를 상기 클럭신호에 따라 아날로그 비디오신호를 변환해서 출력하는 디지탈 아날로그 변환기; 및 상기 출력된 아날로그 비디오신호로부터 수평동기 및 버스트신호를 분리해서 각 기준신호와 위상비교해서 얻어진 에러전압에 따라 가변되는 상기 클럭신호를 방생하는 피드백 클럭발생수단을 구비하여서 된 것을 특징으로 하는 시간축 보정 장치.An analog digital converter for converting an analog video signal into a digital signal according to a clock signal; Delay means for varying and outputting a delay time of the digital signal according to the clock signal; A digital processor for inputting the delayed digital signal, processing the signal according to the clock signal, and outputting the processed digital signal; A digital analog converter for outputting the processed digital signal by converting an analog video signal according to the clock signal; And feedback clock generation means for separating horizontal synchronization and burst signals from the output analog video signal and generating the clock signal which is varied according to an error voltage obtained by comparing the phase with each reference signal. Device. 제1항에 있어서, 상기 지연수단은 상기 클럭신호를 계수하는 카운터와, 상기 카운터의 출럭에 의해 리세트되고 상기 클럭신호에 따라 상기 디지탈 신호를 지연출력하는 라인 메모리를 구비한 것을 특징으로 하는 시간축 보정장치.2. The time base as claimed in claim 1, wherein the delay means includes a counter for counting the clock signal, and a line memory reset by output of the counter and delayed output of the digital signal according to the clock signal. Compensator. 제1항에 있어서, 상기 피드백 클럭 발생수단을 상기 출력된 아날로그 비디오 신호로부터 동기신호를 분리하는 동기분리기; 상기 출력된 아날로그 비디오신호로부터 버스트신호를 분리하는 버스트 분리기; 상기 분리된 동기신호와 제1기준신호를 위상비교해서 제1에러전압을 발생하는 제1위상비교기; 상기 분리된 버스트신호와 제2기준신호를 위상비교해서 제2에러전압을 발생하는 제2위상비교기; 상기 제1에러전압과 제2에러전압을 가산하는 가산기; 및 상기 가산된 에러전압을 입력해서 이에 응답하는 상기 클럭신호를 발생하는 전압제어 발진기를 구비한 것을 특징으로 하는 시간축 보정장치.2. The apparatus of claim 1, further comprising: a sync separator for separating the sync signal from the output analog video signal by the feedback clock generating means; A burst separator for separating a burst signal from the output analog video signal; A first phase comparator for generating a first error voltage by comparing the separated synchronization signal with the first reference signal; A second phase comparator for generating a second error voltage by comparing the separated burst signal with the second reference signal; An adder for adding the first error voltage and the second error voltage; And a voltage controlled oscillator for inputting the added error voltage and generating the clock signal in response thereto. 재생된 FM신호를 아날로그 비디오신호로 복조하는 복조기와 스핀들모터를 제어하는 모터제어기를 구비한 광디스크 플레이어의 시간축 보정장치에 있어서, 클럭신호에 따라, 상기 복조된 아날로그 비디오신호를 디지탈 신호로 변환하는 아날로그 디지탈 변환기; 상기 클럭신호에 따라 상기 디지탈 신호의 지연시간을 가변하여 출력하는 지연수단; 상기 지연된 디지탈 신호를 입력해서 상기 클럭신호에 따라 처리해서 출력하는 디지탈 처리기; 상기 처리된 디지탈 신호를 상기 클럭신호에 따라 아날로그 비디오신호로 변환해서 출력하는 디지탈 아날로그 변환기; 상기 출력된 아날로그 비디오신호로부터 수평동기 및 버스트신호를 분리해서 각 기준신호와 위상비교해서 에러전압을 발생해서 상기 모터제어기에 공급하는 에러 검출수단; 및 상기 에러 검출수단의 에러전압을 입력해서 이에 응답해서 주파수가 가변되는 클럭신호를 발생하는 클럭발생수단을 구비하는 것을 특징으로 하는 시간축 보정장치.A time axis correction apparatus for an optical disc player having a demodulator for demodulating a reproduced FM signal into an analog video signal and a motor controller for controlling a spindle motor, wherein the analog signal converts the demodulated analog video signal into a digital signal according to a clock signal. Digital converters; Delay means for varying and outputting a delay time of the digital signal according to the clock signal; A digital processor for inputting the delayed digital signal, processing the signal according to the clock signal, and outputting the processed digital signal; A digital analog converter which converts the processed digital signal into an analog video signal according to the clock signal and outputs the analog video signal; Error detection means for separating a horizontal synchronization signal and a burst signal from the output analog video signal, generating an error voltage in phase comparison with each reference signal, and supplying the error voltage to the motor controller; And clock generation means for inputting an error voltage of said error detection means and generating a clock signal having a variable frequency in response thereto. ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.※ Note: The disclosure is based on the initial application.
KR1019930011519A 1993-06-23 1993-06-23 Time axis correction apparatus KR100189877B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019930011519A KR100189877B1 (en) 1993-06-23 1993-06-23 Time axis correction apparatus

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019930011519A KR100189877B1 (en) 1993-06-23 1993-06-23 Time axis correction apparatus

Publications (2)

Publication Number Publication Date
KR950002456A true KR950002456A (en) 1995-01-04
KR100189877B1 KR100189877B1 (en) 1999-06-01

Family

ID=19357894

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019930011519A KR100189877B1 (en) 1993-06-23 1993-06-23 Time axis correction apparatus

Country Status (1)

Country Link
KR (1) KR100189877B1 (en)

Also Published As

Publication number Publication date
KR100189877B1 (en) 1999-06-01

Similar Documents

Publication Publication Date Title
JPS57160286A (en) Time base correcting device
US4351002A (en) Circuit for correcting phase deviations between the line deflection drive signals and the line synchronizing signals in a television receiver
JPS5564477A (en) Television receiver
US5132554A (en) Clock generating apparatus
KR950002456A (en) Time base compensation device
KR100430742B1 (en) Apparatus with A/D Converter for Processing Television Signal
US6137326A (en) Clock signal producing device
JPS5446018A (en) Pcm signal demodulator
JP2643247B2 (en) Digital synchronization detection device
JPS6464167A (en) Disk reproducing device
KR910016209A (en) Time difference correction device of video signal
KR940000979B1 (en) Time axis correcting circuit for video signal
CA2067493A1 (en) Component signal sampling circuit and reproducing circuit
JPH08163399A (en) Absorbing device for phase difference of digital signal
JPH06121185A (en) Clock synchronizing circuit for high definition television receiver
JPS6129290A (en) Clock signal generator circuit
KR900008885Y1 (en) Automatic switching circuit from vtr to audio devices
JPS55125780A (en) Time axis correction unit
JPH04154389A (en) Video signal reproducing device
KR200245562Y1 (en) Horizontal Synchronization Correction Device for Superimposed Video Signals
JPS6464168A (en) Disk reproducing device
KR900019369A (en) Clock Generation Circuit of Digital Image Processing Equipment
JPH077633A (en) Digital synchronizing separation circuit
JPH08149338A (en) Video signal processor
JPH09154041A (en) Dc restoration circuit

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20071221

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee