KR950000760B1 - 화상형성장치 - Google Patents

화상형성장치 Download PDF

Info

Publication number
KR950000760B1
KR950000760B1 KR1019910017287A KR910017287A KR950000760B1 KR 950000760 B1 KR950000760 B1 KR 950000760B1 KR 1019910017287 A KR1019910017287 A KR 1019910017287A KR 910017287 A KR910017287 A KR 910017287A KR 950000760 B1 KR950000760 B1 KR 950000760B1
Authority
KR
South Korea
Prior art keywords
pixel
timing signal
delay
generating
image data
Prior art date
Application number
KR1019910017287A
Other languages
English (en)
Other versions
KR920008635A (ko
Inventor
야스오 이또오
아끼라 도리사와
에히로 사까끼
마사끼 오오다께
후미히로 우에노
Original Assignee
캐논 가부시끼가이샤
야마지 게이조오
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from JP2266869A external-priority patent/JP3048172B2/ja
Priority claimed from JP3032633A external-priority patent/JPH04271565A/ja
Priority claimed from JP3039949A external-priority patent/JPH04278773A/ja
Application filed by 캐논 가부시끼가이샤, 야마지 게이조오 filed Critical 캐논 가부시끼가이샤
Publication of KR920008635A publication Critical patent/KR920008635A/ko
Application granted granted Critical
Publication of KR950000760B1 publication Critical patent/KR950000760B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N1/00Scanning, transmission or reproduction of documents or the like, e.g. facsimile transmission; Details thereof
    • H04N1/40Picture signal circuits
    • H04N1/405Halftoning, i.e. converting the picture signal of a continuous-tone original into a corresponding signal showing only two levels
    • H04N1/4055Halftoning, i.e. converting the picture signal of a continuous-tone original into a corresponding signal showing only two levels producing a clustered dots or a size modulated halftone pattern
    • H04N1/4056Halftoning, i.e. converting the picture signal of a continuous-tone original into a corresponding signal showing only two levels producing a clustered dots or a size modulated halftone pattern the pattern varying in one dimension only, e.g. dash length, pulse width modulation [PWM]
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N1/00Scanning, transmission or reproduction of documents or the like, e.g. facsimile transmission; Details thereof
    • H04N1/40Picture signal circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Facsimile Image Signal Circuits (AREA)
  • Color, Gradation (AREA)

Abstract

내용 없음.

Description

화상형성장치
제 1 도는 본 실시예의 화상형성장치의 개략구성도.
제 2 도는 호스트 컴퓨터와 화상형성장치의 화상전송의 동작타이밍의 1예시도.
제 3 도는 화상형성타이밍제어블록의 제 1 실시예의 개략구성도.
제 4 도는 제 3 도의 화상타이밍블록의 동작의 1예시도.
제 5 도는 입력화상데이타와 값에 따른 화상형성타이밍신호와 타이밍 예시도.
제 6 도는 γ변환의 1예시도.
제 7 도는 내지 제 12 도는 다른 실시예의 예시도.
제 13 도는 화상형성타이밍제어블록의 제 2 실시예의 개략구성도.
제 14 도는 제 13 도의 화상형성타이밍제어블록의 동작의 1예시도.
제 15 도는 제 2 의 지연발생수단이 제 1 의 지연발생수단의 2배의 속도로 동작하는 것을 설명하는 설명도.
제 16 도는 제 2 실시예의 변형예를 도시한 예시도.
제 17 도는 다른 실시예의 화상형성타이밍제어블록의 개략구성도.
제 18 도는 제 17 도는 화상형성타이밍제어블록의 동작을 도시한 동작도.
제 19 도는 본 실시예의 입력화상데이타의 값에 따른 화상형성타이밍신호의 타이밍도.
제 20 도는 본 발명의 또다른 실시예의 예시도.
제 21 도는 제 1 의 화상형성장치의 화상형성타이밍제어블록의 다른 예의 상세구성도.
제 22 도는 제 21 도에 도시한 화상형성타이밍제어블록의 동작타이밍 차아트.
제 23 도는 화상형성타이밍제어블록의 다른 예의 상세구성도.
[산업상의 이용분야]
본 발명은 화상처리장치에 관한 것으로서, 특히 양호한 중간조 재현이 가능한 화상처리장치에 관한 것이다.
[종래의 기술]
종래에 있어서 중간조 재현방법으로서는, (1)디지탈 입력화상데이타를 D/A변환하여, 기준 3각파 신호와 상기 D/A변환된 아나로그 신호를 아나로그 비교기로 비교하여 레이저의 ONㆍOFF시간을 제어하고, 중간조 재현을 행하는 이른바 펄스폭 변조방식으로 U.S.Patent No. USP 4,800,442에 개시된 것이 있다. 또, USP 4,384,297에는 디지털 비교기에 의하여 레이저의 온타이밍, 오프타이밍을 결정하는 것을 개시한 것이 있다.
(2)그 밖에, 프린터 자신의 해상도를 높게하여 프린터의 1화소를 형성하는 화소클록보다도 주파수가 높은 클록으로 디지털 입력화상데이타에 데이저(dither) 처리를 실행함으로써 중간조를 재현하는 방식 등이 있었다.
그러나, 상기 종래의 (1)의 아나로그 비교기를 사용하는 방식에 있어서는 기준 3각파 신호의 오프세트 조정과, D/A콘버터의 게인 조정을 필요로 하고, 조정이 번잡하게 되는 결점이 있었다.
(1)의 디지털 비교기를 사용하는 경우 및 상기 종래예의 (2)에 있어서는 계조수(階調數)를 높게하는 경우에는 디지탈 비교기 또는 데이저 처리의 클록을 높게하지 않으면 안되어, 회로코스트가 비싸지게 됨과 동시에, 소자의 동작속도에서 한계가 있기 때문에, 계조수는 너무 높게할 수 없었다. 또, 회로코스트 및 동작속도를 억제하고 고계조를 실현하려면, 재현할 수 있는 선수(해상도)를 낮추지 않으면 안된다는 결점이 있었다.
예컨대, 1화성형성의 주파수를 5MHz, 계조수를 256스텝으로 하면, 약 78psec(picosecnd)의 주기로 데이저 처리를 실행하지 않으면 안된다. 이 때문에 범용의 ECL(에미터 커플드 로직)소자를 이용하더라도 처리할 수 없는 속도가 되어버린다.
[발명의 요약]
본 발명은 상기 종래예의 결점을 해소한 화상형성장치의 제공을 목적으로 하고 있다. 본 발명의 한 태양은 1화소를 복수블록으로 분할하는 화소분할수단과, 화소분할수단과의 화소형성의 개시 및 종료타이밍신호를 발생하는 수단을 마련함으로써 아나로그 회로 특유의 오프세트 조정, 게인 조정을 행하지 않고, 화소형 성시간을 제어하여 중간조를 표현하는 것이 가능한 화상형성장치의 제공을 목적으로 하고 있다.
본 발명의 다른 태양은, 1화소를 복수블록으로 분할하는 화소분할수단과, 상기 화소분할수단에 의하여 생성되는 화소분할타이밍신호를 의거하여 화소개시타이밍신호를 생성하는 화소개시타이밍신호생성수단과, 화소종료타이밍신호를 생성하는 화소종료타이밍신호생성수단과, 상기 화소개시타이밍신호에 의거하여 소정기간의 지연타이밍신호를 생성하는 제 1 의 지연수단과, 상기 화소종료타이밍신호에 의거하여 소정시간의 지연타이밍신호를 생성하는 제 2 의 지연수단과, 상기 제 1 의 지연수단에 의한 지연타이밍신호와 상기 제 2 의 지연수단에 의한 지연타이밍신호에 사이의 기간을 화소신호로 하는 화소형성수단을 갖춘 화상형성장치의 제공을 목적으로 하고 있다.
이상의 구성에 있어서, 특별한 조정없이, 그리고 동작주파수를 억제하여, 재현할 수 있는 해상도를 낮추지 않고 중간조를 표현하는 것이 가능하게 된다.
본 발명의 또 다른 태양은, 1화소의 노광시간을 변조함으로써 중간조를 표현하는 화상형성장치로서, 화성형성개시타이밍신호를 발생하는 타이밍신호발생수단과, 설정된 계조 데이타에 의거하여 상기 타이밍신호발생수단에서 발생되는 화소형성개시타이밍신호로부터 소정시간지연후에 화소종료타이밍신호를 발생하는 지연발생수단과, 상기 타이밍신호발생수단에서의 화소형성개시타이밍신호와 상기 지연발생수단에 의한 화소종료타이밍신호사이의 시간폭을 1화소의 노광시간으로 하는 화소형상수단을 갖춘 화상형성장치의 제공을 목적으로 하고 있다.
본 발명의 또 다른 목적은 도면 및 다음의 상세한 설명으로 명백히 될 것이다.
[화상형성장치의 개략구성의 설명]
제 1 도는 본 발명의 1실시예의 개략구성을 도시한 도면이다.
제 1 도에 있어서, 101은 화상형성장치(102)를 제어하는 호스트 컴퓨터이고, 예컨대 이미지 스캐너에서 입력한 디지털 화상데이타를 일단 호스트 컴퓨터(101)의 메모리(10a)에 기억시키고, 예컨대 윈도우처리, 이동처리 등의 화상처리를 한 후, 화상형성장치(102)에 전송하기 위한 것이다.
103은 호스트 컴퓨터(101)로부터 전송되는 디지털 화상데이타를 일단 기억하기 위한 화상메모리제어블록이다. 본 실시예에 있어서는, 예컨대 더블 라인 버퍼 구성을 취하고, 호스트 컴퓨터(101)와 화상형성장치(102)와의 화상전송시예, 1주주사(主走査)의 동기를 취하기 위한 것이고, 화상전송의 동작타이밍의 1예를 제 2 도에 도시하였다.
제 1 도 및 제 2 도에 있어서, VCLK는 화상데이타를 호스트 컴퓨터(101)로부터 화상형성장치(102)에 전송하기 위한 화상전송클록, LSYNC는 화상형성장치(102)의 부주사(副走査)의 동기신호, VE는 화상 1페이지분의 유효영역을 표시하는 수직화상유효신호, HE는 1 주주사의 화상유효영역을 표시하는 수평화상유효신호, 120은 통신선이고, 호스트 컴퓨터(101)로부터 화상형성장치(102)로의 코맨드의 전송 및 화상형성장치(102)로부터 호스트 컴퓨터(101)로의 상태의 전송에 사용하는 것이고, 104는 상기 호스트 컴퓨터(101)와 화상형성장치(102)와의 통신을 행하기 위한 통신제어블록이다. 또, 130은 화상데이타의 전송 라인이다.
제 1 도에 있어서, 105는 화상형성장치(102)의 일련의 제어시퀀스를 행하는 CPU, 106은 상기 제어시퀀스를 행하는 프로그램을 저장하고 있는 ROM, 107은 상기 제어시퀀스를 행하기 위하여 필요한 작업용의 RAM이다.
108은 화상형성타이밍제어블록이고, 상세한 것을 후술한다. 109는 전자사진프로세서에 관계되는 레이저 광원, 레이저 드라이버, 감광드럼, 전사드럼 등을 제어하는 화상형성블록, 110은 레이저 주사를 위한 폴리곤스캐너의 제어 및 1주주사의 개시를 도시하는 BD(빔 디텍트) 신호를 발생하는 주주사제어블록, 111은 종이반송제어 및 감광드럼, 전사드럼 등의 회전제어를 하기 위한 부주사제어블록, 112는 화상형성장치(102)의 일련의 제어시퀀스의 타이밍신호를 발생하는 시퀀스 타이밍신호발생회로이다. 또, 140은 데이타 버스, 150은 어드레스 버스, 160은 타이밍신호라인이다.
[화상형성타이밍블록의 제 1 실시예]
(1) 구성
제 3 도에 화상형성장치(102)의 화상형성타이밍제어블록(108)의 구성도를 도시하였다.
제 3 도에 있어서, 301은 화상메모리제어블록(103)으로부터 전송되는 디지털화상데이타(비디오)를 래치하기 위한 래치회로A(래치회로 1의 출력은 비디오'), 303은 입력화상데이타의 γ를 프린터의 출력특성을 맞추기 위한 1변환을 행하기 위한 테이블이 저장되는 RAM, 302는 γ변환 테이블을 화상형성에 앞서 CPU(105)와 γ변화데이타를 RAM(303)에 세트하는 경우와 화상형성시에 비디오'의 신호의 값에 따라 γ변환데이타를 선택하는 경우에 있어서, RAM(303)에 가하는 어드레스 정보를 전환하기 위한 멀티플렉서(MPX)이고, 305는 CPU(105)의 데이타 버스(140)와 RAM(303)의 입출력버스와의 전기적인 접속, 비접속을 행하기 위한 버퍼회로, 304는 화상형성시에 γ변환용 RAM(303)으로부터 출력되는 데이타를 래치하기 위한 래치회로 B이다(래치회로 B의 출력은 비디오".
306은 상기 비디오"를 받아서 비디오"의 값에 의거하여 1화소의 형성구간을 농도에 따라 복수블록으로 분할하여, 화상형상을 위한 타이밍신호를 발생하는 화상형성타이밍신호발생회로이고, 307은 상기 화상형성타이밍신호발생회로(306)에 의하여 발생되는 화소분할타이밍신호로부터의 비디오"에 따른 지연시간량을 산출하기 위한 지연량 산출회로이고, 308은 상기 화상형성타이밍신호(306)의 출력인 TTL레벨의 전기신호를 ECL레벨로 변환하는 레벨변환회로 A이다.
309 및 310은 각각 상기 레벨변환회로 A(308)의 출력인 개시트리거신호(S-TRG), 종료트리거신호(E-TRG)를 받아서, 상기 지연량 산출회로(307)에 의하여 설정되는 소정의 지연시간경과후, 펄스신호(S-CLK, E-CLK)를 발생하는 지연발생회로 A 및 지연발생회로 B이다.
본 실시예에 있어서는, 상기 지연발생회로로서 디지털 프로그래머블 지연 발생기, 예컨대 AD9500을 사용한다. AD9500은 내부에 입력데이타를 아나로그 신호로 변환하는 D/A변환기와, 트리거 신호에 동기하여 램프신호를 발생하는 램프발생기를 가지며, 램프신호와 D/A된 아나로그 신호의 레벨비교에 의하여 타이밍신호를 입력데이타 레벨에 따라 발생하는 것이다. 이러한 지연발생기에 의하여 샘플링 주파수보다 높은 주파수를 사용할 필요가 없어진다.
311은 상기 신호(S-TRG, E-TRG, S-CLK, E-CLK)를 받아서 소정시간폭의 신호를 발생시키기 위한 플립플롭이고 (S-CLK, E-CLK는 와이어드 OR 접속된다), 312는 상기 플립플롭(311)의 ECL레벨출력을 TTL레벨로 변환하기 위한 레벨변환회로 B이다.
또, 313은 화상형성타이밍제어블록(108)의 동작타이밍을 발생시키는 타이밍 발생회로이다.
(2)화상형성타이밍제어블록의 동작설명
다음에, 제 3 도, 제 4 도, 제 5 도 및 제 6 도를 참조하여 화상형성타이밍제어블록(108)의 동작설명을 한다.
제 4 도는 화상형성타이밍제어블록(108)의 동작의 1예를 도시한 동작타이밍차트의 예, 제 5 도는 디지털 입력화상에 따른 화상형성타이밍신호발생회로(306)의 출력신호를 레벨변환회로 A(308)에서 레벨변환 신호(S-TRG, E-TRG)의 출력타이밍예를 도시한 도면, 제 6 도는 γ변환의 1예를 도시한 도면이다.
먼저, 제 6 도에 있어서, 횡축(x)은 디지털 입력화상데이타(제 3 도 및 제 4 도 비디오')를 표시하고, 종축(y)은 γ변환후의 디지털 화상데이타(제 3 도 및 제 4 도 비디오")를 표시하며, 비디오'가 0퀀Ax, Ax퀀Bx, Bx퀀Cx, Cx퀀Dx의 경우에 따라 비디오"는 각각 0퀀Ay, Ay퀀By, By퀀Cy, Cy퀀Dy의 값이 되도록 제 3 도에 있어서의 RAM(303)으로 γ변환된다. 그리고 RAM(303)의 내용은 CPU(105)가 설정될 수 있는 구성으로 되어 있고, γ변환 테이블은 용이하게 변경가능하다.
제 5 도에 있어서,는 1화소를 형성하기 위한 클록신호를 표시하고, 8는 본 실시예에 있어서는 1화소를 화소형성의 중심(a)를 기준으로 하여 8등분된 8블록으로 나누기 위한 클록신호이고,의 8배의 주파수를 가진 신호이다. 또, (A), (B), (C), (D)는 비디오"의 값에 따라,
(A)비디오"가 O퀀Ay인 경우
(B)비디오"가 Ay퀀By인 경우
(C)비디오"가 By퀀Cy인 경우
(D)비디오"가 Cy퀀Dy인 경우
에 있어서의 화상형성타이밍발생회로(306)의 레벨변환후의 신호(S-TRG, E-TRG)의 출력 타이밍예를 표시한다.
다음에, 제 4 도를 중심으로 화상형성의 동작에 관하여 설명한다.
화상메모리 제어블록(103)으로부터 송출되는 디지털 화상데이타 비디오는의 상승으로 래치회로 A(301)에 래치되어 신호비디오'는 RAM(303)의 어드레스 입력된다. 이때, MPX(302)는 래치회로(A)의 출력을 선택하도록 되어 있다. RAM(303)은 상기 비디오'를 받아서 γ변환된 데이타를 출력하고, 상기 γ변환된 출력데이타는의 상승으로 래치회로 B(304)에 래치된다(비디오"). 화상형성타이밍신호발생회로(306)는 상기 비디오j를 V-래치의 상승시에 받아들여, 비디오"의 값에 따라 제 5 도에 있어서의 (A), (B), (C), (D)의 어느 타이밍으로 S-TRG, E-TRG 신호를 발생한다(제 4 도의 예에서는 (B)의 경우가 된다). 또, 지연량 산출회로(307)는 상기 비디오"를 V-래치의 상승시에 받아들여, 비디오"의 값에 따라 상기 화상형성타이밍신호발생회로(306)에 의하여 생성되는 S-TRG, E-TRG신호로부터의 각각의 지연시간량(S-데이타, E-데이타)를 산출하고 (제 4 도의 예에서는 각각 t1, t2가 된다), 화상형성타이밍신호발생회로(306)로부터 출력되는 S-래치, E-래치신호에 의하여 각각 t1, t2에 상당하는 값, 즉 S-데이타, E-데이타가 각각 지연발생회로 A(309) 및 지연발생회로 B(310)에 받아들여진다. 그리고 S-래치, E-래치, S-데이타, E-데이타는 TTL 레벨 신호, S-TRG, E-TRG는 ECL레벨의 신호이다.
여기서, 지연량 산출회로(307)는, 예컨대 RAM으로 구성되며, RAM(303)과 똑같이 지연시간량은 테이블 변환처리에 의하여 얻어지는 구성으로서, CPU(105)가 설정될 수 있는 구성이라도 좋고, 또 상기 테이블 변환처리기능을 RAM(303)에 가지게하고, t1+t2=t(분할된 1블록의 시간)임을 이용하여, t1 또는 t2의 어느 한쪽에 상당하는 값을 RAM(303)으로부터 출력하여, 지연량산출회로(307)에 제공하여, 다른값을 산출하는 구성이라도 좋다.
그 다음에, 지연발생호 A 및 지연발생회로 B는 각각 상기 S-TRG, E-TRG 신호를 트리거로 하여 각각 상기 t1, t2의 시간을 계수한 펄스신호 S-CLK, E-CLK를 발생한다.
플립플롭(311)은 상기 각 신호 S-TRG, E-TRG, S-CLK, E-CLK를 받아서, 제 4 도에 있어서의 tw의 시간폭을 가진 신호(LON)를 발생하며 (제 6 도에 있어서의 P점에 상당하는 농도신호), LON은 ECL-TTL레벨변환된 후(LON 신호), 도시하지 않은 레이저 드라이버를 구동하여, 레이저 드라이버가 구동되는 시간에 의하여 형성되는 화상의 농도가 제어된다.
이상 설명한 바와 같이, 본 실시예에 의하면, 디지털 프로그래머블 지연발생기(본 실시예에서는 AD9500을 사용한다)를 사용함으로써, (1)아나로그 회로 특유의 오프세트 조정, 게인 조정을 행하지 않고 레이저의 ONㆍOFF시간을 제어하여 중간조를 표현하는 것이 가능하다.
(2)회로의 동작 주파수를 그다지 올리지 않고, 또한 재현할 수 있는 선수(해상도)를 그다지 내리지 않고 중간조를 표현하는 것이 가능하다.
(3)γ변환처리는 가변구성으로 되어 있으므로, 화상형성장치의 농도 보정은 호스트 컴퓨터로 제어하는 것이 가능하다.
또한, 파생효과로서
(4)1화소를 형성하려면, 1화소를 먼저 크게 분할하고, 분할된 1블록을 다시 세분할하는 구성을 취하고 있으므로, 계조수를 올리고 싶은 경우에도 용이하게 대응가능하다.
(5)상기 (4)에서 설명한 구성에서, 바라는 농도영역을 더욱 세밀하게 재현할 수 있다는 등의 효과도 있다.
(화상형성타이밍블록의 제 2 실시예)
(1) 구성
제 13 도에 화상형성장치(102)의 화상형성타이밍제어블록(108)의 제 2 실시예의 구성도를 도시하였다.
제 13 도에 있어서, 301'∼305'는 제 1 실시예의 301∼305와 똑 같은 기능을 가지며, 301'는 화상메모리제어블록(103)으로부터 전송되는 디지털 화상데이타(비디오)를 래치하기 위한 래치회로 A(래치회로 A의 출력은 비디오'), 303'는 예컨데 제 6 도의 γ변환을 행하기 위한 테이블이 저장되는 RAM, 302'는 γ변환테이블을 화상형성에 앞서 CPU(105)가 γ변환 데이타를 RAM(303')에 세트하는 경우와 화상형성시에 비디오'신호의 값에 따라 γ변환 데이타를 선택하는 경우에 있어서, RAM(303')에 가세하는 어드레스 정보를 전환하기 위한 멀티플렉서(MPX)이고, 305'는 CPU(105)의 데이타 버스와 RAM(303')의 입출력 버스와 전기적인 접속, 비접속을 행하기 위한 버퍼회로, 304'는 화상형성시에 γ변환용 RAM(303')으로부터 출력되는 데이타를 래치하기 위한 래치회로 B이다(래치회로 B의 출력은 비디오").
306'는상기 비디오"를 받아서 비디"의 값에 의거하여 1화소형구간의 개시를 표시하는 TRG신호로부터 화소의 형성개시를 표시하는 화소개시트리거 S-TRG 신호를 발생할 때까지의 재현할 농도에 따른 지연 시간량을 산출하는 지연량 산출회로 A, 307'는 상기 지연량 산출회로 A(306')의 출력을 받아서 TRG신호로부터 소정의 농도에 따른 시간지연을 행하게 하고, S-TRG 신호를 발생기키는 지연발생회로 A, 308'는 TTL레벨의 신호를 ECL 레벨로 변환하는 레벨변환회로 A, 309'는 상기 S-TRG신호를 받아서 지연발생회로 B(311'), 지연발생회로 C(312')의 어느 쪽에 트리거 신호를 제공하느냐를 선택하는 트리거신호선택회로이다.
310는 상기 S-TRG신호로부터 화소형성의 종료를 표시하는 CLK-A, 또는 CLK-B까지의 재현할 농도에 따른 지연시간량을 산출하는 지연량 산출회로 B, 311', 312'는 각각 상기 지연량 산출회로 B의 출력을 받아서 S-TRG신호로부터 소정의 농도에 따른 시간 지연을 행하게 하고, CLK-A 또는 CLK-B를 발생시키기 위한 지연발생회로 B 및 지연발생회로 C, 313'는 상기 S-TR G, CLK-A, CLK-B 신호를 받아서 소정의 농도에 따른 펄스폭의 화소신호를 발생시키기 위한 플립플롭, 314는 ECL레벨의 신호를 TTL레벨의 신호로 변환하는 레벨변환회로 B이다.
또, 315는 화소형성타이밍제어블록(108)의 동작타이밍을 발생시키는 타이밍발생회로이다.
(2)화상형성타이밍제어블록의 동작설명
다음에, 제 13 도, 제 14 도 및 제 15 도를 사용하여 화상형성타이밍제어블록(108)의 동작설명을 한다
제 14 도는 화상형성타이밍제어블록(108)의 동작의 1예를 도시한 동작타이밍 차아트의 예, 제 15 도는 제 2 의 지연발생수단이 제 1 의 지연발생수단의 2배의 속도로 동작하는 것을 설명하는 도면이다.
화상메모리 제어블록(103) 으로부터 송출되는 디지털 화상데이타 비디오는 1화소형성을 위한 클록()의 상승으로 래치회로 A(301')에 래치되어 비디오'를 RAM(303')의 어드레스입력으로 하여 제공한다(이때, MPX(302')는 래치회로 A의 출력을 선택하도록 되어 있다). RAM(303'은 상기 비디오'를 받아서 γ변환된 데이타를 출력한고, 상기 γ변환된 출력데이타는의 상승으로 래치회로 B(304')에 래치한다(비디오").
지연량 산출회로 A(306'는 상기 비디오"를 받아서 제 14 도에 있어서의 t1(또는 t3)에 상당하는 지연시간량을 산출하여, 지연발생회로 A(307')에 입력한다. 지연발생회로 A(307')는 제 14 도에 있어서의 래치신호로 상기 지연량 산출회로 A(306')의 출력신호를 래치하고, 그 다음에 1화소형성을 위한 클록()에 동기한 TRG신호를 받아서, 제 14 도에 있어서의 t1(또는 t3)의 시간지연후 S-TRG신호를 발생한다.
여기서, 래치신호 및 지연발생회로 A(307')의 출력은 TTL레벨의 신호라도 좋다.
한편, 지연량 산출회로 B(310')는 상기 비디오"를 받아서 제 14 도에 있어서의 t2(또는 t4)에 상당하는 지연시간량을 산출하여, 지연발생회로 B(311') 및 지연발생회로 C(312')에 가한다. 지연발생회로 B(311')는 제 14 도에 있어서의 래치-A 신호의 타이밍으로 상기 지연량 산출회로 B(310')의 출력신호 (t2)에 상당하는 값)를 래치하고, 지연발생회로(312')는 제 14 도에 있어서의 래치-B의 타이밍으로 상기 지연량 산출회로 B(310')의 출력신호(t4에 상당하는 값)을 래치한다. 여기서, 래치-A 신호, 래치-B 신호 및 지연량 산출회로 B(310')의 출력신호 TTL레벨의 신호라도 좋다.
즉, TRG 신호에 동기한 T-SET신호에 따라, 트리거신호선택회로(309')에 의하여 지연발생회로 B(311') 및 지연발생회로 C(312')에는 1화소 건너 교대로 S-TRG신호가 가해지고, 지연발생회로 B(311') 및 지연발생회로 C(312')는 각각 S-TRG신호로부터의 소정의 지연시간(t1, t3) 경과후 CLK-A 및 CLK-B신호를 발생한다.
여기서, 제 15 도에 도시한 바와 같이, 예컨대 1화소형성구간클록()의 1주기를 16등분한 블록으로 분할하여 농도표현을 하는 경우, 화소의 중심(a)를 기준으로 하여 전후의 폭이 4블록인 펄스신호를 발생시킨 것으로 하면, S-TRG 및 CLK-A(또는 CLK-B)는, (a)로부터 4블록인 곳에서 발생한다. 그런데 S-TRG를 기준으로 하면, CLK-A(또는 CLK-B)는 S-TRG로 부터 8블록의 곳에서 발생시키지 않으면 안된다.
즉, 지연발생회로 A(307'), 지연발생회로B(311'), 지연발생회로 C(312')는 동종의 소자를 사용하므로, 지연스탭분해수는 같아지기 때문에, 지연발생회로 B(311') 및 지연발생회로 C(312')는 지연발생회로 A(307')의 2배의 속도로 동작(1스탭당의 지연시간량의 2배)시키는 구성이 되어, 화소의 중심(a)을 기준으로 하여 대상이 펄스폭을 발생시킬 수 있다.
플립플롭(313')은 상기 각 신호(S-TRG, CLK-A, CLK-B 신호)를 받아서, 제 14 도에 도시한 바와 같이, 소정의 농도에 따라 소정의 펄스폭(tw1 또는 tw2)의 신호(LON')를 발생하고, LON'은 레벨변환회로 B(314')에 의하여 ECL-TTL레벨변환된후 (LON 신호), 도시하지 않은 레이저 드라이버를 구동하여, 레이저 드라이버가 구동되는 시간에 의하여 형성되는 화상의 농도가 제어된다.
이상 설명한 바와 같이, 본 실시예에 의하면 고주파 클록을 필요로 하지 않는 디지털 프로그래머블 지연 발생기(본 실시예에서는 AD9500을 사용한다)를 사용함으로써,
(1)아나로그 회로 특유의 오프세트 조정, 게인 조정을 행하지 않고 레이저의 ONㆍOFF시간을 제어하여 중간조를 표현하는 것이 가능하다.
(2)회로의 동작주파수를 그다지 올리지 않고, 또한 재현할 수 있는 산수(해상도)를 그다지 내리지 않고 중간조를 표현하는 것이 가능하다.
(3)또한, γ변환처리는 가변구성으로 되어 있으므로, 화상형성장치의 농도보정은 호스트 컴퓨터로 제어하는 것이 가능하다.
[다른 실시예]
제 7 도∼제 12 도 및 제 16 도에 다른 실시예를 도시하였다.
(1)제 7 도에 있어서, 701은 SCSI, RS232C, 쌍방향 센트로닉스 등의 범용인터페이스 제어블록이고, 702는 화상 1페이지분의 다치화상데이타를 기억할 수 있는 페이지 메모리이다. 다른 구성은 제 1 도 또는 제 2 도의 실시예와 똑같다.
즉, 제 1, 제 2 의 실시예에서 설명한 인터페이스의 경우에는, 화상데이타 전송률은 화상형성장치(102)의 화상형성률보다도 빨라야 하나, 제 7 도와 같은 구성을 취함으로써 데이타 전송률이 낮은 호스트 컴퓨터(101)와의 접속이 가능하게 되는 것이다.
(2)제 8 도에 있어서, 801은 확장회로, 802는 메모리이다.
즉, 다른 실시예 제 7 도에서 설명한 구성에 있어서는 호스트 컴퓨터(101)와 화상형성장치(102)의 데이타 전송시간이 길어져 버리므로, 호스트 컴퓨터(101)측에서 미리 다시 화상데이타를 압축하여, 압축데이타를 화상형성장치(102)에 전송하며, 데이타 전송시간을 단축하는 것이다.
화상형성장치(102)는 압축데이타를 받아 확장회로(801)에서 화상데이타를 복원하여 메모리(802)에 일단 기억한다.
메모리(802)는 확장회로(801)의 복원속도에 의하여 라인 버퍼 메모리 구성의 경우와, 페이지 메모리 구성의 경우가 있다.
(3)제 9 도는 제 1 의 실시예의 변형예이고, 901, 902는 각각 지연발생회로 A(309), 지연발생회로(310)와 똑같은 지연발생회로 C 및 지연발생회로 D이다.
제 1 의 실시예에 있어서는, 제 5 도에 도시한 바와 같이 1화소를 형성하기 위한 클록()의 8배의 주파수를 가진 클록(8)에 동기하여, 1화소를 8등분하여 화소형성의 타이밍신호를 발생하는 예에 대하여 설명하였다.
제 9 도 및 제 10 도는 지연발생회로 C(901) 및 지연발생회로 D(902)를 설치함으로써 1화소를 형성하기 위한 클록()에 동기하여 화소형성의 타이밍신호를 발생하는 경우의 구성을 도시한 것이다.
즉, 제 10 도에 있어서, 제 5 도에 있어서의 S-TRG, E-TRG를 발생시키기 위하여 클록()에 동기하여 S-TRG' E-TRG'를 발생시켜, S-TRG' E-TRG'로 부터 S-TRG, E-TRG까지의 각각의 지연시간(t3, t4)에 상당하는 값(S-데이타' E-데이타'을 각각 지연발생회로 C(901), 지연발생회로 D(902)에 설정하도록 한 것이다.
그리고, 제 10 도의 S-래치' E-래치' S-래치, E-래치와 똑같은 타이밍으로 발생된다.
(4)제 1 또는 제 2 의 실시예에 있어서는, 레이저를 ON하거나 OFF하는 1비트정보만으로 레이저를 제어하는 예에 대하여 설명하였으나, 제 11 도에 도시한 바와같이 레이저 파워를 3치(OFF, 레벨1, 레벨2)로 제어하는 방법도 생각할 수 있다.
이 방법에 의하면, 지연발생회로 A(309), 지연발생회로 B(310)를 제 2 도에 도시한 바와 같은 인덕턴스로 구성되는 딜레인 라인(1202)의 출력을 선택(선택기는 1203) 하도록 하는 구성의 지연회로블록(1201)으로 바꾸어 놓은 구성으로 하여, 1화소를 M등분한 블록을 상기 지연회로블록(1210)으로 N등분하고, 앞에서 설명한 레이저 파워를 3치로 제어하는 방법과 조합하면, N을 그다지 크게하지 않고 어느 정도 계조를 높이는 것이 가능하게 된다.
(5)앞에서 설명한 제 2 실시예에 있어서는, 화소형성종료타이밍신호는 지연발생회 B(311') 및 지연발생회로 C(312')를 사용하여 1화소 건너 교대로 발생시키는 구성에 대하여 설명하였다.
이것을 사용하는 지연발생회로 (예컨대, 디지털 프로그래머블 지연회로 AD9500)의 내부 구성이 램프신호발생기와 D/A콘버트(DAC)로 되어 있고, 트리거 신호가 입력되면 램프 신호기가 동작하여, 상기 램프신호와 DAC의 출력신호가 일치한 시점에서 지연신호가 발생하도록 되어 있고, 상기 DAC의 세트링시간의 관계로 제 2 의 실시예에서는 1화소 건너 교대로 처리하는 구성으로 하였다.
그러나, 제 16 도에 도시한 구성으로 하면, 화소형성종료타이밍신호발생을 위한 지연발생회로는 1개로써 실현하는 것이 가능하다.
제 16도에 있어서, 801'는 지연량 산출회로 2의 출력을 받아서 D/A변환하는 DAC, 802'는 상기 DAC(801')의 아나로그 출력을 샘플하여 호울드하는 샘플호울드 회로이다.
즉, 지연발생회로 D(811')(예컨데, AD9500)의 오프세트조정단자에 상기 샘플호울드 회로(802)의 출력을 접속하여, AD9500의 내부 DAC의 기능을 DAC(801')로 행하도록 한 것이다(이때, AD9500의 내부 DAC의 입력은 강제적으로 “0”에 설정되도록 해둔다).
이러한 구성으로 하면, S-TRG의 타이밍으로 DAC(801')의 출력은 샘풀호울드되어, 래치의 타이밍으로 DAC(801')의 데이타가 갱신되어도 소정시간후에 화소형성종료타이밍신호가 출력된다. 그리고, 제 16 도의 CLK신호는 제 14 도에 있어서의 CLK-A 및 CLK-B와 똑같은 타이밍으로 출력되는 화소형성종료타이밍신호이다.
[다른 실시예]
다음예, 제 17 도, 제 18 도, 제 19 도를 사용하여, 상기의 구성을 갖춘 본 실시예 화상형성타이밍제어블록(108)의 다른 실시예의 동작설명을 한다.
제 18 도는 화상형성타이밍제어블록(108)의 동작의 1예를 도시한 동작 타이밍 차아트, 제 19 도는 화상형성타이밍신호발생회로(306)의 출력신호를 레벨변환회로 1(308)에서 레벨변환 신호(S-TRG, E-TRG)의 출력타이밍을 도시한 도면이며, γ변환의 1예를 도시한 도면으로, 제 1 실시예와 똑같다.
제 19 도에 있어서,는 화소를 형성하기 위한 클록신호를 표시하고, 8는 본 실시예에 있어서는 1화소를 화소형성의 중심(a)를 기준으로 하여 8등분하기 위한 클록신호이며,의 8배의 주파수를 가진 신호이다.
또, (A), (B), (c), (D)는 비디오"의 값에 따라,
(A)비디오"가 O퀀Ay인 경우
(B)비디오"가 Ay퀀By인 경우
(C)비디오"가 By퀀Cy인 경우
(D)비디오"가 Cy퀀Dy인 경우
의 각 경우에 있어서의 화상형성타이밍발생회로(306)의 레벨변환후의 신호(S-TRG, E-TRG)의 출력 타이밍를 표시한다.
상세한 것을 후출하나, (A)부터 (D)로 감에 따라 최종적으로 얻어지는 화소폭이 커지도록 정해져 있다. 즉, S-TRG와 E-TRG의 펄스상승간격에 따라 얻어지는 화소폭이 결정되므로, 전술한 γ변환데이블의 패러미터에 의하여 1화소의 농도보정이 행하여지도록 되어 있다.
다음에, 제 4 도를 중심으로 화상형성의 동작에 관하여 설명한다.
화상메모리제어블록(103)으로부터 송출되는 디지털 화상데이타 비디오는의 상승으로 래치회로 1(301)에 래치되어 신호비디오'는 RAM(303)의 어드레스 입력으로 하여 입력한다(이때, MPX(302)는 래치회로 1의 출력을 선택하도록 되어 있다).
RAM(303)은 상기 비디오'를 받아서 γ변환된 데이타를 출력하고, 이 데이타가 1o의 상승으로 래치회로2(304)에 래치되어 비디오"가 된다.
화소형성타이밍신호발생회로(306)는 상기 비디오"를 V-래치의 상승시에 받아들여, 비디오"의 값에 따라 제 19 도에 있어서 (A), (B), (C), (D)의 어느 타이밍으로 S-TRG, E-TRG 신호를 발생한다(제 18 도의 예에서는 (B)의 경우가 된다).
한편, 지연량 산출회로(307)는 상기 비디오"를 V-래치의 상승시에 받아들여, 비디오"의 값에 따라 S-TRG, E-TRG신호로부터이 각각의 지연시간량(S-데이타, E-데이타)를 산출한다(제 18 도의 예에서는 각각 t1, t2가 된다). 타이밍발생회로(313)로부터 출력되는 S-래치, E-래치신호에 의하여 각각 t1, t2에 상당하는 값, 즉 S-데이타, E-데이타가 지연발생회로 1(309) 및 지연발생회로 2(310)에 받아들여진다(그리고, S-래치, E-래치, S-데이타, E-데이타 TTL 레벨의 신호, S-TRG, E-TRG는 ECL레벨의 신호이다).
여기서, 지연량 산출회로(307)는, 예컨데 RAM으로 구성함으로써 지연시간량은, 테이블 변환처리에 의하여 얻어지는 구성이라도 좋고, CPU(105)가 그 변환테이블의 내용을 설정할 수 있는 구성이라도 좋다. 또, 상기 테이블 변환처리기능을 RAM(303)에 가지게 하고, t1+t2=t(분할된 1블록의 시간)인 것을 이용하여, t1 또는 t2의 어느 한쪽에 상당하는 값을 RAM(303)으로부터 출력하여, 지연량 산출회로(307)에 제공하고, 다른값을 산출하는 구성이라도 좋다.
그 다음에, 지연발생회로 1(309) 및 지연발생회로 2(310)는 각각 상기 S-TRG, E-TRG 신호를 트리거로 하여, t1, t2의 시간을 계수한 시점에서 펄스신호(S-CLK, E-CLK)를 생성한다. 양 회로(309, 310)로서는 상기한 AD9500이 사용된다.
지연발생회로 3(314) 및 지연발생회로 4(315)는 S-CLK, E-CLK 신호를 트리거입력으로 하여 지연량 설정회로(316)에 의하여 설정되는 지연시간 (D-데이타, 제 18 도에 있어서는 t)3을 개수한 후, S-CLK' E-CLK' 신호를 발생한다.
여기서, 지연량 설정회로(316)에 설정되는 값은 호스트 컴퓨터(101)의 지령에 의거하여 CPU(105)가 부주사 동기신호인 BD 신호를 동기하여 차례로 설정되게 되어 있다.
지연시간(t3)을 규정하는 D-데이타는 주주사방향의 화상형성이 유효하게 되기에 앞서, D-래치신호에 의하여 지연발생회로 3(314) 및 지연발생회로 4(315)에 들어가도록 되어 있고, 그 설정가능한 지연시간은 최대 1화소 주기분이다. 본 실시예에 있어서는 1화소 주기분을 256분할한 단위로 지연시간량의 설절이 가능하다.
플립플롭(311)은 상기 각 신호(S-CLK'), E-CLK')를 받아서 제 18 도에 있어서의 tw의 시간폭을 가진 신호(LON')를 생성한다(제 6 도에 있어서의 P점에 상당하는 농도신호), 그후, LON'는 ECL-TTL 레벨변환된후(LON신호), 도시하지 않은 레이저 드라이버를 구동한다, 레이저 드라이버가 구동되는 시간에 의하여 전자사진 프로세스에 있어서의 1화소의 노광시간을 변조하여, 그 결과 형성되는 화상의 농도가 제어되게 된다.
이상의 설명은 차례로 처리하기 위하여 화상데이타 전송률은 화상형성장치(102)의 화상형성률보다 빨리할 필요가 있는 예에 대하여 행하였다. 그러나, 본 발명은 이상의 예에 한정되는 것은 아니고, 적시에 변형응용가능하다. 전술한 제 7 도, 제 8 도에 실시예에도 적용가능하다.
[(다른 실시예]
전술한 제 17 도∼제 19 도의 실시예에서는 화상형성타이밍신호에 지연발생회로 A(308) 및 지연발생회로 B(309)를 사용하여 1화소 건너 교대로 발생시키는 구성에 대하여 설명하였다.
이것은 사용하는 일반 시중판매되고 있는 지연발생회로 (예컨대, AD9500)의 내부구성이 램프신호발생기와 D/A콘버터(DAC)로 되어 있고, 신호가 입력되면 램프신호발생기가 동작하며, 상기 램프신호와 DAC의 출력신호가 일치한 시점에서 지연신호가 발생하는 구성이기 때문이다. 이러한 구성 때문에 DAC의 세트링 시간관계로 1화소 건너 교대로 처리하는 구성으로 하였다.
그러나, 본 발명은 이상의 예에 한정되는 것은 아니고, 제 20 도에 도시한 구성으로 함으로써, 화소형성종료타이밍신호발생을 위한 지연발생회로를 언제나 실현하는 것이 가능하다.
이와 같이 구성한 본 발명의 실시예를 제 20 도를 참조하여 다음에 설명한다.
제 20 도에 있어서, 제 17 도와 똑같은 구성은 동일번호를 붙이고, 상세한 설명을 생략한다.
제 20 도에 있어서, 317은 플립플롭이다.
제 20 도의 예에서는 S-CLK 및 E-CLK로 플립플롭(317)의 출력신호를 제어하고 일단 제 4 도에 있어서의 tw의 폭의 펄스신호를 생성한다(LON" 신호). 그 다음에 LON"의 상승엣지에서 지연발생회로 3을 기동하여 S-CLK'를 생성하고, LON"의 하강엣지에서 지연발생회로 4를 기동하여 E-CLK'를 생성한다. S-CLK' 및 E-CLK'로 플립플롭(311)의 출력신호를 제어하여, 제 18 도에 도시한 바와 같이 소정시간(t3) 지연후에 LON'를 출력시키도록 한 것이다.
여기서, 지연발생회로 3 및 4에 AD9500을 사용하여, 2트리거 입력은 ECL레벨의 디퍼렌셜 입력이 되어 있으므로, 지연발생회로 3(314)의 +입력과, 지연발생회로 4(315)의 -입력에 각각 LON'를 입력하면, 상기와 같이 지연발생회로 3 및 4를 각각 LON"신호의 상승, 하강으로 동작시킬 수 있다.
상술한 각 실시예에 있어서는 레이저를 온하거나 오프하거나 하는 1비트 정보만으로 레이저를 제어하는 예에 대하여 설명하였으나, 제 11 도에서 설명한 바와 같은 레이저 파워를 3치로 제어하는 방법도 생각할 수 있다.
본 발명은 복수의 기기로 구성되는 시스템에 적용하여도, 하나의 기기로 된 장치에 적용하여도 좋다. 또, 본 발명은 시스템 또는 장치에 프로그램을 공급함으로써 달성되는 경우에도 적용할 수 있는 것을 말할 것도 없다.
이상 설명한 바와 같이, 본 실시예에 의하면, 디지털 프로그래머블 지연발생회로기를 사용함으로써,
(1)아나로그 회로 특유의 오프세트 조정, 게인 조정을 행하지 않고 레이저의 ONㆍOFF시간을 제어하여 중간조를 표현하는 것이 가능하다.
(2)회로의 동작 주파수를 그다지 올리지 않고, 또한 재현할 수 있는 선수(해상도)를 그다지 내리지 않고 중간조를 표현하는 것이 가능하다.
(3)γ변환처리는 가변구성으로 되어 있으므로, 화상형성장치의 농도 보정은 호스트 컴퓨터로 제어하는 것이 가능하다.
(4)부주사마다 화소형성개시타이밍 및 화소형성종료타이밍을 제어할 수 있는 구성으로 되어 있으므로, 스크린 각을 마련한 중간조 표현이 가능하므로, 예컨대, 풀칼라 프린터에 있어서, 엘로우, 마젠타, 시안, 블랙의 각 색에 있어서 스크린 각을 설정할 수 있기 위한 모아레(miore)가 적은 화상표면이 가능한 것 동의 여러 가지 효과를 나타내는 것이다.
본 발명은 전자사진방식의 레이저빔 프린터에 한하지 않고, 펄스폭 변조가 가능한 다른 상형성장치에 적용가능하다.
그리고, 본 발명은 복수의 기기로 구성되어 있는 시스템에 적용하여도 좋고 하나의 기기로 된 장치에 적용하여도 좋다. 또, 시스템 또는 장치에 프로그램을 공급함으로써 달성되는 경우에도 적용할 수 있는 것은 말할 것도 없다.
[다른 실시예]
상술한 화성형성장치(102)의 화상형성타이밍제어블록(108)의 상세한 구성을 제 21 도에 도시하였다.
제 21 도에 있어서, 301은 화상 메모리 제어블록(103)으로부터 전송되는 디지털 화상데이타(비디오)를 래치하기 위한 래치회로 1(래치회로 1의 출력은 301a), 303은 γ변환을 하기 위한 테이블이 격납되는 RAM이다. 302는 멀티플랙서(MPX)이고, CPU(105)가 γ변환 데이타를 RAM(303)에 세트하는 경우와, 301a신호의 값에 따라 γ변환 데이타를 선택하는 경우에 있어서, RAM(303)에 가해지는 어드레스 정보를 전환하기 위한 것이다. 305는 CPU(105)의 데이타를 버스와 RAM(303)의 입출력버스와의 전기적인 접속, 피접속을 하기 위한 버퍼회로, 304는 화상형성시 γ변환용 RAM(303)으로부터 출력되는 데이타를 래치하기 위한 래치회로 2이다(래치회로 2의 출력은 304a).
307은 TTL레벨의 신호를 ECL 레벨로 변환하는 레벨회로 1, 306은 화소형성개시를 표시하는 S-TRG신호를 받아서 지연발생회로 A(308), 지연발생회로 B(309)의 어느 쪽에 트리거 신호를 가하느냐를 선택하는 트리거신호선택회로(지연발생회로 A에는 TRG-A신호, 지연발생회로 B에는 TRG-G신호가 가해진다)이다.
308, 309는 각각 래치회로 2(304)의 출력을 받아서 CLK-A, 또는 CLK-B를 발생시키기 위한 지연발생회로 A 및 지연발생회로 B이다.
310은 플립플롭이고, 상기 S-TRG, CLK-A, CLK-B 신호 및 S-TRG신호가 가해지는 시점에서의 플립플롭(310)의 출력신호를 “1”또는 “0”으로 설정하기 위한 신호 S-데이타를 받아서, 소정의 농도에 따른 펄스폭의 신호를 발생시키기 위한 것이고, 311은 ECL레벨의 신호를 TTL레벨의 신호로 변환되는 레벨변환회로 2이다.
또, 312는 화상형성타이밍제어블록(108)의 동작타이밍을 발생시키는 타이밍발생회로이다.
다음에 이상의 구성을 갖춘 화상형성타이밍제어블록(108)의 동작을 제 22 도의 타이밍차아트를 참조하여 설명한다.
제 22 도는 화상형성타이밍제어블록(108)의 동작이 1예를 도시한 동작타이밍차아트이다.
화상메모리제어블록(103)으로부터 송출되는 디지털화상데이타(비디오 신호)는 1화소형성을 위한 클록()의 상승으로 래치회로 1(301)에 래치되고, 301a로서 RAM(303)의 어드레스 입력이 된다(이때, MPX(302)는 래치회로 1의 출력을 선택하도록 되어 있다). RAM(303)은 상기 301a를 어드레스로 한 γ변환테이블의 데이타(γ변환된 데이타)를 출력한다.
상기 γ변환된 출력데이타는 클록()의 상승으로 래치회로 2(304)에 래치된다(304a).
그후, 래치회로 2의 출력신호(304a)는 래치-A 및 래치-B 신호에 의하여 각각 지연발생회로 A(308) 및 지연발생회로 B(309)에 래치된다.
또, 트리거신호선택회로(306)로부터의 TRG-A 및 TRG-B 신호는 S-TRG 신호에 등기한 TSEL신호에 따라 1화소 건너 교대로 지연발생회로 A(308) 및 지연발생회로 b(309)에 가세된다.
지연발생회로 A(308) 및 지연발생회로 B(309)는 각각 TRG-A 및 TRG-B 신호로부터의 소정의 지연시간 t1 및 t2경과후 CLK-A 및 CLK-B 신호를 발생한다.
지연시간 t1과 t2는 먼저 지연발생회로 A(308)와 지연발생회로 B(309 )에 래치된 304a신호의 값에 의하여 결정되고, 레이저의 1화소 드라이브 시간의 기준이 된다.
플립플롭(310)은 S-TRG신호가 발생되는 타이밍시에 S-데이타 신호에 따라 화상데이타가 전부 흰색인 경우에 있어서는 출력이 “0”이 되도록 설정되고, 그밖에는 출력이 “1”이 되도록 설정된다. 그 다음에, CLK-A, CLK -B 신호를 받아서, 제 22 도에 도시한 바와같이 소정의 농도에 따른 소정의 펄스폭(tw1 또는 tw2)의 신호(LON')를 발생하고, LON')는 그후 ECL-TTL 레벨변환되어 LON신호가 되고, 도시하지 않은 레이저 드라이버를 구동한다.
즉, 1화소형성구간중의 화소발광구간(tw1 이나 tw2)의 길이에 의하여 화소는 펄스폭 변조되게 된다. 이결과, 레이저 드라이버가 구동되는 시간의 길이에 의하여 형성되는 1화소의 농도가 제어되게 된다.
즉, 요약하면, 비디오 신호에 의하여 RAM(303)내에 준비된 γ보정변환테이블중의 보정데이타를 추출하여, 이 보정데이타에 의하여 지연발생시간의 제어를 하여 1화소의 발행시간을 변조하는 것이다. 또, γ보정변환테이블의 내용은 CPU(105)에 의하여 변경하는 것이 가능한 구성으로 되어 있다.
이상의 설명은 차례로 처리하게 위하여 화상데이타 전송률이 화상형성장치(102)이 화상형성률보다 빠르게 할 필요가 있는 예에 대하여 설명하였다. 그러나, 본 발명은 예에 한정되는 것은 아니고, 적시 변형응용가능하다. 또한, 제 7, 8 도에서 설명한 시스템에도 적용가능하다.
[다른 실시예]
전술한 제 21 도, 제 22 도에 도시한 실시예에서는 화소형성종료타이밍신호를 지연발생회로 A(308) 및 지연발생회로 B(309)를 사용하여 1화소 건너 교대로 발생시키는 구성에 대하여 설명하였다.
이것은 사용하는 일반적으로 시판되고 있는 지연발생회로(예컨대, AD9500)의 내부 구성이 램프신호발생기와 D/A콘버트(DAC)로 되어 있고, 트리거 신호가 입력되면 램프신호발생가 동작하여, 상기 램프신호와 DAC의 출력신호가 일치한 시점에서 지연신호가 발생하는 구성이기 때문이다. 이러한 구성 때문에 DAC의 세트링 시간관계로 제 21 도, 제 22 도의 실시예에서는 1화소 건너 교대로 처리하는 구성으로 하였다.
그러나, 본 발명은 이상의 예에 한정되는 것은 아니고, 제 23 도에 도시한 구성으로 함으로써 화소형성종료타이밍신호발생을 위한 지연발생회로를 1개로 실현하는 것이 가능하다.
이렇게 구성한 본 발명의 실시예를 제 23 도를 참조하여 다음에 설명한다.
제 23 도에 있어서, 제 21 도와 똑같은 구성은 동일번호를 붙이고, 상세한 설명은 생략한다.
제 23 도중, 801은 래치회로 2의 출력을 받아서 D/A변환하는 DAC, 802는 상기 DAC(801)의 아나로그 출력을 샘플링하여 호울드하는 샘플 호울드 회로이다.
즉, 지연발생회로 A(308, 예컨대 AD9500)의 오프세트 조정단자에 상기 샘플 호울드 회로(802)의 출력을 접속하여, AD9500의 내부 DAC의 기능을 DAC(801)에서 행하도록 한 것이다(이때, AD9500의 내부 DAC의 입력은 강제적인 “0”으로 설정되도록 해둔다).
이러한 구성으로 하면, S-TRG의 타이밍으로 DAC(801)의 출력은 샘플 호울드되어, 래치(제 22 도에 있어서의 래치-A 및 래치-B 신호의 -논리 OR)의 타이밍으로 DAC(801)의 데이타가 갱신되어도 소정시간후에 화상형성종류타이밍신호가 출력된다(그리고, 제 23 도의 CLK신호는 제 4 도에 있어서의 CLK-A 및 CLK-B와 똑같은 타이밍으로 출력되는 화소형성종료타이밍신호이다).
이상 설명한 바와 같이 본 실시예에 의하면, 디지털 프로그래머블 지연발생수단을 사용함으로써,
(1)아나로그 회로 특유의 오프세트 조정, 게인 조정을 행하지 않고 레이저의 ON-OFF시간을 제어하여 중간조를 표현하는 것이 가능하다.
(2)회로의 동작주파수를 그다지 올리지 않고, 또한 재현할 수 있는 선수(해상도)를 그다지 내리지 않고 중간조를 표현하는 것이 가능하다.
(3)γ변환처리를 가변구성으로 되어 있으므로, 화상형성장치의 농도보정은 호스트 컴퓨터로 제어하는 것이 가능한 것 등의 여러 가지 효과를 제공한다.
[발명의 효과]
이상 설명한 바와 같이, 본 발명에 의하면 특별한 조정없이, 그리고 동작주파수를 억제하여 재현할 수 있는 해상도를 내리지 않고 중간조를 표현하는 것이 가능하게 된다.
이 경우에 있어서도, 예컨대 풀칼라 프린터에 있어서, 엘로우, 마젠타, 시안블랙의 각각에 있어서 스크린각을 설정할 수 있기 위한 모아레가 적은 화상표현이 가능하게 된다.
본 발명은 상술한 실시예에 한정되지 않고, 특허청구범위에 표시한 범위내에서 여러 가지의 응용변형이 가능하다.

Claims (17)

  1. 디지털 화상 데이타를 입력하는 입력수단 ; 상기 입력수단에 의한 디지털 화상 데이타 입력으로부터 화소형성 개시 타이밍신호를 획득하는 제 1 수단 ; 상기 입력수단에 의한 디지털 화상 데이타 입력으로부터 화소형성 종료 타이밍신호를 획득하는 제 2 수단 ; 상기 제 1 수단 및 제 2 수단과 통신하며 화소형성 개시 및 종료 타이밍신호로부터 화소형성 구간 신호를 획득하는 제 3 수단으로 구성되며 여기서 상기 제 1 및 제 2 수단은 고주파수 클록을 필요로 하지 않는 디지털 지연회로로 이루어지는 것을 특징으로 하는 화상 데이타 처리장치.
  2. 제 1 항에 있어서, 상기 제 2 수단의 디지털 지연회로는 상기 제 1 수단의 디지털 지연회로의 2배의 속도로 동작하는 것을 특징으로 하는 화상 데이타 처리 장치.
  3. 디지털 화상 데이타를 입력하는 입력수단 ; 1화소가 상기 입력수단에 의한 디지털 화상 데이타 입력 값에 따라 복수블록으로 형성되도록 분할하며 화소분할 타이밍신호를 발생하는 화소분할수단 ; 상기 화소분할수단과 통신하며, 상기 화소분할수단에 의해 발생된 화소분할 타이밍신호를 기초로 하여 화소형성 개시 및 종료 타이밍신호를 발생하는 수단으로 구성되는 것을 특징으로 하는 화상 데이타 처리장치.
  4. 제 3 항에 있어서, 상기 화소형성 개시 타이밍신호 및 화소형성 종료 타이밍신호는 상기 화소분할 타이밍신호를 지연시키는 지연수단에 의하여 발생되는 것을 특징으로 하는 화상 데이타 처리장치.
  5. 제 4 항에 있어서, 디지털 입력 화상 데이타 값을 기초로 한 화소분할 타이밍신호로부터 화소형성개시 종료타이밍신호의 지연시간을 산출하는 지연량산출수단으로 추가로 구성되는 것을 특징으로 하는 화상데이타 처리장치.
  6. 제 5 항에 있어서, 상기 지연량 산출수단에 발생된 지연시간은 선택가능한 것임을 특징으로 하는 화상데이타 처리장치.
  7. 디지털 화상 데이타를 입력하는 입력수단 ; 1화소를 상기 입력수단에 의한 디지털 화상 데이타 입력 값에 따라 복수블록으로 분할하여 화소분할 타이밍신호를 발생하는 화소분할수단 ; 상기 화소분할수단과 통신하며, 화소분할 타이밍신호를 기초로 하여 화소개시 타이밍신호를 발생하는 화소개시 타이밍신호 발생수단 ; 상기 화소분할수단과 통신하며, 효소분할 타이밍신호를 기초로 하여 화소종료 타이밍신호를 발생하는 화소종료 타이밍신호 발생수단 ; 상기 화소개시 타이밍신호 발생수단과 통신하며, 화소개시 타이밍신호를 기초로 하여 소정시간주기의 지연타이밍신호를 발생하는 제 1 지연수단 ; 상기 화속개시 타이밍신호 발생수단과 통신하며, 화소종료 타이밍신호를 기초로 하여 소정시간주기의 지연타이밍신호를 발생하는 제 2 지연수단 ; 화소신호로써 상기 제 1 및 제 2 지연수단으로써 지연타이밍신호를 사이의 간격(인터벌)을 발생하는 화소발생수단 ; 상기 화소발생수단에 의해 발생된 화소신호를 기초로 하여 화상을 형성하는 형성수단으로 구성되는 것을 특징으로 하는 화상형성장치.
  8. 제 7 항에 있어서, 화소개시 및 종료타이밍신호는 1화소의 농도정보를 기초로 하여 결정되는 것을 특징으로 하는 화상형성장치.
  9. 제 7 항에 있어서, 상기 제 1 및 제 2 지연수단은 각각 독립적으로 지연시간을 설정하는 수단으로 구성되는 것을 특징으로 하는 화상형성장치.
  10. 디지털 화상 데이타를 입력하는 입력수단 ; 디지털 화상 데이타를 기초로 하여 화소개시 타이밍신호를 발생하는 타이밍신호 발생수단 ; 고주파클록을 사용하지 않고, 디지털 화상 데이타를 기초로 하여 상기 타이밍신호발생수단에 의해 발생된 화소형성 개시 타이밍신호로부터 소정시간주의 경과에 관한 화소종료 타이밍신호를 발생하는 지연발생수단 ; 상기 타이밍신호 발생수단에 의해 발생된 화소형성 개시 타이밍신호와 상기 지연발생수단에 의해 발생된 화소종료 타이밍신호를 기초로 하여 화상을 형성하는 형성수단으로 구성되는 것을 특징으로 하는 화상형성장치.
  11. 제 10 항에 있어서, 상기 지연발생수단은 계조데이타를 아날로그 변환하는 수단과 트리거신호를 기초로 하여 램프신호를 발생하는 수단으로 구성되는 것을 특징으로 하는 화상형성장치.
  12. 제 1 항에 있어서, 각각의 상기 제 1 및 제 2 디지털 지연회로는 계조데이타를 아날로그 변환하는 수단과 트리거신호를 기초로 하여 램프신호를 발생하는 수단으로 구성되는 것을 특징으로 하는 화상 데이타 처리장치.
  13. 제 7 항에 있어서, 각각의 제 1 및 제 2 디지털 지연회로는 계조 데이타를 아날로그 변환하는 수단과 트리거신호를 기초로 하여 램프신호를 발생하는 수단으로 구성되는 것을 특징으로 하는 화상형성장치.
  14. 디지털 화상 데이타를 입력하는 단계 ; 디지털 화상 데이타로부터 화소형성 개시 타이밍신호를 획득하는 단계 ; 디지털 화상 데이타로부터 화소형성 종료 타이밍신호를 획득하는 단계 ; 화소형성개시 및 종료타이밍신호로부터 화소형성간격(인터벌)신호를 획득하는 단계 ; 화소형성개시 및 종료타이밍신호를 획득하기 위한 고주파수 클록을 필요로 하지 않는 디지털 지연회로를 제공하는 단계로 구성되는 것을 특징으로 하는 화상 데이타 처리 방법.
  15. 디지털 화상 데이타를 입력하는 단계 ; 디지털 화상 데이타의 값에 따라 복수블록으로 형성되도록 1화소를 분할하는 단계 ; 화소분할 타이밍신호를 발생하는 단계 ; 및 화소분할 타이밍신호를 기초로 하여 화소형성개시 및 종료타이밍신호를 발생하는 수단으로 구성되는 것을 특징으로 하는 화상 데이타 처리방법.
  16. 디지털 화상 데이타를 입력하는 단계 ; 디지털 화상 데이타의 값에 따라 1화소를 복수블록으로 분할하는 단계 ; 화소분할 타이밍신호를 발생하는 단계 ; 화소분할 타이밍신호를 기초로 하여 화소개시 타이밍 신호를 발생하는 단계 ; 화소분할 타이밍신호를 기초로 하여 화소종료 타이밍신호를 발생하는 단계 ; 화소개시 타이밍신호를 기초로 하여 소정시간주기의 제 1 지연타이밍신호를 발생하는 단계 ; 화소종료 타이밍신호를 기초로 하여 소정시간주기의 제 2 지연타이밍신호를 발생하는 단계 ; 화소신호로써 제 1 지연타이밍신호와 제 2 지연타이밍신호 사이의 간격을 발생하는 단계 ; 화소신호를 기초로 하여 화상을 형성하는 단계로 구성되는 것을 특징으로 하는 화상 형성방법.
  17. 디지털 화상 데이타를 입력하는 단계 ; 디지털 화상 데이타를 기초로 하여 화소개시 타이밍신호를 발생하는 단계 ; 고주파수 클록없는 지연발생기를 제공하며, 디지털 화상 데이타를 기초로 하여 화소형성 개시타이밍신호로부터 소정시간주기후에 화소종료 타이밍신호를 발생하는 단계 ; 화소형성 개시타이밍신호 및 화소종료 타이밍신호를 기초로 하여 화상을 형성하는 단계로 구성되는 것을 특징으로 하는 화상형성방법.
KR1019910017287A 1990-10-03 1991-10-02 화상형성장치 KR950000760B1 (ko)

Applications Claiming Priority (6)

Application Number Priority Date Filing Date Title
JP90-266869 1990-10-03
JP2266869A JP3048172B2 (ja) 1990-10-03 1990-10-03 画像処理装置
JP91-032633 1991-02-27
JP3032633A JPH04271565A (ja) 1991-02-27 1991-02-27 画像形成装置
JP3039949A JPH04278773A (ja) 1991-03-06 1991-03-06 画像形成装置
JP91-039949 1991-03-06

Publications (2)

Publication Number Publication Date
KR920008635A KR920008635A (ko) 1992-05-28
KR950000760B1 true KR950000760B1 (ko) 1995-01-28

Family

ID=27287791

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019910017287A KR950000760B1 (ko) 1990-10-03 1991-10-02 화상형성장치

Country Status (5)

Country Link
US (1) US5754303A (ko)
EP (1) EP0479537B1 (ko)
KR (1) KR950000760B1 (ko)
DE (1) DE69130791T2 (ko)
HK (1) HK1011818A1 (ko)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2264024A (en) * 1992-01-31 1993-08-11 Ricoh Kk Image forming apparatus
US6362898B1 (en) * 1997-10-31 2002-03-26 In-System Design, Inc. Pulse width position modulator and clock skew synchronizer
US6166821A (en) * 1998-10-02 2000-12-26 Electronics For Imaging, Inc. Self calibrating pulse width modulator for use in electrostatic printing applications
US7436424B2 (en) * 2005-03-29 2008-10-14 Kabushiki Kaisha Toshiba Light beam scanning apparatus and image forming apparatus with parallel modulating and driving channels
US10764589B2 (en) * 2018-10-18 2020-09-01 Trisys Co., Ltd. Method and module for processing image data

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4258394A (en) * 1977-08-26 1981-03-24 Westinghouse Electric Corp. Digital circuit for accurately detecting changes in the gray scale of a scanned image
US4506301A (en) * 1979-10-12 1985-03-19 Xerox Corporation Multiple mode raster scanner
JPS56153331A (en) * 1980-04-30 1981-11-27 Fuji Photo Film Co Ltd Laser recorder
US4413269A (en) * 1981-11-23 1983-11-01 International Business Machines Corporation Method of and apparatus for controlling gray scale while printing on charge sensitive recording mediums
JPS59163952A (ja) * 1983-03-08 1984-09-17 Canon Inc 画像処理装置
DE3688715T3 (de) * 1985-03-30 1999-05-06 Hitachi Ltd Druckverfahren vom Abtastaufzeichnungstyp und dessen Verwirklichungsvorrichtung.
US4800442A (en) * 1985-08-15 1989-01-24 Canon Kabushiki Kaisha Apparatus for generating an image from a digital video signal
US5029227A (en) * 1985-08-30 1991-07-02 Canon Kabushiki Kaisha Image processing apparatus
US4847695A (en) * 1986-02-06 1989-07-11 Canon Kabushiki Kaisha Image processing apparatus in which the minimum and maximum widths of a pulse-width modulated signal can be independently adjusted in accordance with predetermined data signals
US4691211A (en) * 1986-03-24 1987-09-01 Eastman Kodak Company Thermal printer
JPH0834417B2 (ja) * 1987-11-02 1996-03-29 三田工業株式会社 入力制御回路
US5191444A (en) * 1988-06-20 1993-03-02 Sanyo Electric Co., Ltd. Method of converting gradation of a digital image and a circuit thereof and a print density controlling apparatus for a printer and a printer using this method
US4951159A (en) * 1989-10-10 1990-08-21 A.I.T. Corporation Digital modulation technique
US5109283A (en) * 1990-03-02 1992-04-28 Xerographic Laser Images Corporation Raster scanning engine driver which independently locates engine drive signal transistors within each cell area

Also Published As

Publication number Publication date
US5754303A (en) 1998-05-19
DE69130791T2 (de) 1999-07-08
HK1011818A1 (en) 1999-07-16
DE69130791D1 (de) 1999-03-04
EP0479537B1 (en) 1999-01-20
KR920008635A (ko) 1992-05-28
EP0479537A2 (en) 1992-04-08
EP0479537A3 (en) 1992-08-26

Similar Documents

Publication Publication Date Title
EP0234809B1 (en) Image processing apparatus
JP2532399B2 (ja) 画像処理装置
US4897734A (en) Image processing apparatus
GB2398416A (en) Determining pulse width and justification values in a laser print apparatus
KR950000760B1 (ko) 화상형성장치
JP3176083B2 (ja) 画像処理装置及びその方法
JP3048172B2 (ja) 画像処理装置
US5274471A (en) Apparatus for converting resolution and gray scale of document image data
US5987218A (en) Image forming apparatus
JP3046034B2 (ja) 画像形成装置
JP2555315B2 (ja) 画像処理装置
JPH04278773A (ja) 画像形成装置
JP2003305883A (ja) 画像形成装置
JPH04271565A (ja) 画像形成装置
JP4311138B2 (ja) 複数のデータ入出力処理を行うデータ処理装置
KR930007983B1 (ko) 이미지 프로세서를 이용한 고계조 중간조 화상처리 시스템
JP2721347B2 (ja) 画像処理装置
JPH0247973A (ja) 画像処理装置
JP2738843B2 (ja) 画像処理装置
JPH05112036A (ja) 画像形成装置
JPH084319B2 (ja) カラ−画像処理装置
JPH079697A (ja) 画像処理装置
JPH10224637A (ja) 画像処理装置
JPH05316346A (ja) 画像処理装置
JPS61198972A (ja) 画像信号処理装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20050121

Year of fee payment: 11

LAPS Lapse due to unpaid annual fee