KR940000538Y1 - Auto picture switching circuit of picture-in-picture type vcr - Google Patents

Auto picture switching circuit of picture-in-picture type vcr Download PDF

Info

Publication number
KR940000538Y1
KR940000538Y1 KR2019880019233U KR880019233U KR940000538Y1 KR 940000538 Y1 KR940000538 Y1 KR 940000538Y1 KR 2019880019233 U KR2019880019233 U KR 2019880019233U KR 880019233 U KR880019233 U KR 880019233U KR 940000538 Y1 KR940000538 Y1 KR 940000538Y1
Authority
KR
South Korea
Prior art keywords
signal
tuner
line
pip
input
Prior art date
Application number
KR2019880019233U
Other languages
Korean (ko)
Other versions
KR900010691U (en
Inventor
박병찬
Original Assignee
주식회사 금성사
최근선
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 금성사, 최근선 filed Critical 주식회사 금성사
Priority to KR2019880019233U priority Critical patent/KR940000538Y1/en
Publication of KR900010691U publication Critical patent/KR900010691U/en
Application granted granted Critical
Publication of KR940000538Y1 publication Critical patent/KR940000538Y1/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/445Receiver circuitry for the reception of television signals according to analogue transmission standards for displaying additional information
    • H04N5/45Picture in picture, e.g. displaying simultaneously another television channel in a region of the screen
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Studio Circuits (AREA)

Abstract

내용 없음.No content.

Description

브이씨알의 재생모드시 자화면 자동 전환회로Auto screen switching circuit in V-Cal's playback mode

제1도는 일반 브이씨알의 PIP 합성신호 출력회로도.1 is a PIP synthesized signal output circuit diagram of a general V.L.

제2도는 본 고안의 자동전환 회로도.2 is an automatic switching circuit diagram of the present invention.

* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings

1 : PIP 신호합성부 2 : 외부입력 선택부1: PIP signal synthesis unit 2: external input selection unit

3 : 라인동기신호검출부 4 : 튜너동기신호 검출부3: line sync signal detector 4 tuner sync signal detector

SW1 : 선택스위치 AND1 : 앤드게이트SW1: Selection switch AND1: End gate

NOR1 : 노아게이트 NG1 : 인버터NOR1: Noah Gate NG1: Inverter

OR1 : 오아게이트 Q1 : 트랜지스터OR1: OA gate Q1: transistor

본 고안은 브이 씨 알의 재생모드시 모화면 및 자화면 신호의 합성신호를 출력하는 PIP 합성신호 출력회로에 관한 것으로, 특히 외부입력신호인 라인신호 및 튜너신호의 선택과 이 두신호의 유무에 의해 자화면이 자동전환되는 브이씨알의 재생모드시 자화면의 자동 전환회로에 관한 것이다.The present invention relates to a PIP synthesized signal output circuit that outputs a composite signal of a parent screen and a sub picture signal in the playback mode of V-seal. In particular, the selection of line signals and tuner signals, which are external input signals, and the presence or absence of these signals The present invention relates to an automatic switching circuit of a child screen in a playback mode of a V-real in which the child screen is automatically switched.

선택스위치(SW1)에 의해 외부입력선택부(2)로 입력되는 라인 및 튜너신호가 선택되어 자화면 신호로 출력되어 PIP 키이신호가 입력될 때 모화면 신호인 재생신호와 PIP 신호 합성부(1)에서 합성된 뒤 PIP 합성신호로 출력되는 제1도에 도시한 바와 같은 PIP 합성신호 출력회로를 갖는 브이 씨 알에 있어서, 재생모드시 PIP 키이신호가 입력되고, 선택스위치(SW1)의 가변단자가 전원단자(Vcc)측 및 접지측에 단락되면 이에 따라 튜너신호 및 라인신호가 각기 외부입력 선택부(2)를 통해 PIP신호합성부(1)에 자화면 신호로 입력되며, 이때 재생신호는 모화면 신호로 상기 PIP신호합성부(1)에 입력되어 두신호가 합성됨과 아울러, 이의 출력단자로 출력되어 디스플레이된다.The line and tuner signals input to the external input selection unit 2 by the selection switch SW1 are selected and output as sub-screen signals, so that when the PIP key signal is input, the reproduction signal and the PIP signal synthesizing unit (1) In a V-CAL having a PIP synthesized signal output circuit as shown in FIG. 1, which is synthesized in the PIP synthesized signal and then output as a PIP synthesized signal, a PIP key signal is input in the regeneration mode, and the variable terminal of the selection switch SW1 is used. Is short-circuited to the power supply terminal (Vcc) side and the ground side accordingly, the tuner signal and the line signal are respectively input to the PIP signal synthesizing unit 1 through the external input selection unit 2 as a sub picture signal. It is inputted to the PIP signal synthesizing unit 1 as a mother screen signal, and the two signals are synthesized, and outputted and outputted to the output terminal thereof.

그러나 상기와 같은 브이 씨 알에서 자화면신호인 튜너신호 또는 라인신호가 단지 선택스위치에 의해 선택되기 때문에 상기 튜너신호 및 라인신호가 브이 씨 알로 입력되지 않을 때 자화면 부분은 빈 공간으로 디스플레이되며, 더구나 PIP 반전시는 모화면이 빈공간으로 디스플레이되어 PIP 기능이 제대로 수행되지 않는 결점이 있었다.However, since the tuner signal or the line signal, which is the sub picture signal in the V seed, is selected only by the selection switch, the sub picture part is displayed as an empty space when the tuner signal and the line signal are not input to the V seed. In addition, when the PIP reversal, the parent screen is displayed as a blank space, the PIP function was not performed properly.

그러므로 본 고안은 상기의 결점을 해결코자 자화면 신호로 튜너신호 또는 라인신호를 선택했을 때 선택한 신호는 입력되지 않고, 선택하지 않은 신호만 입력되면 자화면 신호가 자동전환되며, 두신호 모두 입력되지 않을 때 PIP 기능이 해제되게 안출한 것으로, 이를 첨부한 도면에 의하여 상세히 설명하면 다음과 같다.Therefore, in order to solve the above-mentioned drawback, the selected signal is not input when the tuner signal or the line signal is selected as the sub picture signal, and the sub picture signal is automatically switched when only the unselected signal is input. When the PIP function is not released when not described, it will be described in detail by the accompanying drawings as follows.

제2도는 본 고안의 자동전환 회로도로서, 이에 도시한 바와 같이 선택스위치(SW1)에 의해 튜너신호 또는 라인신호가 선택되어 외부입력선택부(2)를 통해 자화면 신호로 PIP 신호 합성부(1)에 입력된 뒤 모화면 신호로 입력되는 재생신호와 합성되어 PIP 합성신호로 출력되는 PIP 합성신호 출력회로에 있어서, 상기 튜너신호 및 라인신호의 입력유무를 각기 검출하는 튜너 및 라인동기신호 검출부(4), (3)를 구비하고, 튜너동기신호 검출부(4)의 출력단자를 노아게이트(NOR1)의 일측 입력단자에 접속함과 아울러, 인버터(NG1)를 통해서는 상기 선택스위치(SW1)의 중간단자가 타측자에 접속되는 오아게이트(OR1)의 일측입력단자에 접속하며, 이 오아게이트(OR1)의 출력단자를 앤드게이트(AND1)의 타측 입력단자에 접속하고, 상기 라인동기 신호 검출부(3)의 출력단자를 상기 노아게이트(NOR1)의 타측 입력단자 및 상기 앤드게이트(AND1)의 일측입력단자에 공통접속하여서는 이 앤드게이트(AND1)의 출력신호에 의해 상기 외부입력선택부(2)의 입력신호가 선택되게 하고, 상기 노아게이트(NOR1)의 출력단자를 PIP 키이신호 뮤팅용 트랜지스터(Q1)의 베이스에 접속하여 구성한 것으로, 이의 작용 및 효과는 아래와 같다.2 is an automatic switching circuit diagram of the present invention. As shown in FIG. 2, a tuner signal or a line signal is selected by the selection switch SW1, and the PIP signal synthesis unit 1 is converted into a sub picture signal through the external input selection unit 2. A PIP composite signal output circuit synthesized with a reproduction signal inputted as a parent screen signal and output as a PIP composite signal, the tuner and line synchronous signal detecting unit for detecting whether the tuner signal and the line signal are input; 4) and (3), the output terminal of the tuner synchronous signal detection unit 4 is connected to one input terminal of the NOA gate NOR1, and the inverter NG1 is used to connect the selection switch SW1. The intermediate terminal is connected to one input terminal of the OR gate OR1 connected to the other side, and the output terminal of the OR gate OR1 is connected to the other input terminal of the AND gate AND1, and the line synchronous signal detection unit ( 3) the output terminal of the above In common connection to the other input terminal of the NOA gate NOR1 and the one input terminal of the AND gate AND1, the input signal of the external input selector 2 is selected by the output signal of the AND gate AND1. In addition, the output terminal of the NOR gate NOR1 is configured by connecting the base of the PIP key signal muting transistor Q1. The operation and effect thereof are as follows.

라인신호 및 튜너신호가 입력되면 라인 및 튜너동기 신호검출부(3), (4)가 상기 신호를 검출하여 각기 고전위 신호를 출력하고, 상기 라인 및 튜너동기신호 검출부(3), (4)의 출력신호가 노아게이트(NOR1)의 입력단에 인가되므로 라인신호 또는 튜너신호중 적어도 하나의 신호가 입력되면 상기의 노아게이트(NOR1)의 적어도 하나의 입력단자에 고전위 신호가 인가되며, 이로부터 저전위 신호가 출력되어 트랜지스터(Q1)의 베이스에 인가됨에 따라 이 트랜지스터(Q1)는 오프되어 PIP 키이신호가 PIP 신호 합성부(1)에 입력된다.When the line signal and the tuner signal are input, the line and tuner synchronous signal detectors 3 and 4 detect the signal and output high potential signals, respectively, and the line and tuner synchronous signal detectors 3 and 4 Since the output signal is applied to the input terminal of the NOA gate NOR1, when at least one of the line signal and the tuner signal is input, the high potential signal is applied to the at least one input terminal of the NOA gate NOR1, and from the low potential As the signal is output and applied to the base of the transistor Q1, the transistor Q1 is turned off so that the PIP key signal is input to the PIP signal synthesizing section 1.

따라서 라인신호 및 튜너신호가 모두 입력되지 않을 때 노아게이트(NOR1)의 두 입력단자에 저전위 신호가 인가되어 이로부터 고전위 신호가 출력되고, 이 고전위 신호에 의해 트랜지스터(Q1)가 온되어 PIP 키이신호가 뮤팅되며, PIP 모드가 해제된다.Therefore, when neither the line signal nor the tuner signal is input, the low potential signal is applied to the two input terminals of the NOA gate NOR1, and a high potential signal is output therefrom, and the transistor Q1 is turned on by the high potential signal. The PIP key signal is muted and the PIP mode is released.

그리고 선택스위치(SW1)의 중간단자가 전원단자(Vcc)측에 단락되었을 때 튜너신호가 입력되면 이 신호가 튜너동기신호 검출부(4)에서 검출되어 이로부터 고전위 신호가 출력되는 한편, 선택스위치(SW1)로부터의 고전위 신호가 오아게이트(OR1)의 타측 입력단자에 인가되어 이 오아게이트(OR1)로부터 고전위 신호가 출력된다.If the tuner signal is input when the intermediate terminal of the selector switch SW1 is shorted to the power supply terminal Vcc side, this signal is detected by the tuner synchronous signal detection unit 4 and the high potential signal is output therefrom, while the selector switch The high potential signal from SW1 is applied to the other input terminal of the OR gate OR1, and the high potential signal is output from the OR gate OR1.

이때 튜너동기신호 검출부(4) 및 오아게이트(OR1)의 고전위 출력신호가 앤드게이트(AND1)의 입력단에 인가되어 이로부터 고전위 신호가 출력되며, 이 고전위 신호에 의해 튜너신호가 외부입력 선택부(2)를 통해 자화면 신호로 PIP신호 합성부(1)에 입력되고, 모화면 신호인 재생신호와 합성되어 출력된다.At this time, the high potential output signal of the tuner synchronous signal detection unit 4 and the OR gate OR1 is applied to the input terminal of the AND gate AND1, and a high potential signal is output therefrom. It is input to the PIP signal synthesizing unit 1 as a sub picture signal through the selecting unit 2, and is combined with a reproduction signal serving as the main picture signal and output.

그러나 라인신호만이 입력되면 튜너동기신호 검출부(4)로부터 저전위 신호가 출력되고, 이 저전위 신호가 앤드게이트(AND1)의 일측 입력단자에 인가되어 이로부터 저전위 신호가 출력된다.However, when only the line signal is input, the low potential signal is output from the tuner synchronous signal detection unit 4, and the low potential signal is applied to one input terminal of the AND gate AND1 to output the low potential signal therefrom.

그러므로 이 저전위 신호에 의해 라인신호가 외부입력 선택부(2)를 통해 PIP 신호 합성부(1)에 자화면 신호로 입력되어 모화면 신호인 재생신호와 합성된 후 출력된다.Therefore, by the low potential signal, the line signal is inputted to the PIP signal synthesizing unit 1 via the external input selection unit 2 as a sub picture signal, synthesized with the reproduction signal which is the main picture signal, and then output.

한편, 선택스위치(SW1)의 중간단자가 접지측에 단락되었을 때 라인신호가 입력되면 라인동기신호 검출부(3)로부터 고전위 신호가 출력되고, 이 고전위 신호는 인버터(NG1)에 의해 반전되어 오아게이트(OR1)의 일측 입력단자에 저전위 신호로 인가된다.On the other hand, if a line signal is input when the intermediate terminal of the selection switch SW1 is shorted to the ground side, a high potential signal is output from the line synchronous signal detection unit 3, and this high potential signal is inverted by the inverter NG1. It is applied as a low potential signal to one input terminal of the OR gate.

이때 상기 오아게이트(OR1)의 타측 입력단자에는 선택스위치(SW1)의 저전위 신호가 인가되므로 오아게이트(OR1)로부터 저전위 신호가 출력되어 앤드게이트(AND1)의 타측입력단자에 인가되고, 이에 따라 이 앤드게이트(AND1)로부터 저전위 신호가 출력되어 라인신호가 외부입력선택부(2)를 통해 자화면신호로 PIP신호 합성부(1)에 입력되며, 모화면 신호인 재생신호와 합성되어 출력된다.At this time, since the low potential signal of the selection switch SW1 is applied to the other input terminal of the OR gate OR1, the low potential signal is output from the OR gate OR1 and applied to the other input terminal of the AND gate AND1. Accordingly, the low potential signal is output from the AND gate AND1, and the line signal is input to the PIP signal synthesizing unit 1 as a sub picture signal through the external input selector 2, and synthesized with the reproduction signal serving as the mother screen signal. Is output.

그리고 튜너신호만이 입력되면 라인 및 튜너동기 신호 검출부(3), (4)로부터 각기 저전위 및 고전위 신호가 출력되고, 라인동기 신호검출부(3)의 저전위 출력신호는 인버터(NG1)에 의해 반전된 뒤 오아게이트(OR1)의 일측입력단자에 고전위 신호로 인가되어 이 오아게이트(OR1)로부터 앤드게이트(AND1)의 타측입력단자로 고전위 신호가 출력됨과 아울러, 앤드게이트(AND1)의 일측입력단자에는 튜너동기신호 검출부(4)의 고전위 출력신호가 인가되므로 앤드게이트(AND1)로부터 고전위 신호가 출력된다.When only the tuner signal is input, the low potential and high potential signals are respectively output from the line and tuner synchronous signal detectors 3 and 4, and the low potential output signal of the line synchronous signal detector 3 is transmitted to the inverter NG1. After being inverted by the high potential signal to one input terminal of the OR gate OR1, the high potential signal is output from the OR gate OR1 to the other input terminal of the AND gate AND1, and the AND gate AND1. Since the high potential output signal of the tuner synchronous signal detection unit 4 is applied to one input terminal of the high potential signal from the AND gate AND1.

따라서 이 고전위 신호에 의해 튜너신호가 외부입력 선택부(2)를 통해 PIP신호 합성부(1)에 자화면 신호로 입력되어 모화면 신호인 재생신호와 합성된 후 출력된다.Therefore, by this high potential signal, the tuner signal is inputted to the PIP signal synthesizing unit 1 through the external input selector 2 as a sub picture signal, synthesized with the reproduction signal which is the main picture signal, and then output.

상기의 설명을 종합하여 나타내면 표 1과 같다.The above description is summarized in Table 1.

[표 1]TABLE 1

이상과 같이 본 고안은 튜너신호 또는 라인신호를 자화면 신호로 자동전환하고, 튜너신호 및 라인신호가 입력되지 않을 때 PIP 모드로 해제시켜 화면상의 공백을 없애주며, 리모콘을 이용하여 PIP 모드를 설정할 수 있는 이점이 있다.As described above, the present invention automatically converts a tuner signal or a line signal to a sub picture signal, cancels the PIP mode when the tuner signal and the line signal are not input, and eliminates the blank on the screen, and sets the PIP mode using a remote controller. There is an advantage to this.

또한 발광소자 등을 본 고안의 회로에 추가하면 입력되는 신호가 어떤것인지를 쉽게 알 수 있다.In addition, by adding a light emitting element or the like to the circuit of the present invention, it is easy to know what the input signal is.

Claims (1)

선택스위치(SW1)의 튜너/라인 선택에 따라 튜너/라인신호가 외부입력 선택부(2)에서 선택되어 PIP신호 합성부(1)에 자화면 신호로 입력된 PIP 키신호에 따라 모화면 신호인 재생신호와 합성되어 출력되는 PIP 합성신호 출력회로에 있어서, 튜너신호 및 라인신호의 입력유무를 각기 검출하는 튜너 및 라인동기신호 검출부(4), (3)와, 이 튜너 및 라인동기신호 검출부(4), (3)에서 동기신호가 모두 검출되지 않을 때 상기 PIP 키이신호를 접지시키는 제어수단과, 상기 튜너 및 라인동기신호 검출부(4), (3)에서 동기신호가 모두 검출될때는 상기 선택스위치(SW1)의 튜너/라인 선택에 따라 상기 튜너/라인 신호를 선택하고, 튜너 및 라인동기신호 검출부(4), (3) 중 하나에서만 동기신호가 검출될때는 상기 선택스위치(SW1)의 선택에 상관없이 그 동기신호가 검출되는 라인 또는 튜너신호를 선택하게 하는 선택제어수단으로 구성된 것을 특징으로 하는 브이씨알의 재생모드시 자화면 자동전환회로.The tuner / line signal is selected by the external input selector 2 according to the tuner / line selection of the selection switch SW1, and the parent screen signal is selected according to the PIP key signal input to the PIP signal synthesizer 1 as a sub picture signal. In the PIP composite signal output circuit synthesized with the reproduction signal, the tuner and line synchronous signal detectors (4) and (3) respectively detect whether the tuner signal and the line signal are input, and the tuner and line synchronous signal detector ( 4) and (3) control means for grounding the PIP key signal when all of the synchronization signals are not detected, and the selection when all of the synchronization signals are detected by the tuner and the line synchronization signal detection units 4 and 3, respectively. The tuner / line signal is selected according to the tuner / line selection of the switch SW1, and when the synchronization signal is detected only in one of the tuner and the line synchronization signal detectors 4 and 3, the selection switch SW1 is selected. Regardless of the line on which the sync signal is detected When the playback mode of the V CR, characterized in that consisting of a selection control means for selecting the tuner sub screen signal automatic switching circuit.
KR2019880019233U 1988-11-28 1988-11-28 Auto picture switching circuit of picture-in-picture type vcr KR940000538Y1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019880019233U KR940000538Y1 (en) 1988-11-28 1988-11-28 Auto picture switching circuit of picture-in-picture type vcr

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019880019233U KR940000538Y1 (en) 1988-11-28 1988-11-28 Auto picture switching circuit of picture-in-picture type vcr

Publications (2)

Publication Number Publication Date
KR900010691U KR900010691U (en) 1990-06-04
KR940000538Y1 true KR940000538Y1 (en) 1994-01-29

Family

ID=19281637

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019880019233U KR940000538Y1 (en) 1988-11-28 1988-11-28 Auto picture switching circuit of picture-in-picture type vcr

Country Status (1)

Country Link
KR (1) KR940000538Y1 (en)

Also Published As

Publication number Publication date
KR900010691U (en) 1990-06-04

Similar Documents

Publication Publication Date Title
KR0148018B1 (en) Television signal switching system
US5119177A (en) Automatic 3-mode switching circuit of a color television set
US4894719A (en) Synchronizing signal automatic selecting circuit
KR940000538Y1 (en) Auto picture switching circuit of picture-in-picture type vcr
JP2915298B2 (en) Video signal display device
JPH077679A (en) Video signal switching device
KR890004764Y1 (en) Video switching circuit
KR960009708Y1 (en) Auto-switching circuit of tv/video mode
KR910002116Y1 (en) Audio video input signal automatic converted circuits
KR960001153B1 (en) On-screen display indicating apparatus in no signal
KR890000708Y1 (en) Teletext/computer signal automatic modulating circuit
KR900002151Y1 (en) Multi-sound control circuit for television
KR960007680B1 (en) Screen control system of portable tv
KR930002236Y1 (en) Control circuit for selecting input signals of vcr
KR970009446B1 (en) Synchronizing signal automatic selecting circuit
KR940005554Y1 (en) Circuit for displaying recording signal with picture-in -picture function in video cassette recorder
KR920006949B1 (en) Sync-signal seperating circuit
KR930010482B1 (en) Automatic switching device of line and tuner mode of tv
KR930007069B1 (en) Displayer in vtr
KR970019409A (en) Video / Audio Signal Automatic Switching Circuit of Television
KR900009974Y1 (en) Mode control of a/v system
KR930005602Y1 (en) Autoexchange circuit for tv/vcr
KR960010470B1 (en) Auto input terminal selecting circuit
KR910003762Y1 (en) Video signal selecting circuit for multi television
KR910000108Y1 (en) Automatic multi-audio input changing circuit

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 20021227

Year of fee payment: 10

EXPY Expiration of term