KR930011442B1 - 데이타 처리 장치용 다기능 입출력 인터페이스 장치 - Google Patents

데이타 처리 장치용 다기능 입출력 인터페이스 장치 Download PDF

Info

Publication number
KR930011442B1
KR930011442B1 KR1019910006588A KR910006588A KR930011442B1 KR 930011442 B1 KR930011442 B1 KR 930011442B1 KR 1019910006588 A KR1019910006588 A KR 1019910006588A KR 910006588 A KR910006588 A KR 910006588A KR 930011442 B1 KR930011442 B1 KR 930011442B1
Authority
KR
South Korea
Prior art keywords
output
signal
external
control unit
devices
Prior art date
Application number
KR1019910006588A
Other languages
English (en)
Other versions
KR920020303A (ko
Inventor
김시한
박돈하
Original Assignee
삼성전자 주식회사
김광호
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사, 김광호 filed Critical 삼성전자 주식회사
Priority to KR1019910006588A priority Critical patent/KR930011442B1/ko
Publication of KR920020303A publication Critical patent/KR920020303A/ko
Application granted granted Critical
Publication of KR930011442B1 publication Critical patent/KR930011442B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Human Computer Interaction (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Studio Circuits (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

내용 없음.

Description

데이터 처리 장치용 다기능 입출력 인터페이스 장치
제1도는 종래의 구성도.
제2도는 본 발명에 따른 시스템 구성도.
제3도는 본 발명의 제어부에 대한 블록도면.
제4도는 본 발명의 비디오 신호 차단회로에 대한 블록도면이다.
본 발명은 데이타 처리장치에 연결되는 주변기기에 대한 입/출력 인터페이스 장치에 관한 것으로, 특히 단일의 칩으로 구성 가능하도록 된 데이타 처리 장치용 다기능 입출력 인터페이스장치 구현에 관한 것이다.
상기 언급한 데이타 처리장치 즉 예를 들면 퍼스널 컴퓨터(이하 PC라 함)에 대해서 CRT, 보조기억장치 또는 프린트등의 주변기기 접속에 있어서, 메모리 맵 중 할당된 I/O(입/출력) 번지에 준하여, 특별히 설계된 각조의 주변장치는 메인 컴퓨터와 주변기기간 접속을 위한 별도의 인터페이스 장치를 통해서 상호 연결될 수 있도록 하고 있다.
제1도는 일반적인 경우의 예를 도시한 것으로 메인컴퓨터에 준비된 외부기기와의 접속을 위한 다수의 슬롯에는 사용하고자 하는 주변기기외의 인페이싱을 위한 별도의 제어장치가 장착되며 이 제어장치의 연결단자를 통해 주변기기와 접속되어 인터페이싱을 행하고 있다.
도면에는 일예로서 CRT용 그래픽 어댑터, 직렬 또는 병렬 포트, 게임용 포트등이 연결될 수 있음이 도시되어 있다.
이러한 연결방식은 사용자가 모든류의 주변장치를 반드시 구비해야 할 필요가 없고 선택적으로 사용하고자 하므로 주변기기마다 독립된 제어장치 및 이에 관련한 소프트웨어가 설계됨이 당연하다. 그러나 PC의 기술동향이 점차 소형화하고 다기능을 요구하고 있기 때문에 상기와 같은 입출력 방식은 크기를 제한하려는데 장애요소가 되고 있고 기기마다 별도의 인터페이스 장치가 사용되어야 하는 등의 문제로 사용자 측면에서 구입 코스트가 높기 때문에 PC보급에 제한 요소가 된다.
또한, 제1도와 같은 일반적인 예에서, PC로서 예를들면 IBM PC/AT 기종인 경우 그래픽 제어기와 그 주변장치가 각각의 기능만을 발휘하는 독립된 장치로 구성되어 각 특성에 따른 IC 및 보드를 세트 구성시 첨가함에 따라 확장 슬롯 및 확장보드에서 의존도가 필요이상으로 높은 것이다.
본 발명은 상기한 바와같은 문제점을 감안하여 이루어진 것으로, 사용빈도가 높은 또는 확장 가능한 외부장치 구동용의 인터페이스 장치들을 하나의 시스템으로 구성하여 원칩으로 사용할 수 있도록 한 데이타 처리장치용 다기능 장치를 제공함이 그 목적이다.
또한 본 발명은 메인 컴퓨터에 외부기기 접속용의 슬롯을 적어도 하나만을 갖도록 하여 상기의 본 발명장치만으로도 다수의 외부기기를 구동할 수 있도록 한 인터페이스 장치에 있어 특히 장시간 동안의 비사용의 CRT를 보호하기 위해 본 발명 장치내의 신호중 비디오 신호의 일시 단속기능을 갖도록 한 인터페이스 장치의 제공이다.
본 발명의 목적에 따른 시스템 구성에 대한 개략적인 블록도면을 제2도에 도시하였다. 본 발명의 개요는 제2도를 참고하여 이하 설명한다.
본 발명의 시스템 구성은 제2도의 일예와 같이, 적어도 하나 이상의 슬롯(2)을 갖는 메인컴퓨터(1)와, 다수의 외부 장치들의 연결을 위해 상기 슬롯을 통해 장착되는 인터페이스 장치에 있어서, 컴퓨터의 외부기기외의 접속을 위한 각각의 인터페이싱 장치들이 내부 데이타 및 어드레스 버스를 통해 공히 연결되고 이들 상호 연결된 인터페이스 장치들의 선택 제어를 위한 제어부(4)를 포함하여 일체 구성되며, 이 제어부(4)는 상기 슬롯(2)을 통해 시스템 버스(11)의 신호를 받도록 연결되어 메인컴퓨터와 연락을 갖으며 상기 각각긔 인터페이스 장치의 출력은 할당한 연결단자를 통해 각각의 외부기기와 연결되도록 구성됨을 특징으로 한다.
상기의 구성에서 단일 칩상에 일체 형성되는 다수의 인터페이스 장치들을 선택 제어하는 제어부(4)의 상세 구성 및 작용은 이후에 상세히 기술된다.
제2도의 선정된 각 블록은 외부기기 사용빈도 및 표준화를 고려하여 일예로서 도시한 것이나, 그 외 블록 다른 인터페이스장치에 대해서도 제어부(4)의 적합한 설계적 변경으로 원 칩상에 구현 가능하다.
본 발명 실시예로서의 제2도에서 각 블록에 대해 간략히 설명한다. 먼저, 블록 '4'는 제어부로서 메인프로세서로 부터의 어드레스 및 제어신호, 외부의 DIP스위치나 프로그램으로 내장되어 있는 각 블록의 동작과 모드를 제어한다. 블록 '6'은 그래픽 제어부로서 메인 컴퓨터와 외부기기인 디스플레이 장치와의 인터페이싱을 행하는 곳으로서 IBM PC/AT 및 호환기종에서 알려진 그래픽 어댑터인 MDA, 허큘리스, CGA 또는 이와 동등류의 어댑터에 대해서 사용 가능하고 CGA인 경우 CGA프로그램 상에서 더블스캔 기능, CGA컬러에 대해 이를 회색의 색조로 나타내어 흑백 디스플레이 장치에서도 색 감각을 유지하도록 하거나 또는 한글 사용자를 위한 예를들면 2바이트의 완성형 한글코드를 지원하도록 설계될 수 있다. 블록 '7'은 시리얼 즉 직렬포트로서 마이크로 컴퓨터간 시리얼 데이타의 입/출력 인터페이스를 제공하기 위한 것이다. 즉, 주변장치 또는 모뎀으로 부터의 데이타를 병렬 데이타로 변환하거나, 또는 그 역의 변환기능을 갖을 수 있다. 블록 '8'은 병려포트로서 이의 사용예를 예를들면 프린터장치등이다. 블록 '9'는 게임포트용이며, 블록 '5'는 내부 콘트롤 ROM이다. 이 사용에는 외부에 별도의 폰트 ROM을 장치할 필요없이 내부 ROM을 사용하여 영문자를 위한 폰트를 사용할 수 있을 뿐만 아니라, 외부에 폰트 ROM을 부착했을 경우라도 내부 및 외부의 폰트를 선택 사용할 수 있도록 한다. 그리고 블록 '10'은 비디오 신호 차단신호로서 이에 대한 구체예를 후술한다.
상기와 같은 각 블록은 설계적 선택요소가 많은 것이지만 일체형으로 장치되는 각 블록은 제어부(4)에 의해서 선택 제어될 수 있도록 제어부와 상호 매칭되어야 한다. 또 이를 위한 제어부가 제공되어야 한다. 이를 가능케하는 제어부는 제3도의 구체화된 실시예와 같으나, 각 블록의 선택기능에 따라 설계적 변경이 가능하다.
이하, 제3도의 구체적인 구성예를 참조하여 본 발명을 설명한다.
본 발명의 제어부(4)를 제3도에 보인바와 같다. 메인 컴퓨터(1)의 슬롯을 통해 연결되는 시스템 버스(11)중 어드레스 버스는 제어부(4)의 디코더(41)에 입력되어 할당된 입출력 번지를 구별한다. 또한 시스템 버스(11)중 데이타버스는 내부 인터페이스 장치 선택부(42)의 레지스터(421)에 연결되고 있다.
상기 사항은 외부 DIP 스위치에 관련하여 설명된다. 즉, 상기 선택부(42)는 외부의 DIP 스위치(43)를 이용하여 두개씩 제공되는 시리얼과 병렬포트를 직접제어하는 경우와, 또는 프로그램에 의한 사용의 경우를 고려하여 마련된 것이다. 더욱 구체적으로 프로그램에 의한 포트 사용시에는 DIP 스위치의 기능을 비활성화시키고, 상기 데이타 버스를 통한 데이타를 선택부내의 레지스터에 입력시켜 이 레지스터를 통해 신호들이 인터페이스 장치에 공급되도록 한다. 디코더(41)는 이러한 기능을 위해 인에이블 신호를 선택부내의 레지스테에 공급하여 레지스터를 동작상태에 놓이도록 한다. 멀티플렉서(422)는 외부 DP 스위치의 신호와 레지스터 신호를 구분 선택하여 설정모드내에서 레지스터의 데이타 또는 DIP 스위치신호를 포트제어 신호로서 포트제어 DIP 또는 프로그램에 의한 레지스터값이 포트 선택신호에 해당하는 포트를 선택하여 그 제어신호를 출력하는 로직인 포트제어부(422)를 통해 선택 출력한다.
상기 기술내용은 시리얼 또는 병렬포트의 경우에 국한하여 설명되었으나 디코더 입력되는 I/O번지에 따라서 포트 제어신호는 선택 연결되는 내부 인터페이스 회로에 적정신호를 가하여 외부기기를 사용할 수 있도록 한다.
다음에 본 발명 목적에 따른 비디오 신호 차단회로에 대하여 설명한다. 이에 대한 개략적인 블록도면은 제4도에 나타낸 바와같다.
제4도에 도시한 비디오 신호 차단회로(10)은 비디오 메모리 읽기/쓰기 신호를 검출부(101)에서 검출하여, 비디오 메모리의 읽기/쓰기 신호가 다시 발생하지 않도록 제어부에 의하여 모니터로 가는 비디오 신호가 차단되는 효과를 발생시킨다.
제4도에서 검출부(101)는 입력신호인 메모리 읽기/쓰기 신호를 감시하여 비디오 메모리 읽기/쓰기 신호가 '로우'인 구간에서는 출력에 로우레벨의 신호를 보낸다. 계수부(102)는 십진수로 표기할 때 0에서 255수치까지 증가하는 바이너리 카운터로서 입력신호인 검출값이 로우가 아니라면, 즉 '하이'라면 증가를 계속한다. 단, 입력신호인 검출값이 언제라도 로우의 상태가 된다면 출력인 계수값은 즉시 제로(0)값으로 클리어되면 입력신호인 검출값이 다시 하이의 상태로 될 때 까지 제로의 값을 유지한 후 다시 증가한다.
비교부(103)는 계수부의 출력값과 비디오 메모리의 읽기/쓰기 신호를 검출한 값을 비교하여 두 값이 같으면 하이에서 로우로의 펄스를 발생시킨다. 제어부(104)는 제2입력(in2) 즉 검출값이 로우이면 출력은 하이의 상태를 유지하고, 제1입력(in)이 로우이면 출력은 로우의 상태를 유지하는 R/S 래치 형태의 회로로 구성된다. 여기서는 제어부(104)의 출력은 제어신호가 로우의 상태이면 비디오 신호는 차단되고, 하이의 상태이면 비디오 신호가 연결되는 것으로 가정한다. 즉, 검출부의 출력인 검출값이 하이에서 로우로 변하면(즉,컴퓨터 사용중으로 판단되는 조건), 계수부는 제로값으로 클리어 되고 제어부(104)는 비디오 신호가 연결될 수 있도록 한다. 그러나, 컴퓨터를 사용하지 않으면, 즉 검출값이 하이에서 로우로 변하지 않고 하이의 상태를 유지하고 계수부의 값이 증가하여 비디오 메모리 읽기/쓰기 신호를 검출한 비교값과 같아지면 비교부의 출력은 로우가 되고 제어부(104)는 비디오 신호를 차단되도록 제어부(104)의 출력인 제어신호를 로우의상태로 만든다. 이 후에, 언제라도 컴퓨터를 다시 사용하게 되면, 즉 검출부의 출력인 검출값이 하이에서 로우로 변하면 계수부(102)는 제로값으로 클리어되고, 제어부(104)는 비디오 신호를 연결시켜 모니터 화면상의 상은 그 이전의 상을 유지하여 다시 재현한다.
제4도에서 모니터로 출력하는 AND게이트(105)의 입력은 그래픽 제어부(6)의 출력은 비디오 신호와 본 발명회로의 최종 출력인 제어신호이다. 이는 제어신호가 하이인 상태에서만 비디오 신호가 모니터로 전달될 수 있도록 한다.
본 발명에 의하면, 단일칩으로 컴퓨터 셋트 구성시 필수적인 그래픽 제어기, 직/병렬 및 게임포트등이 동시에 지원될 수 있고 더우기 폰트 ROM을 내장하여 외부 장치에의 외존도를 최대한 줄여서 집적화 함으로써 세트구성을 간단하게 하고 가격을 낮추는 효과를 줄 수 있다.
또한, 비디오 신호 차단회로를 사용하여, 모니터 화면을 장시간 동일한 상이 나타남을 일시 차단시켜 모니터 노화방지 및 중요정보 보안의 효과를 가져온다.

Claims (2)

  1. 적어도 하나 이상의 슬롯(2)을 갖는 메인컴퓨터(1)와, 다수의 외부 장치들의 연결을 위해 상기 슬롯을 통해 장착되는 인터페이스 장치에 있어서, 컴퓨터의 외부기기와의 접속을 위한 각각의 인터페이싱 장치들이 내부 데이타 및 어드레스버스를 통해 공히 연결되고 이들 상호 연결된 인터페이스 장치들의 선택 제어를 위한 제어부(4)를 포함하여 일체 구성되며, 이 제어부(4)는 상기 슬롯(2)을 통해 시스템버스(11)의 신호를 받도록 연결되어 메인컴퓨터와 연락을 갖으며 상기 각각의 인터페이스 장치의 출력은 할당된 연결단자를 통해 각각의 외부기기와 연결되도록 구성되며, 상기 제어부(4)는 I/O번지 선택을 위한 디코더부(41)와, 외부 DIP스위치 또는 프로그램 제어모드 선택을 위한 레지스터 및 멀티플렉서로 구성되는 선택부로 포함하여 연결 구성됨을 특징으로 하는 데이타 처리 장치용 다기능 입출력 인터페이스 장치.
  2. 제1항에 있어서, 비디오 메모리 읽기/쓰기 신호 검출부(101)와, 이 검출부 출력에 따라 계수동작을 행하는 계수부(102)와, 이 계수부 출력과 비디오 메모리의 읽기/쓰기 신호 검출된 값을 비교하여 하이 또는 로우의 펄스를 발생하는 비교부(103)와, 이 비교부 출력과 상기 검출부(101)의 신호를 받아 모니터로 비디오 신호를 공급 또는 차단하도록 하이 또는 로우의 제어신호를 출력하는 래치 구성의 제어부(104)로 구성된 비디오 신호차단 회로를 더욱 포함하는 것을 특징으로 하는 데이타 처리 장치용 다기능 입출력 인터페이스.
KR1019910006588A 1991-04-24 1991-04-24 데이타 처리 장치용 다기능 입출력 인터페이스 장치 KR930011442B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019910006588A KR930011442B1 (ko) 1991-04-24 1991-04-24 데이타 처리 장치용 다기능 입출력 인터페이스 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019910006588A KR930011442B1 (ko) 1991-04-24 1991-04-24 데이타 처리 장치용 다기능 입출력 인터페이스 장치

Publications (2)

Publication Number Publication Date
KR920020303A KR920020303A (ko) 1992-11-21
KR930011442B1 true KR930011442B1 (ko) 1993-12-08

Family

ID=19313637

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019910006588A KR930011442B1 (ko) 1991-04-24 1991-04-24 데이타 처리 장치용 다기능 입출력 인터페이스 장치

Country Status (1)

Country Link
KR (1) KR930011442B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20020060791A (ko) * 2001-01-12 2002-07-19 엘지이노텍 주식회사 집적회로의 rt어드레스 외부 설정 선택회로

Also Published As

Publication number Publication date
KR920020303A (ko) 1992-11-21

Similar Documents

Publication Publication Date Title
US5173940A (en) Keyboard activated screen blanking
US5790814A (en) Technique for supporting semi-compliant PCI devices behind a PCI-to-PCI bridge
US4626837A (en) Display interface apparatus
US6154824A (en) Multifunctional access devices, systems and methods
AU617092B2 (en) Memory cartridge and data processing apparatus
EP0661637A1 (en) Configuration and RAM/ROM control of daughter card residing on adapter card
US7599889B2 (en) Ownership tag on power up screen
US6189077B1 (en) Two computer access circuit using address translation into common register file
US5561764A (en) Computer able to determine whether or not a display is connected to it, in accordance with the status data stored in a register and method of detecting whether or not a display is connected to a computer
US5412800A (en) System for running incompatible graphics programs
US6615360B1 (en) Method and system for controlling a power on sequence in response to monitoring respective components of a computer system with multiple CPU sockets to determine proper functionality
US5248964A (en) Separate font and attribute display system
EP0393290A1 (en) Memory and peripheral chip select apparatus
US5422657A (en) Graphics memory architecture for multimode display system
JPH06131257A (ja) 動的に構成可能なメモリサイズ可変インタフェースカード
US6237057B1 (en) Method and system for PCI slot expansion via electrical isolation
EP0195163B1 (en) Video converter device
US5898425A (en) Computer system with keyboard and pointing device interface for managing device input codes
US5559533A (en) Virtual memory hardware cusor and method
US6195723B1 (en) Method and system for providing peer-to-peer control in an expanded slot environment using a bridge as an agent for controlling peripheral device
KR930011442B1 (ko) 데이타 처리 장치용 다기능 입출력 인터페이스 장치
US6807629B1 (en) Apparatus and method for accessing POST 80h codes via a computer port
US5140693A (en) Display configuration setting system and method for preferentially setting extension display card
US5168562A (en) Method and apparatus for determining the allowable data path width of a device in a computer system to avoid interference with other devices
US5630167A (en) Electronic apparatus having a plurality of connectors each connecting one of a plurality of kinds of cards

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20011107

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee