KR930009007B1 - 도트 매트릭스를 사용한 엘리베이터의 층위치 표시회로 - Google Patents
도트 매트릭스를 사용한 엘리베이터의 층위치 표시회로 Download PDFInfo
- Publication number
- KR930009007B1 KR930009007B1 KR1019910013035A KR910013035A KR930009007B1 KR 930009007 B1 KR930009007 B1 KR 930009007B1 KR 1019910013035 A KR1019910013035 A KR 1019910013035A KR 910013035 A KR910013035 A KR 910013035A KR 930009007 B1 KR930009007 B1 KR 930009007B1
- Authority
- KR
- South Korea
- Prior art keywords
- output
- address
- elevator
- terminals
- floor position
- Prior art date
Links
Classifications
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B66—HOISTING; LIFTING; HAULING
- B66B—ELEVATORS; ESCALATORS OR MOVING WALKWAYS
- B66B3/00—Applications of devices for indicating or signalling operating conditions of elevators
- B66B3/02—Position or depth indicators
Landscapes
- Indicating And Signalling Devices For Elevators (AREA)
Abstract
내용 없음.
Description
제 1 도는 본 발명의 일실시예에 따른 도트 매트릭스를 사용한 엘리베이터의 층위치 표시회로도.
제 2 도는 제 1 도에서의 각 구성요소에 전원을 공급하기 위한 레귤레이터의 개략회로도.
제 3 도는 제 1 도에서의 트랜지스터 및 어레이의 접속관계를 개략적으로 도시한 회로도.
제 4 도는 본 발명의 일실시예에 따라서 하나의 문자를 출력시킬 경우 제 1 도에서의 트랜지스터 및 어레이로부터의 출력전압파형도.
* 도면의 주요부분에 대한 부호의 설명
1 : 클럭 발생회로 2 : 아이솔레이터회로
3 : 어드레스 카운터 4 : PROM
5 : 디코더 6, 7 : 제 1 및 제 2 달링턴 트랜지스터 어레이
8 : 매트릭스 구동회로 9, 10 : 제 1 및 제 2 도트 매트릭스
11 : 레귤레이터 12 : 타이머
본 발명은 엘리베이터의 층위치 표시회로에 관한 것으로서, 특히 도트 매트릭스(dot matrix)를 사용한 엘리베이터의 층위치 표시회로에 관한 것이다.
종래, 엘리베이터의 층위치를 표시하기 위한 회로로서는, 단순한 문자표현을 할 수 있는 세그먼트(segment)타입과 십자리와 일자리를 분리하여 문자를 디스플레이하는 도트(dot)타입등이 있었다. 그러나, 상기 세그먼트 타입의 엘리베이터 층위치 표시회로는 엘리베이터 위치등의 엘리베이터 정보를 명확히 표시하기가 어려워서 신뢰성이 결여된다는 문제점이 있었다. 한편, 상기 도트 타입의 엘리베이터 층위치 표시회로는 신뢰성은 있으나, 십자리와 일자리의 문자를 달리 디스플레이함에 따라 고가의 CPU를 사용함으로써 구성이 복잡하고 경제적인 부담을 가중시킨다는 문제점이 있었다.
따라서, 본 발명은 이러한 종래의 문제점을 감안하여 안출된 것으로서, CPU를 사용하는 대신에 카운터, 디코더 및 PROM을 사용하여 십자리와 일자리의 문자를 공용화할 수 있도록 함으로써 회로의 간략화와 경제성을 높임과 동시에, 다양한 문자를 표현할 수 있는 데이타를 상기 PROM에 의해 처리하여 신뢰성을 높이기 위한, 도트 매트릭스를 사용한 엘리베이터의 층위치 표시회로를 제공하는 것을 목적으로 한다.
이하, 첨부한 도면을 참조하여 본 발명을 상세히 설명한다.
제 1 도는 본 발명의 일실시예에 따른 도트 매트릭스를 사용한 엘리베이터의 층위치 표시회로의 상세 회로도이다. 이에 도시된 바와같이, 본 발명의 회로는 타이머(12)를 내장하고 소정의 클럭을 발생시키기 위한 클럭 발생회로(1)와, 제어판넬(도시생략)로부터 출력되어 복수의 회로판 층위치 데이타 입력단자(T1-T6)를 통해 엘리베이터 층위치 데이타를 2진수 값으로 입력하고 그 입력되는 엘리베이터 층위치 데이타의 전위를 DC 24V에서 DC 5V로 바꿔주기 위한 아이솔레이터(isolator)회로(2)와, 클럭 발생회로(1)로부터의 클럭에 응답하여 소정 비트의 어드레스(A0-A2, A12)를 발생시키기 위한 16진 어드레스 카운터(3)와, 복수의 어드레스(A0-A12) 입력단자를 갖고 복수의 데이타(00-07) 출력단자를 가지며 엘리베이터 층위치에 해당하는 정보등을 내장한 PROM(4)를 구비한다.
PROM(4)의 하위 어드레스(A0-A2) 입력단자 및 최상위 어드레스(A12) 입력단자에는 어드레스 카운터(3)로부터 출력되는 4비트 어드레스(A0-A2, A12)를 수신하고, 어드레스(A3-A8)입력단자에서는 상기 아이솔에이터회로(2)로부터 출력되는 엘리베이터 층위치 데이타를 수신하며, 어드레스(A9-A11)입력단자는 저항들(R27-R29)을 개재하여 업지에 접속되어 있다. 또한, 이 어드레스(A9-A11)입력단자와 저항들(R27-R29)사이에는 어드레스값을 임의로 조정하기 위한 딥(dip)스위치(SW1-SW3)가 각각 병렬로 접속되어 있다.
또한, 본 발명의 층위치 표시회로는 복수의 입력단자(D1-D4) 및 복수의 선택단자(S0-S15)를 가지며, 입력단자(D1-D4)에서 어드레스 카운터(3)로부터 출력되는 4비트 어드레스를 입력하여 선택출력단자(S0-S6, S8-S14)중 선택된 1개의 출력단자에서 하이(High)신호를 출력하기 위한 디코더(5)와, 복수의 입력단자(I1-I8) 및 복수의 출력단자(O1-O8)를 가지며, 상기 디코더(5)의 선택출력단자(S0-S6)중 선택된 1개의 출력단자에서 출력되는 하이신호를 대응 입력단자(I1-I7)에서 수신 및 증폭하여 대응 출력단자(O1-O7)에서 하이신호를 출력하기 위한 제 1 달링턴(Darlington) 트랜지스터 어레이(6)와, 복수의 입력단자(I9-I16) 및 복수의 출력단자(O9-O16)를 가지며, 상기 디코더(5)의 선택출력단자(S8-S14)중 선택된 1개의 출력단자에서 출력되는 하이신호를 대응 입력단자(I9-I15)에서 수신 및 증폭하여 대응출력단자(O9-O15)에서 하이신호를 출력하기 위한 제 2 달링턴 트랜지스터 어레이(7)와, PROM(4)의 데이타(O0-O4)출력단자에 베이스가 각각 접속되고 그 데이타(O0-O4)출력단자로부터의 하이신호에 의해 구동되어 에미터에서 구동신호를 출력하기 위한 복수의 저전력 트랜지스터(Q1-Q5)로 이루어진 매트릭스 구동회로(8)와, 상기 매트릭스 구동회로(8)에서의 저전력 트랜지스터(Q1-Q5)의 에미터로부터 출력되는 구동신호를 수신하기 위한 복수의 수직입력단자(V1-V5)와 제 1 달링턴 트랜지스터 어레이(6)로부터의 하이신호를 수신하기 위한 복수의 수평입력단자(H1-H7)를 가지며, 이 산호들에 의해 구동되어 엘리베이터 층위치에 대응하는 일자리의 문자를 디스플레이하기 위한 복수의 LED로 이루어진 제 1 도트 매트릭스(9)와, 저전력 트랜지스터(Q1-Q5)의 에미터로부터 출력되는 구동신호를 수신하기 위한 복수의 수직입력단자(V6-V10)와 제 2 달링턴 트랜지스터 어레이(6)로부터의 하이신호를 수신하기 위한 복수의 수평입력단자(H8-H14)를 가지며, 이 신호들에 의해 구동되어 엘리베이터 층위치에 대응하는 십자리의 문자를 디스플레이하기 위한 복수의 LED로 이루어진 제 2 도트 매트릭스(10)를 구비한다.
한편, 본 발명의 층위치 표시회로는 제어판넬로부터 공급되는 DV 24V 전원을 DC 5V로 변환시켜 DC 24V 및 DC 5V를 각 구성요소에 공급해주는 전원공급장치로서 재 2 도에 도시된 바와 같은 레귤레이터(regulator)(11)를 구비하고 있다.
이하, 상기와 같이 구성된 본 발명의 동작을 상세히 설명하겠다.
먼저, 엘리베이터 층위치 데이타가 회로판층위치 데이타 입력단자(T1-T6)를 통해 아이솔레이터회로(2)에 2진수 값으로 입력되어 입력되어 그 전위가 DC 24V에서 DC 5V로 변환된다. 이어서, DC 5V로 그 전위가 변환된 엘리베이터 층위치 데이타가 PROM(4)의 어드레스(A3-A8)입력단자에 입력되며, 이와 동시에 카운터(3)로부터의 4비트 어드레스가 PROM(4)의 어드레스(A0-A2, A12)입력단자에 입력되어 PROM(4)의 해당 데이타 기억장소를 지정한다. 본 발명의 바람직한 실시예에서는 실제 하위 비트의 어드레스(A0-A2)는 입력되는 엘리베이터 층위치 데이타에 전혀 무관하게 계속해서 7개의 어드레스를 반복하여 루핑(looping)하게 되는데, 이것은 이후 설명될 디코더(5)의 동작에도 영향을 준다.
한편, PROM(4)의 어드레스(A9-A11)입력단자는 접지에 접속되어 있어 항상 어드레스(A9-A11)값을 "0"으로 유지하며, 특별히 요구되는 경우 어드레스(A9-A11)값은 딥스위치(SW1-SW3)조작에 의해 다른 값을 가질 수 있다.
또한, 클럭 발생회로(1)는 주기당 16클럭을 발생하기 위해 타이머(12)를 가지며, 여기서 8클럭은 본 발명의 층위치 표시회로의 일자리의 데이타 출력용으로, 또다른 8클럭은 십자리의 데이타 출력용으로 사용된다. 본 발명의 바람직한 실시예에서는 타이머(12)로서 모델 LM555 IC를 사용하며, 그 출력주파수는 저항(R19, R20) 및 커패시터(C2)의 값에 의해 다음과 같이 결정된다.
F=1/T=1.44/(R19+2*R20)*C2
실제 층위치 표시회로의 구동가능 주파수는 바람직하게는 100Hz-2KHz의 범위가 가장 적당하여 도트의 불빛을 구별하기가 쉽다.
상술된 바와 같이 PROM(4)의 해당 데이타 장소가 어드레스(A0-A12)로 지정될시, PROM(4)으로부터는 동시에 8비트 데이타(O0-O7)(본 발명의 바람직한 실시예에서는 5비트 데이타(O0-O4)만을 사용하고 있다)가 매트릭스 구동회로(8)에서의 각 트랜지스터(Q1-Q5)의 베이스에 인가된다. 예를들어, PROM(4)으로부터 "10000"의 데이타가 출력되면 트랜지스터(Q1)의 베이스에는 하이신호가 입력되고 나머지 트랜지스터(Q2-Q5)의 베이스에는 로우(LOW)신호가 입력되어 트랜지스터(Q1)만이 "온"되고 나머지 트랜지스터(Q1-Q5)는 "오프"된다. 따라서, 트랜지스터(Q1)의 에미터로부터 구동신호가 제 1 도트 매트릭스(9) 및 제 2 도트 매트릭스(10)의 해당 수직입력단자(V1, V6)에 인가된다.
한편, 어드레스 카운터(3)로부터의 4비트 어드레스는 디코더(5)에 또한 입력되며, 그 선택출력단자(S0-S15)중 선택된 하나의 단자에서 하이신호가 제 1 또는 제 2 달링턴 트랜지스터 어레이(6 또는 7)를 통해서 증폭된 후 제 1 또는 제 2 도트 매트릭스(9 또는 10)의 대응 수평입력단자(H1-H7 또는 H8-H14)에 인가된다. 따라서, 해당 수직입력단자 및 수평입력단자에 하이신호가 각각 인가됨으로써 제 1 또는 제 2 도트 매트릭스(9 또는 10)가 구동되어 해당열의 도트, 즉 LED가 구동된다.
본 발명의 바람직한 실시예에서는 4입력 16출력이 디코더(5)의 출력은 14출력만을 사용하며, 그중 7개 단자(S0-S6)로부터의 산호는 일자리의 도트의 열을 루핑하도록 사용되며, 그중 나머지 7개 단자(S8-S14)로부터의 신호는 십자리의 도트의 열을 루핑하도록 사용된다. 따라서, 이와 대응되게 어레이들(6, 7)의 각 입출력단자도 각각 7개만을 사용한다.
또한, 본 발명의 바람직한 실시예에서는, 제 1 및 제 2 도트 매트릭스(9, 10)는 각각 35개의 LED, 즉 수직방향 5열×수평방향 7열로 구성되며, 그에 대응되게 수직입력단자(V1-V5, V6-V10)와 수평입력단자(H1-H7, H8-H14)를 갖는다. 따라서, 한 열의 도트를 구동시키기 위해서는 제 3 도에 도시된 바와같이 트랜지스터(Q1)의 베이스(A)에 "하이(H)"신호가 인가되고, 제 1 또는 제 2 달링턴 트랜지스터 어레이(6 또는 7)의 입력단자(B)에 "하이(H)"신호가 인가되어야 LED가 구동된다.
제 4 도는 본 발명의 일실시예에 따라서 "B3"이란 문자를 출력시킬 경우 한 주기, 즉 16클럭에 해당하는 트랜지스터(Q1)의 출력 전압파형과 제 1 또는 제 2 어레이(6 또는 7)의 출력단자(O1 또는 O9)로부터의 출력 전압파형을 도시한 도면이다.
한편, 본 발명의 바람직한 실시예에서, 카운터(3)로서 모델 74LS93 IC를 사용하며, PROM(4)은 모델 2764 IC, 디코더(5)는 모델 4514 IC, 제 1 및 제 2 어레이(6, 7) 모델 ULM 2803A IC, 레귤레이터(11)는 모델 7805 IC를 사용한다.
이상 설명한 바와같이, 본 발명에 따르면 CPU를 사용하는 대신에 카운터, 디코더 및 PROM을 사용하여 십자리와 일자리의 문자를 공용화할 수 있도록 함으로서 회로의 간략화와 경제성을 높임과 동시에, 다양한 문자를 표현할 수 있는 데이타를 상기 PROM에 의해 처리하여 신뢰성을 높일 수 있다.
Claims (6)
- 소정의 클럭을 발생시키기 위한 클럭 발생수단(1)과, 제어판넬로부터 출력되어 복수의 회로판 층위치 데이타 입력단자(T1-T6)를 통해 엘리베이터 층위치 데이타를 2진수 값으로 입력하고 그 입력되는 엘리베이터 층위치 데이타의 전위를 DC 24V에서 DC 5V로 바꿔주기 위한 아이솔레이터수단(2)과, 상기 클럭 발생수단(1)으로부터의 클럭에 응답하여 소정 비트의 어드레스(A0-A2, A12)를 발생시키기 위한 16진 어드레스 카운팅수단(3)과, 복수의 어드레스(A0-A12)입력단자를 갖고 복수의 데이타(O0-O7)출력단자를 가지며 엘리베이터 층위치에 해당하는 정보등을 내장한 메모리수단(4)과, 복수의 입력단자(D1-D4) 및 복수의 선택출력단자(S0-S15)를 가지며, 입력단자(D1-D4)에서 상기 어드레스 카운팅수단(3)으로부터 출력되는 소정 비트 어드레스를 입력하여 선택출력단자(S0-S6, S8-S14)중 선택된 1개의 출력단자에서 하이신호를 출력하기 위한 디코딩수단(5)과, 복수의 입력단자(I1-I8) 및 복수의 출력단자(O1-O8)를 가지며, 상기 디코딩수단(5)의 선택출력단자(S0-S6)중 선택된 1개의 출력단자에서 출력되는 하이신호를 대응 입력단자(I1-I7)에서 수신 및 증폭하여 대응 출력단자(O1-O7)에서 하이신호를 출력하기 위한 제 1 증폭수단(6)과, 복수의 입력단자(I9-I16) 및 복수의 출력단자(O9-O16)를 가지며, 상기 디코딩수단(5)의 선택출력단자(S8-S14)중 선택된 1개의 출력단자에서 출력되는 하이신호를 대응 입력단자(I9-I15)에서 수신 및 증폭하여 대응 출력단자(O9-O15)에서 하이신호를 출력하기 위한 제 2 증폭수단(7)과, 상기 메모리수단(4)의 데이타(O0-O4)출력단자로부터의 하이신호에 의해 구동되어 구동신호를 출력하기 위한 매트릭스 구동수단(8)과, 상기 매트릭스 구동수단(8)으로부터 출력되는 구동신호를 수신하기 위한 복수의 수직입력단자(V1-V5)와 제 1 증폭수단(6)으로부터의 하이신호를 수신하기 위한 복수의 수평입력단자(H1-H7)을 가지며, 이 신호들에 의해 구동되어 엘리베이터 층위치에 대응하는 일자리의 문자를 디스플레이 하기 위한 복수의 LED로 이루어진 제 1 도트 매트릭스수단(9)과, 상기 매트릭스 수동수단(8)으로부터 출력되는 구동신호를 수신하기 위한 복수의 수직입력단자(V6-V10)와 제 2 증폭수단(6)으로부터의 하이신호를 수신하기 위한 복수의 수평입력단자(H8-H14)를 가지며, 이 신호들에 의해 구동되어 엘리베이터 층위치에 대응하는 십자리의 문자를 디스플레이하기 위한 복수의 LED로 이루어진 제 2 도트 매트릭스수단(10)를 구비하는 것을 특징으로 하는 도트 매트릭스를 사용한 엘리베이터의 층위치 표시회로.
- 제 1 항에 있어서, 상기 클럭발생수단(1)은 주기당 16클럭을 발생하기 위한 타이머(12)를 가지며, 여기서 8클럭은 일자리의 데이타 출력용으로, 또다른 8클럭은 십자리의 데이타출력용으로 사용되는 것을 특징으로 하는 도트 매트릭스를 사용한 엘리베이터의 층위치 표시회로.
- 제 2 항에 있어서, 상기 타이머(12)는 그 출력주파수가 저항(R19, R20) 및 커패시터(C2)의 값에 의해 다음과 같이 결정되며, 100Hz-2KHz의 범위의 구동가능 주파수를 갖는 것을 특징으로 하는 도트 매트릭스를 사용한 엘리베이터의 층위치 표시회로.F=1/T=1.44/(R19+2*R20)*C2
- 제 1 항에 있어서, 상기 메모리수단(4)의 하위 어드레스(A0-A2)입력단자 및 최상위 어드레스(A12)입력단자에는 상기 어드레스 카운팅수단(3)으로부터 출력되는 소정 비트 어드레스(A0-A2, A12)를 수신하고, 어드레스(A3-A8)입력단자에서는 상기 아이솔레이터수단(2)으로부터 출력되는 엘리베이터 층위치 데이타를 수신하며, 어드레스(A9-A11)입력단자는 저항들(R27-R29)을 개재하여 접지에 접속되어 있고, 이 어드레스(A9-A11)입력단자와 저항들(R27-R29)사이에는 어드레스값을 임의로 조정하기 위한 딥스위치(SW1-SW3)가 각각 병렬로 접속되어 있는 것을 특징으로 하는 도트 매트릭스를 사용한 엘리베이터의 층위치 표시회로.
- 제 1 항에 있어서, 상기 매트릭스 구동수단(8)의 상기 메모리 수단(4)의 데이타(O0-O4)출력단자에 베이스가 각각 접속되고 그 데이타(O0-O4)출력단자로부터의 하이신호에 의해 구동되어 에미터에서 구동신호를 출력하기 위한 복수의 저전력 트랜지스터(Q1-Q5)를 구비하는 것을 특징으로 하는 도트 매트릭스를 사용한 엘리베이터의 층위치 표시회로.
- 제 1 항에 있어서, 제어판넬로부터 공급되는 DC 24V 전원을 DC 5V로 변환시켜 DC 24V 및 DC 5V를 각 구성요소에 공급해주는 전원공급수단(11)을 아울러 구비하는 것을 특징으로 하는 도트 매트릭스를 사용한 엘리베이터의 층위치 표시회로.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019910013035A KR930009007B1 (ko) | 1991-07-27 | 1991-07-27 | 도트 매트릭스를 사용한 엘리베이터의 층위치 표시회로 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019910013035A KR930009007B1 (ko) | 1991-07-27 | 1991-07-27 | 도트 매트릭스를 사용한 엘리베이터의 층위치 표시회로 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR930002220A KR930002220A (ko) | 1993-02-22 |
KR930009007B1 true KR930009007B1 (ko) | 1993-09-18 |
Family
ID=19317956
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019910013035A KR930009007B1 (ko) | 1991-07-27 | 1991-07-27 | 도트 매트릭스를 사용한 엘리베이터의 층위치 표시회로 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR930009007B1 (ko) |
-
1991
- 1991-07-27 KR KR1019910013035A patent/KR930009007B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR930002220A (ko) | 1993-02-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5278542A (en) | Multicolor display system | |
US4112424A (en) | Alphanumeric display system | |
US3868673A (en) | Display apparatus including character enhancement | |
US3740570A (en) | Driving circuits for light emitting diodes | |
US4122444A (en) | Apparatus for displaying numerical value information in alternative forms | |
KR920006960A (ko) | 디스플레이장치의 구동회로 | |
US3950743A (en) | Keying input apparatus having a reduced number of output terminals | |
US5426446A (en) | Display device | |
US3872463A (en) | Alphanumeric display system | |
US5699085A (en) | Display device | |
GB1529342A (en) | Display drive circuits | |
KR102131266B1 (ko) | 화소 및 이를 포함하는 표시장치 | |
KR930009007B1 (ko) | 도트 매트릭스를 사용한 엘리베이터의 층위치 표시회로 | |
CN101996574A (zh) | 显示装置及其驱动方法 | |
KR20060002892A (ko) | 디스플레이 디바이스 | |
KR100259287B1 (ko) | 디스플레이 소자의 그레이 스케일 레벨 제어장치 | |
JPS62121492A (ja) | デイスプレイモジユ−ル | |
EP0700027B1 (en) | Display unit | |
GB1304886A (ko) | ||
EP0273749B1 (en) | Display system with fewer display memory chips | |
JPH01266595A (ja) | 発光ダイオードマトリックスディスプレイの点灯輝度制御装置 | |
EP0109713A2 (en) | Alpha-numeric display device and visual display arrangement employing such display devices | |
USRE29033E (en) | Alphanumeric display system | |
KR870001424B1 (ko) | 정류장 안내장치 | |
KR960003397B1 (ko) | 디스플레이 튜브 제어장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
G160 | Decision to publish patent application | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20020918 Year of fee payment: 10 |
|
LAPS | Lapse due to unpaid annual fee |