KR930008337Y1 - Noise preventing circuit of digital signal - Google Patents
Noise preventing circuit of digital signal Download PDFInfo
- Publication number
- KR930008337Y1 KR930008337Y1 KR2019910001595U KR910001595U KR930008337Y1 KR 930008337 Y1 KR930008337 Y1 KR 930008337Y1 KR 2019910001595 U KR2019910001595 U KR 2019910001595U KR 910001595 U KR910001595 U KR 910001595U KR 930008337 Y1 KR930008337 Y1 KR 930008337Y1
- Authority
- KR
- South Korea
- Prior art keywords
- signal
- digital signal
- digital
- converter
- noise
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/24—Signal processing not specific to the method of recording or reproducing; Circuits therefor for reducing noise
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/10—Digital recording or reproducing
- G11B20/10009—Improvement or modification of read or write signals
- G11B20/10037—A/D conversion, D/A conversion, sampling, slicing and digital quantisation or adjusting parameters thereof
Landscapes
- Engineering & Computer Science (AREA)
- Signal Processing (AREA)
- Analogue/Digital Conversion (AREA)
Abstract
내용 없음.No content.
Description
제 1 도는 종래의 디지탈 신호처리 장치의 블럭도.1 is a block diagram of a conventional digital signal processing apparatus.
제 2 도는 이 고안에 따른 디지탈 신호의 노이즈 방지회로의 블럭도.2 is a block diagram of a noise prevention circuit of a digital signal according to the present invention.
제 3 도는 일반적인 혼합비디오 신호의 파형도이다.3 is a waveform diagram of a typical mixed video signal.
* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings
10 : 신호처리회로 20 : 노이즈 방지회로10: signal processing circuit 20: noise prevention circuit
1 : A/D변환부 2 : 신호처리부1: A / D converter 2: signal processor
3 : 제 1 저장부 4 : D/A변환부3: first storage unit 4: D / A conversion unit
5 : 비교부 6 : 제 2 저장부5: comparison unit 6: second storage unit
이 고안은 입력되는 아나로그 신호를 디지탈 신호로서 처리하는 디지탈 신호 처리장치에 관한 것으로서, 더욱 상세하게는 아나로그 신호에 노이즈에 포함되어 있을때 노이즈가 포함된 아나로그 신호의 전단계 디지탈신호를 출력하게 함으로써 안정된 디지탈 신호를 출력할 수 있게 한 디지탈 신호의 노이즈 방지회로에 관한 것이다.The present invention relates to a digital signal processing apparatus for processing an input analog signal as a digital signal. More specifically, when the analog signal is included in noise, the analog signal outputs a digital signal of an analog signal containing noise. The present invention relates to a noise prevention circuit of a digital signal capable of outputting a stable digital signal.
비디오 신호 및 오디오 신호는 아나로그 신호로 이루어지며, 아나로그 신호로서 전송되어진다.The video signal and the audio signal consist of analog signals and are transmitted as analog signals.
그러나, 이러한 아나로그 신호는 외부 잡음에 대하여 영향을 많이 받아 전송중 노이즈가 포함된다는 문제점이 있었다.However, such an analog signal has a problem that noise is included during transmission because it is affected by external noise.
이러한 문제점을 해결하기 위하여 아나로그 신호를 외부잡음에 대하여 영향을 거의받지 않는 디지탈 신호로서 변환하는 장치가 사용되고 있으며 제 1 도는 아나로그 신호를 디지탈 신호로 변환시켜 처리하는 디지탈 신호처리장치의 블럭도를 나타낸 것이다.In order to solve this problem, an apparatus for converting an analog signal as a digital signal hardly affected by external noise is used. FIG. 1 is a block diagram of a digital signal processing apparatus for converting and processing an analog signal into a digital signal. It is shown.
종래의 디지탈 신호 처리장치는 아나로그 상태를 입력되는 혼합비디오 신호 또는 오디오 신호가 마이콤(MC)의 제어를 받는 A/D변환부(1)에서 디지탈 신호로서 변환되어진다.In the conventional digital signal processing apparatus, a mixed video signal or an audio signal input to an analog state is converted as a digital signal by the A / D converter 1 under the control of the microcomputer MC.
그리고, 이러한 디지탈 신호는 마이콤(MC)의 제어에 따라 신호 처리부(2)에서 제1저장부(3)에 저장된 각종정보에 의해 비디오 또는 오디오 처리되는 것이다.The digital signal is subjected to video or audio processing by various information stored in the first storage unit 3 in the signal processing unit 2 under the control of the microcomputer MC.
그리고, 상기 신호 처리부(2)에서 처리된 디지탈 신호는 마이콤(MC)의 제어에 따라 D/A변환부(4)에서 다시 아나로그 신호로 변환되어 R, G, B색신호 또는 오디오 신호로서 출력되는 것이었다.The digital signal processed by the signal processor 2 is converted into an analog signal by the D / A converter 4 again under the control of the microcomputer MC and output as an R, G, B color signal or an audio signal. Was.
그러나, 상술한 종래의 디지탈 신호 처리장치는 상기 A/D변환부(1)에 입력되는 아나로그 신호가 이미 노이즈를 포함하고 있었다면, 이러한 노이즈 신호 역시 디지탈신호로 변환되므로 결국 신호 처리부(2)에 의하여 처리되는 비디오 또는 오디오 신호는 잡음에 따른 오신호처리하게 된다.However, in the above-described conventional digital signal processing apparatus, if the analog signal input to the A / D converter 1 already contains noise, such a noise signal is also converted into a digital signal, so that the signal processor 2 is eventually converted into a digital signal. The video or audio signal processed by the video signal is processed according to noise.
이 고안은 이러한 문제점을 해결하기 위한 것으로서, 이 고안의 목적은 입력되는 비디오 또는 오디오 신호가 통상적으로 가질 수 있는 디지탈 신호의 최고값 이상의 노이즈 신호가 입력될때 노이즈 신호전의 디지탈신호로서 신호처리하게 함으로써 잡음에 의한 영향을 최소로 감소시킨 다지탈 신호의 노이즈 방지회로를 제공하는데 있다.The present invention aims to solve this problem, and an object of the present invention is to make a noise signal by processing it as a digital signal before a noise signal when a noise signal of more than a maximum value of a digital signal that an input video or audio signal can normally have is input. It is to provide a noise suppression circuit of a digital signal which minimizes the effect of the signal.
이러한 목적을 달성하기 위한 이 고안의 특징은, 제어신호를 출력하는 마이콤과 상기 마이콤에 연결되며 상기 마이콤의 제어에 따라 입력 아날로그 신호를 디지탈 신호로 변환시키는 A/D변환부와 상기 마이콤 및 A/D변환부 사이에 연결되며 상기 마이콤의 제어에 따라 A/D변환부의 디지탈 신호를 처리하는 신호 처리회로와, 상기 마이콤 및 신호 처리회로 사이에 연결되어 상기 마이콤의 제어에 따라 상기 신호 처리회로의 출력을 아나로그 신호로 변환시키는 D/A변환부로 구성된 디지탈 신호처리장치에 있어서, 상기 D/A변환부 및 신호처리회로 사이에 연결되며 상기 A/D변환부의 출력 디지탈 신호가 소정값 이상일때 소정값 이상의 디지탈 신호가 입력되기전의 디지탈 신호를 출력하는 노이즈 방지회로를 더 포함하여 구성되는 디지탈 신호의 노이즈 방지회로에 있다.A feature of this invention for achieving this object is a microcomputer for outputting a control signal and an A / D converter for converting an input analog signal into a digital signal under the control of the microcomputer and the microcomputer and A / A signal processing circuit connected between the D conversion unit and processing a digital signal of an A / D conversion unit according to the control of the microcomputer, and connected between the microcomputer and the signal processing circuit to output the signal processing circuit according to the control of the microcomputer. A digital signal processing device comprising a D / A converter for converting a signal into an analog signal, the digital signal processing device being connected between the D / A converter and a signal processing circuit and having a predetermined value when an output digital signal of the A / D converter is equal to or larger than a predetermined value. Noise prevention of the digital signal which further comprises the noise prevention circuit which outputs the digital signal before the above digital signal is inputted. There furnace.
이하, 본 고안의 실시예를 첨부된 도면에 따라 상세히 설명한다.Hereinafter, embodiments of the present invention will be described in detail with reference to the accompanying drawings.
제 2 도는 이 고안에 따른 디지탈 신호의 노이즈 방지회로 블럭도로서 종래의 A/D변환부(1), 마이콤(MC), 신호처리회로(10), D/A변환부(4) 및 노이즈 방지회로(20)로 이루어진다.2 is a block diagram of a noise prevention circuit of a digital signal according to the present invention, and includes a conventional A / D converter 1, a microcomputer MC, a signal processing circuit 10, a D / A converter 4, and noise prevention. Circuit 20.
이를 구체적으로 설명하면, 아나로그의 비디오 신호(CS)또는 오디오 신호를 상기 마이콤(MC)의 제어에 따라 디지탈 신호로 변환시키는 A/D변환부(1)를 상기 노이즈 방지회로(20)에 연결한다.Specifically, the A / D converter 1 for converting an analog video signal CS or an audio signal into a digital signal under the control of the microcomputer MC is connected to the noise prevention circuit 20. do.
이때, 상기 노이즈 방지회로(20)는 상기 A/D변환부(1)의 출력디지탈 값을 소정의 값 예컨대 통상의 혼합 비디오 신호 또는 오디오 신호에 의한 최고의 디지탈값과 비교하여 출력 디지탈 값이 소정의 최고 디지탈 값보다 작다면 이를 그대로 출력하고, 출력디지탈 값이 소정의 최고 디지탈값보다 클때 출력 제어신호를 출력하는 비교부(5)를 제2저장부(6)에 연결하여 이루어진다.At this time, the noise prevention circuit 20 compares the output digital value of the A / D converter 1 with a predetermined value, for example, the highest digital value by a normal mixed video signal or an audio signal, and the output digital value is predetermined. If it is smaller than the maximum digital value, it is output as it is, and it is made by connecting the comparator 5 which outputs an output control signal when the output digital value is larger than the predetermined maximum digital value to the 2nd storage part 6.
이때, 상기 제2저장부(6)는 RAM(Random-acess Memory)으로 되어 상기 비교부(5)의 출력 디지탈 신호를 저장 및 삭제하는 동작을 계속하며, 상기 비교부(5)로 부터 출력 제어신호가 인가될때 저장된 디지탈 신호를 출력하도록 한다.At this time, the second storage unit 6 becomes a random-acess memory (RAM) to continue the operation of storing and deleting the output digital signal of the comparison unit 5, and output control from the comparison unit 5 Output a stored digital signal when a signal is applied.
그리고, 상기 신호처리회로(10)는 상기 노이즈 방지회로(20)의 비교부(5) 및 제2저장부(6)에 상기 마이콤(MC)의 제어에 따라 제1저장부(3)에 저장된 정보에 의해 입력되는 디지탈 신호를 영상 또는 오디오 처리하는 신호 처리부(2)를 연결하여 이루어진다.The signal processing circuit 10 is stored in the first storage unit 3 under the control of the microcomputer MC in the comparator 5 and the second storage unit 6 of the noise prevention circuit 20. It is made by connecting a signal processor (2) for video or audio processing the digital signal input by the information.
그리고, 상기 신호 처리부(2)는 상기 마이콤(MC)의 제어에 따라 입력 디지탈 신호를 아나로그 신호로 변환시켜 출력하는 D/A변환부(4)에 연결한다.The signal processor 2 is connected to a D / A converter 4 which converts an input digital signal into an analog signal and outputs the analog signal under the control of the microcomputer MC.
이와같이 이루어진 이 고안에 따른 디지탈 신호의 노이즈 방지회로는 아나로그의 혼합 비디오 신호 또는 오디오 신호가 마이콤(MC)의 제어를 받는 A/D변환부(1)에 의하여 디지탈 신호로 변환하여 출력된다.In the digital signal noise prevention circuit according to the present invention, the analog mixed video signal or audio signal is converted into a digital signal by the A / D converter 1 under the control of the microcomputer MC and output.
이때, 상기 혼합 비디오 신호 또는 오디오 신호가 제 3 도와 같이 통상 혼합 비디오 신호 또는 오디오 신호의 최고값(125)이상의 노이즈를 포함하고 있다면 이러한 노이즈 역시 소정의 아나로그 비교부(5)에 인가되어 설정된 기준값과 비교되어진다.At this time, if the mixed video signal or the audio signal includes noise equal to or greater than the maximum value 125 of the normal mixed video signal or the audio signal as shown in the third diagram, the noise is also applied to the predetermined analog comparator 5 to set the reference value. Is compared with
그리고, 상기 A/D변환부(1)의 출력 디지탈 값이 비교부(5)의 기준값과 비교하여 적은 경우에는 상기 비교부(5)는 이를 그대로 상기 신호 처리부(2) 및 제2저장부(6)에 인가하나, 상기 비교부(5)의 기준값이 상기 A/D 변환부(1)의 출력디지탈 값보다 작다면, 상기 비교부(5)는 A/D변환부(1)의 출력 디지탈 값을 상기 제2저장부(5) 및 신호 처리부(2)에 인가하는 동작을 중단하고, 상기 제2저장부(6)를 제어하여 상기 제2저장부(6)에 저장된 디지탈 신호가 상기 신호 처리부(2)에 인가하도록 한다.When the output digital value of the A / D converter 1 is smaller than the reference value of the comparator 5, the comparator 5 is the signal processor 2 and the second storage unit as they are. 6), but if the reference value of the comparator 5 is smaller than the output digital value of the A / D converter 1, the comparator 5 is the output digital of the A / D converter 1 The operation of applying a value to the second storage unit 5 and the signal processing unit 2 is stopped, and the digital signal stored in the second storage unit 6 is controlled by controlling the second storage unit 6. To the processing unit 2.
즉, 상기 비교부(5)는 상기 비교부(5)에 입력되는 디지탈 신호를 기준값과 비교하여 기준값이 큰 경우에는 입력 디지탈 신호를 상기 신호 처리부(2) 및 제 2저장부(6)에 인가한다.That is, the comparator 5 compares the digital signal input to the comparator 5 with the reference value and applies the input digital signal to the signal processor 2 and the second storage 6 when the reference value is large. do.
이때, 상기 제2저장부(6)는 RAM으로 되어 저장되어 있던 디지탈신호를 삭제하고 새로이 입력되는 디지탈 신호를 저장하는 동작을 되풀이 한다.At this time, the second storage unit 6 repeats the operation of deleting the digital signal stored as RAM and storing the newly input digital signal.
그러나, 상기 비교부(5)에 입력되는 디지탈 값이 기준값보다 큰 경우에는 상기 비교부(5)가 기준값보다 큰 디지탈 값을 출력하는 것이 아니라 상기 제2저장부(6)를 제어하여, 기준값 보다 큰 디지탈 신호가 입력되기전 스텝에서 저장하였던 디지탈 신호를 상기 신호 처리부(2)에 인가하도록 하는 것이다.However, when the digital value input to the comparator 5 is larger than the reference value, the comparator 5 does not output a digital value larger than the reference value, but controls the second storage 6 to control the second storage 6. The digital signal stored in the step before the large digital signal is input is applied to the signal processor 2.
따라서, 상기 A/D변환부(1)에 입력되는 아나로그 신호중에 아무리 큰 노이즈가 포함되어 있다 하여도, 상기 신호 처리부(2)에 입력되는 디지탈 신호는 노이즈 값의 디지탈 신호 대신 상기 저장부(6)에 저장되어 있던 기준값 이상의 노이즈 전의 디지탈 값이 인가되므로 노이즈에 의한 영향은 거의 무시할 수 있는 것이다.Therefore, no matter how much noise is included in the analog signal input to the A / D converter 1, the digital signal input to the signal processor 2 is the storage unit (instead of the digital signal of the noise value). Since the digital value before noise above the reference value stored in 6) is applied, the effect of noise can be almost ignored.
그리고, 상기 비교부(5) 및 제2저장부(6)로부터 디지탈 신호를 입력받은 신호처리부(2)는 상기 마이콤(MC)의 제어에 따라 상기 제1저장부(3)에 저장된 정보에 따라 디지탈 신호를 비디오 또는 오디오 처리하여 D/A변환부(4)에 인가하므로 비디오 또는 오디오 처리된 디지탈 신호는 아나로그 신호로서, 음극선과 또는 스피커에 인가되는 것이다.In addition, the signal processor 2 receiving the digital signal from the comparator 5 and the second storage unit 6 according to the information stored in the first storage unit 3 under the control of the microcomputer MC. Since the digital signal is subjected to video or audio processing and applied to the D / A converter 4, the digital signal processed as video or audio is an analog signal and is applied to a cathode ray and a speaker.
즉, 이 고안은 노이즈 방지회로에 입력되는 디지탈 값을 기준값과 비교하여 기준값보다 큰 경우, 제2저장부에 저장하였던 디지탈 신호를 신호 처리회로에 인가함으로써 노이즈에 의한 영상 또는 오디오 신호의 왜곡을 극소화 할 수 있는 효과가 있다.That is, the present invention minimizes the distortion of the video or audio signal due to noise by applying the digital signal stored in the second storage unit to the signal processing circuit when the digital value input to the noise prevention circuit is larger than the reference value compared to the reference value. It can work.
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR2019910001595U KR930008337Y1 (en) | 1991-02-01 | 1991-02-01 | Noise preventing circuit of digital signal |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR2019910001595U KR930008337Y1 (en) | 1991-02-01 | 1991-02-01 | Noise preventing circuit of digital signal |
Publications (2)
Publication Number | Publication Date |
---|---|
KR920017144U KR920017144U (en) | 1992-09-17 |
KR930008337Y1 true KR930008337Y1 (en) | 1993-12-20 |
Family
ID=19310507
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR2019910001595U KR930008337Y1 (en) | 1991-02-01 | 1991-02-01 | Noise preventing circuit of digital signal |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR930008337Y1 (en) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101444662B1 (en) * | 2013-10-29 | 2014-09-24 | 국방과학연구소 | Video compression apparatus for telemetering and controlling method thereof |
-
1991
- 1991-02-01 KR KR2019910001595U patent/KR930008337Y1/en not_active IP Right Cessation
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101444662B1 (en) * | 2013-10-29 | 2014-09-24 | 국방과학연구소 | Video compression apparatus for telemetering and controlling method thereof |
Also Published As
Publication number | Publication date |
---|---|
KR920017144U (en) | 1992-09-17 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4857927A (en) | Dither circuit having dither level changing function | |
US4937576A (en) | Dither circuit responsive to zero input signal level | |
US5530767A (en) | Reception volume limiting circuit | |
EP0222508B1 (en) | Video level control | |
KR910021117A (en) | Gamma correction circuit | |
US4991021A (en) | Digital video signal compensation circuit | |
US4464723A (en) | Digital gain control system | |
KR930008337Y1 (en) | Noise preventing circuit of digital signal | |
EP0037259A1 (en) | Circuit arrangement and method for reducing quantization distortion in a signal processing device | |
US5351031A (en) | Non-linear slew rate limiter | |
JP2754589B2 (en) | Digital gamma correction circuit | |
JPH05244006A (en) | Analog-to-digital converter and level controller | |
US4875044A (en) | Digital limiting circuit | |
KR930003283B1 (en) | Negative image transformer of digital tv | |
JPH04137864A (en) | Picture input/output device | |
US20020176590A1 (en) | Variable signal attenuating circuit | |
JP2957867B2 (en) | Control device for analog circuit | |
KR950025753A (en) | How to operate digital VCR (Video Cassete Recorder) | |
JP2957866B2 (en) | Control device for analog circuit using microcomputer | |
JPS59193619A (en) | Picture processing circuit | |
JPH05219406A (en) | Level adjustment circuit for video signal | |
JPH0759028A (en) | A/d conversion input level limit circuit | |
JPH04188914A (en) | Quantization error reducing device | |
KR950007155Y1 (en) | Jack terminal for changing output in television | |
KR20010058892A (en) | Interrupted noise elimination method in digital audio |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
REGI | Registration of establishment | ||
FPAY | Annual fee payment |
Payment date: 20021129 Year of fee payment: 10 |
|
LAPS | Lapse due to unpaid annual fee |