KR930007235Y1 - 팩시밀리에 있어서 프린터와의 스테이터스 송수신을 위한 기준 클럭 펄스 발생회로 - Google Patents

팩시밀리에 있어서 프린터와의 스테이터스 송수신을 위한 기준 클럭 펄스 발생회로 Download PDF

Info

Publication number
KR930007235Y1
KR930007235Y1 KR2019910011844U KR910011844U KR930007235Y1 KR 930007235 Y1 KR930007235 Y1 KR 930007235Y1 KR 2019910011844 U KR2019910011844 U KR 2019910011844U KR 910011844 U KR910011844 U KR 910011844U KR 930007235 Y1 KR930007235 Y1 KR 930007235Y1
Authority
KR
South Korea
Prior art keywords
flop
terminal
output terminal
fax
output
Prior art date
Application number
KR2019910011844U
Other languages
English (en)
Other versions
KR930003864U (ko
Inventor
정성순
Original Assignee
삼성전자주식회사
정용문
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사, 정용문 filed Critical 삼성전자주식회사
Priority to KR2019910011844U priority Critical patent/KR930007235Y1/ko
Publication of KR930003864U publication Critical patent/KR930003864U/ko
Application granted granted Critical
Publication of KR930007235Y1 publication Critical patent/KR930007235Y1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N1/00Scanning, transmission or reproduction of documents or the like, e.g. facsimile transmission; Details thereof
    • H04N1/00127Connection or combination of a still picture apparatus with another apparatus, e.g. for storage, processing or transmission of still picture signals or of information associated with a still picture
    • H04N1/00278Connection or combination of a still picture apparatus with another apparatus, e.g. for storage, processing or transmission of still picture signals or of information associated with a still picture with a printing apparatus, e.g. a laser beam printer
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/20Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits characterised by logic function, e.g. AND, OR, NOR, NOT circuits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N2201/00Indexing scheme relating to scanning, transmission or reproduction of documents or the like, and to details thereof
    • H04N2201/0077Types of the still picture apparatus
    • H04N2201/0093Facsimile machine

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Facsimiles In General (AREA)

Abstract

내용 없음.

Description

팩시밀리에 있어서 프린터와의 스테이터스 송수신을 위한 기준 클럭 펄스 발생회로
제1도는 본 고안에 따른 회로도.
제2도는 제1도의 동작 파형도.
본 고안은 팩시밀리에 있어서 프린터와의 스테이터스 정보 송수신을 위한 기준 클럭 펄스 발생회로에 관한 것이다.
일반용지를 FAX에 사용함에 있어서 여러 가지 방식이 있으나 LPB나 LED프린터를 이용하는 것이 일반적이다.
종래의 팩시밀리 출력장치로 TPH를 사용하는 것이 보통이었으나 일반용지를 사용하는 FAX에서는 LBP나 LED프린터를 사용할 수 있으므로 프린터 상태를 체크해야 하는 것이 요구된다.
따라서 본 고안의 목적은 제어신호가 클럭의 어떤 상태에서도 파형의 홰곡이 없는 정확한 정보로 동기가 일치된 바이트 단위의 스테이터스 신호를 받을 수 있는 회로를 제공함에 있다.
이하 본 고안을 첨부된 도면을 참조하여 상세히 설명한다.
제1도는 본 고안에 따른 회로도로서, 제어단(1)을 디플립플롭(20)과 카운터 (60)의 클럭단(CK) 및 오아게이트(50)의 입력단에 연결하고, 제어단(2)을 디플립플롭(10)의 클럭단(CK)에 연결하며, 리세트단(3)을 앤드게이트(40)의 입력단에 연결하고, 상기 카운터(60)의 출력단(PD)에 인버터(70)를 연결하여 상기 앤드게이트(40)의 입력단에 연결하며, 상기 앤드게이트(40)의 출력단에 상기 디플립플롭(10)의 클리어단(CLR)을 연결하고, 상기 디플립플롭(10)의 출력단(Q1)에 상기 디플립플롭(20)의 데이타단0을 연결하며, 상기 디플립플롭(20)의 출력단(Q2)에 인버터(80)를 연결하여 상기 카운터(60)의 클리어단(CLR)에 연결하고, 상기 디플립플롭(20)의 출력단(Q)에 오아게이트(50)의 입력단을 연결하며, 상기 오아게이크(OR1)의 출력단으로부터 직렬 클럭이 발생하도록 구성된다.
제2도는 제1도의 동작 파형도로서, (2a)는 클럭단(1)의 시스템 클럭 파형이고, (2b)는 리세트단(3)의 입력 파형이며, (2c)는 제어단(2)의 입력 파형이고, (2d)는 디플립플롭(10)의 출력단(Q1)의 파형이며, (2e)는 디플립플롭(20)의 출력단(Q2)의 파형이고, (2f)는 카운터(60)의 출력단(QD)의 파형이며, (2g)는 앤드게이트(40)의 출력 파형이고, (2h)는 오아게이트(50)의 출력 파형이다.
따라서 본 고안의 구체적 일실시예를 제1,2도를 참조하여 상세히 설명하면, 리세트단(3)이 "하이"로 되면 상태가 불안했던 신호들이 안정되게 된다. 이 상태에서 FAX부나 프린터부가 상태 신호를 보낼 의사가 있을 때(2c)와 같이 제어단(2)으로 제어신호를 띄운다. 상기 제어신호의 상승에지에서 디플립플롭(10)의 출력단(Q1)이 (2d)와 같이 "하이"로 되어 디플립플롭(20)의 데이타단(D)으로 입력된다.
상기 디플립플롭(20)의 출력단(Q2)은 클럭의 상승에지에서 "하이"로 되고 인버터(80)에서 "로우"가 되어 카운터(60)는 클리어가 풀리게 되어 (2a)클럭의 상승에지에서 카운터(60)의 카운팅을 시작한다. 상기 카운터(60)의 카운팅을 시작하여 카운터(60)의 출력단(QD)(카운트한 숫자가 8일때)가 "하이"가 되고, 이 신호는 디플립플롭(10)의 출력을 "로우"로 만든다.
상기 디플립플롭(10)의 출력단(Q1)이 "로우"로 되면 그 다음 클럭의 상승에지에서 디플립플롭(20)의 출력단(Q2)이 "로우"로 되고, 이것은 카운터(60)의 출력단 (QD)를 "로우"로 만든다.
한편, 디플립플롭(20)의 출력단(Q2)은 직렬 클럭(SCLK)의 윈도우로 작용하여 원래의 클럭과 오아케이트(50)를 통해서 8개의 직렬클럭(SCLK)을 만들게 된다. 제어단(2)이 클럭의 "로우"상태에서 "하이"로 되든 "하이"상태에서 "하이"로 되든 직렬 클럭(SCLK)은 파형의 찌그러짐이 없이 정확히 8개의 클럭이 (2h)와 같이 발생된다.
상기 직렬클럭에 동기를 맞추어 FAX부와 프린터부는 서로의 상대를 바이트단위로 주고 받을 수 있게 된다.
상술한 바와 같이 제어신호가 클럭의 어떤 상태에서 발생되더라도 파형의 일그러짐이 없는 정확한 직렬 클럭을 스테이터스 정보로 받을 수 있으므로 상기 정확한 동기 클럭에 의해 FAX와 프린터와 서로의 상태를 바이트 단위로 주고 받을 수 있는 이점이 있다.

Claims (2)

  1. FAX와 프린터의 스테이터스 정보 전송회로에 있어서, 제어단(1)을 디플립플롭 (20)과 카운터(60)의 클럭단(CK)및 오아게이트(50)의 입력단에 연결하고, 제어단 (2)을 디플립플롭(10)의 클럭단(CK)에 연결하며, 리세트단(3)을 앤드게이트(40)의 입력단에 연결하고, 상기 카운터(60)의 출력단(QD)에 인버터(70)를 연결하고, 상기 인버터(70)의 출력단에 상기 앤드게이트(40)의 입력단에 연결하며, 상기 엔트게이트 (40)의 출렬단에 상기 디플립플롭(10)의 클리어단(CLR)을 연결하고, 상기 디플립플롭(10)의 출력단(Q1)에 상기 디플립플롭(20)의 데이타단(D)을 연결하며, 상기 디플립플롭(20)의 출력단(Q2)에 인버터(80)를 연결하여 인버터(70)의 출력단을 상기 카운터(60)의 클리어단(CLR)에 연결하고, 상기 디플립플롭(20)의 출력단(Q)에 오아게이크(50)의 입력단을 연결하며, 상기 오아게이트(OR1)의 출력단으로부터 직렬 클럭이 발생하도록 구성됨을 특징으로 하는 팩시밀리에 있어서 프린터와의 스테이터스 송수신을 위한 기준 클럭 펄스 발생회로.
  2. FAX와 프린터의 정보 전달에 의한 동기 일치화 회로에 있어서, 상기 FAX와 프린터의 스테이터스 정보전송 개시 신호를 받는 제1수단과, 상기 제1수단의 출력을 래치하여 동기에 맞춰진 직렬 클럭신호를 발생하는 제2수단과, 상기 제2수단의 직렬 클럭의 바이트를 결정하는 제3수단으로 구성됨을 특징으로 하는 팩시밀리에 있어서 프린터와의 스테이터스 송수신을 위한 기준 클럭 펄스 발생 회로.
KR2019910011844U 1991-07-26 1991-07-26 팩시밀리에 있어서 프린터와의 스테이터스 송수신을 위한 기준 클럭 펄스 발생회로 KR930007235Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019910011844U KR930007235Y1 (ko) 1991-07-26 1991-07-26 팩시밀리에 있어서 프린터와의 스테이터스 송수신을 위한 기준 클럭 펄스 발생회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019910011844U KR930007235Y1 (ko) 1991-07-26 1991-07-26 팩시밀리에 있어서 프린터와의 스테이터스 송수신을 위한 기준 클럭 펄스 발생회로

Publications (2)

Publication Number Publication Date
KR930003864U KR930003864U (ko) 1993-02-26
KR930007235Y1 true KR930007235Y1 (ko) 1993-10-13

Family

ID=19317152

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019910011844U KR930007235Y1 (ko) 1991-07-26 1991-07-26 팩시밀리에 있어서 프린터와의 스테이터스 송수신을 위한 기준 클럭 펄스 발생회로

Country Status (1)

Country Link
KR (1) KR930007235Y1 (ko)

Also Published As

Publication number Publication date
KR930003864U (ko) 1993-02-26

Similar Documents

Publication Publication Date Title
CA1178367A (en) Office communications system
GB2236932A (en) Controlling generation of an acknowledge signal and a busy signal in an interface
US4353128A (en) Synchronous/asynchronous data communication arrangement
US5018139A (en) Communication network between user equipment
GB2045035A (en) Data comunication apparatus
GB2182793A (en) Processing device for an IC card
US6064492A (en) Image data interface between digital front end and printer
JPS6041846A (ja) 透過性インタフエ−ス装置
US4504868A (en) Control system for a line scanning type output unit
KR930007235Y1 (ko) 팩시밀리에 있어서 프린터와의 스테이터스 송수신을 위한 기준 클럭 펄스 발생회로
US5128677A (en) Apparatus and method for transferring data along a serial data bus
JPH05110753A (ja) 装置本体と増設ユニツト間のデータ伝送方法
US4551583A (en) Control signal transmission system for key telephone system
US5251319A (en) Optical transmission apparatus for digital devices
GB2111806A (en) Serial signal transmission system
US4731781A (en) Receiver of a digital communication apparatus
KR0158902B1 (ko) 마스터/슬레이브 보드간의 직렬데이타 송수신 장치 및 방법
US7050518B1 (en) Data transmission method
EP0531166A1 (en) Seam-less data recovery
US5012442A (en) Bus receiver power-up synchronization and error detection circuit
KR890006513Y1 (ko) 레이저 프린터의 스캔 시작신호 발생회로
US4818894A (en) Method and apparatus for obtaining high frequency resolution of a low frequency signal
KR950009005Y1 (ko) 비동기 직렬 데이타 통신회로의 수신동기 신호 발생회로
SU1172047A1 (ru) Устройство дл передачи и приема цифровых сигналов
SU1439611A1 (ru) Устройство дл сопр жени ЭВМ с абонентом по телеграфному каналу св зи

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 20000929

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee