KR930004831B1 - 칼라 텔레비젼 수상기의 제어장치 - Google Patents

칼라 텔레비젼 수상기의 제어장치 Download PDF

Info

Publication number
KR930004831B1
KR930004831B1 KR1019840007887A KR840007887A KR930004831B1 KR 930004831 B1 KR930004831 B1 KR 930004831B1 KR 1019840007887 A KR1019840007887 A KR 1019840007887A KR 840007887 A KR840007887 A KR 840007887A KR 930004831 B1 KR930004831 B1 KR 930004831B1
Authority
KR
South Korea
Prior art keywords
signal
control
color
period
output
Prior art date
Application number
KR1019840007887A
Other languages
English (en)
Other versions
KR850005210A (ko
Inventor
로렌 샨리 2세 로버트
Original Assignee
알 씨 에이 라이센싱 코포레이션
글렌 에이취. 브르스틀
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 알 씨 에이 라이센싱 코포레이션, 글렌 에이취. 브르스틀 filed Critical 알 씨 에이 라이센싱 코포레이션
Publication of KR850005210A publication Critical patent/KR850005210A/ko
Application granted granted Critical
Publication of KR930004831B1 publication Critical patent/KR930004831B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/64Circuits for processing colour signals
    • H04N9/68Circuits for processing colour signals for controlling the amplitude of colour signals, e.g. automatic chroma control circuits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/64Circuits for processing colour signals
    • H04N9/72Circuits for processing colour signals for reinsertion of DC and slowly varying components of colour signals

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Processing Of Color Television Signals (AREA)
  • Television Receiver Circuits (AREA)

Abstract

내용 없음.

Description

칼라 텔레비젼 수상기의 제어장치
제1a도는 본 발명의 일실시예에 따른 제어 장치를 포함하고 있는 칼라 텔레비젼 수상기의 협동 동작부에 대한 부분 개략 및 부분 블럭도.
제2도는 제1a도의 장치중 선택된 소자의 기능을 수행하는 회로에 대한 개략도.
제3도는 제1a도의 장치에 대한 동작을 설명하는데 유용한 그래프 파형도.
* 도면의 주요부분에 대한 부호의 설명
13 : 이득 제어 휘도 증폭기 53 : 이득 제어 전압원
55 : 키이드 이득 제어 전압원 65,67 : 키이드 전압 비교기
본 발명은 일반적으로 칼라 텔레비젼 수상기의 휘도 및 색도신호 처리용 회로의 제어장치에 관한 것으로, 특히 칼라 키네스코프 바이어싱의 자동제어를 행하는 형태의 수상기에서 사용하기에 적합한 제어장치에 관한 것이다.
칼라 텔레비젼 수상기에서 칼라 키네스코프 바이어싱의 자동 제어 장치의 한예가 힌(Hinn)씨의 미국특허 제4,263,622호에서 기술되어 있다. 상기 힌씨의 장치에서는, 각 수직귀선소거 기간내에 연속한 여러 라인기간의 한 주기를 점유하고 있는 제어주기에 의해서, 기준신호 상태하의 전자총에 의해 생성된 블랙레벨 전류를 검사하도록 하고 있다. 이러한 제어주기 동안에, 바람직한 전류 레벨과의 차가 검출되며 이러한 바람직하지 않은 차에 대처하기 위해 전자총 바이어스가 재조정 되어진다. 제어주기의 일부동안, 칼라 키네스코프그리드는 도전증강펄스를 수신한다. 그리드의 펄스수신에 의해 도입되는 캐소드전류 레벨에서의 변화를 표시하는 정보에 따라 바이어스를 제어한다. 칼라 키네스코프의 세개 전자총간의 적절한 바이어스 관계를(에이징 및 다른 파라미터 변화에도 불구하고) 유지시키기 위해 상기 힌씨의 장치를 이용한 적합한 장치가 1982년 10월 14일자로 출원된 알.피.파커(R.P.Parker)씨의 미국 특허원 제434,314호에 기술되어 있다.
자동 키네스코프 바이어스(AKB)를 상기 힌씨 특허와 파커씨 특허원의 구성으로 실시된 방법으로 제어하기 위해서는, 휘도 색도 신호처리 회로가 바이어스 제어주기 동안은 적당한 형태의 교묘한 조작을 행하여 전류검사 기능 및 바이어스 조정 기능을 방해하거나 오염시키는 요인을 제거할 필요가 있다는 것이 인식되었다. 이들 신호처리 회로는 신호정보를 처리하여, 처리된 신호정보를 주기적으로 반복하는 바이어스 제어주기에 개재하는 시간주기 동안 칼라 키네스코프에 공급한다.
본 발명의 원리에 의하면, 칼라 텔레비젼 수상기의 휘도 및 색도신호 처리 회로용 제어장치가 제공되어 있는데, 이 제어장치는 비교적 간단하게 구현되는 키잉(keying) 기능을 이용하여 반복하는 바이어스 제어주기 동안 상기 회로의 통상적인 기능을 변경시켜 AKB 제어동작을 완전무결하게 행한다.
본 발명의 일실시예에 있어서, 휘도 및 색도 이득 제어 장치, 명도 제어 장치 및 수상기의 휘도 채널출력의 DC 레벨을 제어하도록 작용하는 제어루프의 동작을 적절히 변경시키는 키잉동작에 의해서 AKB 제어동작의 무결성(integrity)을 보호할 수 있다. 이득 제어 장치의 키잉에 의해, 각 휘도 및 색도신호 증폭기의 이득은 키네스코프 바이어스 제어 기간외의 모든 필드기간 동안 조정가능한 이득 제어 전압에 응답하게 된다. 바이어스 제어기간 동안, 각 증폭기는 디스에이블된다. 명도 제어장치의 키잉에 의해, 칼라 키네스코프에 공급된 각 색신호의 DC 레벨은 영상-표시 신호 성분이 존재하는 동안은 조정가능한 명도 제어 전압에 응답하게 되지만, 키네스코프 바이어스 제어기간 전체 동안은 조정가능한 명도 제어전압과는 무관하게 된다. 수상기의 휘도 채널 출력의 DC 레벨을 제어하는 제어루프는 색신호중 한 신호에 의해 얻어진 전압과 각 키네스코프 바이어스 제어기간 동안의 기준전압을 비교하는 키이드(keyed) 비교기와, 이 비교기의 출력을 휘도채널에 공급하여 기준전압과 상기 얻어진 색신호의 차에 대처하는 수단을 포함하고 있다.
칼라 텔레비젼 수상기가 표시 라스터의 추적(tracing)시의 귀선주기동안 통상 빔 차단(cut-off) 바이어스를 칼라 키네스코프에 공급하는 귀선소거 회로를 포함하고 있으면, 제어 장치는 키네스코프 바이어스 제어 기간내에 있는 빔 귀선 주기동안 이러한 차단 바이어스가 공급되는 것을 방지시키는 추가의 키잉 제어를 행하는 것이 바람직하다. 또한, 칼라 텔리비젼 수상기가 보조 색신호를 칼라 키네스코프에 공급하는 온-스크린 표시(OSD) 시스템(예를들면, 채널번호표시, 시간표시 등등)을 포함하고 있으면, 제어 장치는 키네스코프 바이어스 제어 기간동안 보조색 신호 공급수단을 디스에이블 시키는 추가의 키잉 제어를 행하는 것이 바람직하다.
제1a도에서, 단자 L에서 나타나는 휘도신호는 캐패시터(10)를 통하여 휘도신호 처리기(11)의 입력에 인가된다. 예를들어, 단자 L에서 나타나는 휘도신호는(예를들어, 프리챠드씨의 미국특허 제4,096,516호에서 도시된 형의) 코움필터 장치의 휘도신호 출력일 수 있으며, 상기 코움필터 장치는 칼라 텔레비젼 수상기에서 수신된 합성 신호의 휘도 성분과 색도 성분을 분리하는데 사용된다. 처리기(11)의 출력 단자 PL에서의 처리된 휘도신호는 이득 제어 휘도 증폭기(13)의 신호 입력 단자에 공급된다. 증폭기(13)의 이득 제어된 휘도신호 출력은 휘도신호 변환기(15)에 인가되며, 이 변환기(15)는 휘도신호 입력을 세 신호 합성기(30, 31, 32) 각각에 공급한다.
단자 C에서 나타나는 색도신호는 색도신호 처리기(20)의 입력에 인가된다. 예를들어, 단자 C에서 나타나는 색도신호는 상기 수상기의 코움필터 장치의 색도신호 출력일 수 있다. 색도신호 처리기(20)는 예를들어 이득 제어 색도신호 증폭기와, 색동기 버스트 분리기와, 버스트 동기화된 색기준 발진기와 색기준 발진기의 출력에 응답하여 이득 제어 색도신호 증폭기의 출력으로 부터 한쌍의 색차신호를 복원하는 동기식 검출기를 포함하고 있다. 버스트 분리 기능의 제어용 키잉 펄스는(이후 설명되어질) 샌드캐슬(sandcastle) 펄스 디코더(50)의 출력단자 KP와 KN에서 처리기(20)로 공급된다. 예를들어, 처리기(20)의 색차신호 출력은 단자 Ⅰ에서 나타나는 Ⅰ 색차신호와, 단자 Q에서 나타나는 Q 색차신호로 이루어질 수 있다.
처리기(20)의 각 색차신호 출력은 각 필터[Ⅰ필터(21) 및 Q필터(22)]에서 적절히 필터되어진후 각 차동증폭기(23, 24)에 신호입력으로서 인가되어진다. 예를들어 하우드(Harwood)씨등의 미국 특허 제4,272,778호에서 기재된 일반형인 매트릭스 회로(27)는, 차동 증폭기(23)에서 Ⅰ 색차신호의 푸쉬풀변형을, 차동 증폭기(24)에서 Q 색차신호의 푸쉬풀변형을 입력으로서 수신하여 이들 입력신호를 적절히 합성하여 서로 다른 세개의 색차신호를 출력을 발생시킨다. 매트릭스 출력단자 R-Y에서 나타나는 R-Y 색차신호가 신호 합성기(30)에 공급되어 변환기(15)의 휘도신호 출력과 합성되어 적색신호가 형성된다. 매트릭스 출력단자 B-Y에서 나타나는 B-Y 색차신호가 신호 합성기(31)에 공급되어 변환기(15)의 휘도신호 출력과 합성되어 청색신호가 형성된다. 매트릭스 출력단자 G-Y에서 나타나는 G-Y 색차신호가 신호 합성기(32)에 공급되어 변환기(15)의 휘도신호 출력과 합성되어 녹색신호가 형성된다.
신호 합성기(30)의 적색신호 출력은 적색신호 변환기(33)에서 처리되어 적색 신호 출력 단자 R에 공급된다. 동일하게, 신호 합성기(31)의 청색신호 출력은 청색신호 변환기(34)에서 처리되어 청색신호 출력단자 B에 공급되고, 신호 합성기(32)의 녹색신호 출력은 녹색신호 변환기(35)에서 처리되어 녹색신호 출력단자 G에 공급된다.
상기 신호처리 회로에 관련된 제1a도 장치의 제어장치의 여러 소자를 고려하기전에, 단자 R, B, G에서 발생된 각 색신호 출력을 이용하는 회로를 도시한 제1b도를 관찰하기로 한다. 제1b도에서 도시된 바와같이, 단자 R에서 나타나는 적색신호와, 단자 B에서 나타나는 청색신호와, 단자 G에서 나타나는 녹색신호에 각각 응답하는 세개의 키네스코프 구동기(73, 74, 75)가 제공되어 있다.
칼라 키네스코프(77)의 스크린상에는 세 색신호에 응답하는 칼라 영상이 표시된다. 키네스코프(77)는 개별적으로 활성되는 캐소드 전극(78R, 78B, 78G)과 공통으로 활성되는 제어 그리드 구조체(79)를 구비하는 전자총 어셈블리를 포함하고 있다. 표시된 칼라영상의 적색 함량은 키네스코프 구동기(73)의 출력에 의해 구동되는 캐소드(78R)에서 방출하는 전자빔의 강도를 제어함으로써 정해진다. 표시된 칼라영상의 청색함량은 키네스코프 구동기(74)의 출력에 의해 구동되는 캐소드(78B)에서 방출하는 전자빔의 강도를 제어함으로써 정해지며, 표시된 칼라영상의 녹색함량은 키네스코프 구동기 (75)의 출력에 의해 구동되는 캐소드(78G)에서 방출하는 전자빔의 강도를 제어함으로써 정해진다.
제1b도의 장치는 또한 자동 키네스코프 바이어스 제어회로(76)를 포함하고 있으며, 이 회로(76)는 상기 파커씨의 특허원에서 기술된 방법으로 구성하는 것이 바람직하다. 이와같이, 바이어스 제어회로(76)는 바이어스 제어기간(이 기간은 예를들어 수신된 신호의 각 수직귀선소거 기간의 동기후부분동안 7개 라인의 한주기를 점유한다)의 소정부분동안 빔도통증강펄스를 키네스코프 제어그리드(79)에 공급하는 수단을 포함하고 있다. 바이어스 제어회로(76)는 각 구동기(73, 74, 75)로부터 나온 입력에 응답하여 그리드가 펄스를 수신함으로써 유도되는 빔전류를 감지하고 DC 출력을 각각 발생하여 각 구동기(73, 74, 75)에 공급함으로써 구동기의 출력이 DC 결합되어지는 각각의 키네스코프 캐소드(78R, 78B, 78G)의 바이어스를 적절히 제어한다.
키네스코프 바이어스 제어장치를 적절히 동작시키기 위해서는, 단자 R, B, G에서 나타나는 신호를 각 바이어스 제어기간동안 기준 레벨로 유지해야 하는 것이 중요하다. 이러한 목적을 어떻게 달성할 것인가를 고려하기 위해 제1a도의 신호처리 회로에 관련된 제어장치의 여러 소자에 대해서 살펴보기로 한다.
제1a도의 이득 제어 휘도 증폭기(13)는 키이드 이득 제어 회로(55)와 관련되어 있으며, 이 회로(55)는 휘도 증폭기(13)의 이득과 색도신호 처리기(20)의 색도신호 증폭기 소자를 동시에 제어하도록 작용한다. 예를들어, 이득 제어 회로(55)는 1984년 1월 17일자로 허여된 엘.에이.하우드(L.A. Harwood)씨등의 미국특허 제4,426,625호에서 기술된 이득 제어 장치를 키이드 변형시킨 것이다.
이득 제어 회로(55)는 조정가능한 DC 제어전압 입력과 키잉파 입력을 수신하여 이득 제어 출력을 증폭기(13)와, 처리기(20)에 공급한다. 이득 제어 회로(55)를 증폭기(13)와 처리기(20)에 결합하는 단일 코넥터들만이 도시되어 있으나, 이들을 다수의 도체를 포함하고 있는 케이블로 도시할 수 있다. DC 전압공급의 정(+V) 및 부(접지)단자에 각각 접속된 고정단 단자를 갖는 전위차계(53)에는 이득 제어 회로(55)용 제어전압 입력을 파생하는 조정가능한 탭(tap)이 제공되어 있다. 전위차계(53)는 칼라 텔레비젼 수상기의 명도제어를 시청자가 조정가능하도록 “화상제어”기능을 지원하여 시청자는 휘도신호 이득 제어 및, 수반되는 색도신호 이득 제어를 통해 재생된 영상의 콘트라스트를 조정할 수가 있다. 따라서, 콘트라스트의 변화에 수반하여 영상의 색포화가 바람직하지 않게 변화되는 일은 없다.
이득 제어 회로(55)용 키잉파 입력은 샌드캐슬 펄스 디코더(50)의 단자 P에서 파생되고 이 입력은 제3도에서 파형 “P”로 도시된 바와같이, 필드 주파수로 반복되는 정진행 펄스열로 이루어지고 상기 각 펄스들은 상기 바이어스 제어기간(7개 라인기간)중 한 기간과 일치하도록 타이밍 되어 있다. 키잉파 “P”에 의해 이득 제어 회로(55)는 다음과 같이 동작한다. 즉 (a) 각 키잉펄스 발생 동안은 휘도 및 색도신호 이득을 화상 제어 전위차계(53)의 설정과는 무관하게 하고 그 대신에 최소(바람직하게는 디스에리블링) 레벨로 설정하고, 반면에 (b) 연속하는 키잉 펄스 발생에 개재하는 주기동안은 휘도 및 색도신호 이득을 전위차계(53)의 설정에 따르도록 하게 한다. 이득 제어 회로(55)의 이러한 키이드 동작을 수행하는 장치를 제2도의 회로를 참조하면서 이후에 기술하고자 한다.
샌드캐슬 펄스 디코더(50)인 키잉파 “P”소스에 의해, 제3도의 파형 “SC”로 도시된 일반형의 3레벨 “샌드캐슬”펄스에서 키잉파 “P”(및 이미 고려되었거나, 차후에 고려될 다른 키잉파)가 생성되며, 상기 3레벨 샌드캐슬 펄스는 디코더의 입력단자 SC로 공급되어진다. 파형 “SC”의 샌드캐슬 펄스는 3레벨 캐릭터(character)로 구성되며, 이 캐릭터는 베이스 레벨(VB)보다 높은 제1레벨(VRB)의 합성 귀선소거 펄스성분과, 상기 제1레벨보다 높은 제2레벨(VAK)의 키네스코프 바이어스 제어기간 타이밍 펄스성분과, 상기 제2레벨보다 높은 제3레벨(VBG)의 버스트 게이팅 펄스성분을 포함하고 있다.
예를들어, 샌드캐슬 펄스 디코더(50)는 1983년 12월 14일자로 출원된 발명의 명칭이 “3 레벨 샌드캐슬 펄스 디코더”인 L.A.Harwood씨등의 미국 특허원 제561,331호에서 기재된 형의 회로를 구비한다. 샌드캐슬 펄스파 “SC”를 발생하는데 이용되는 회로에 대해서는 1983년 12월 14일자로 출원된 발명의 명칭이 “3 레벨 샌드캐슬 펄스 엔코더”인 J. Hettiger씨의 미국특허원 제561,333호에서 기재되어 있다. 샌드캐슬 펄스를 이용하면, 제1a도에서 도시된 여러 휘도 및 색도신호 처리 회로와 수반되는 제어장치를 공통의 모노릭딕 집적회로에서 집적회로 형태로 구성할때 단자의 수가 절약된다는 장점이 있다.
결합 캐패시터(10)에서 횡방향 손실되어진 수신된 휘도신호의 DC 성분은 궤환 클램프 기술을 이용함으로써 제1a도에서 도시된 수상기 장치에서 복원된다. 즉, 키이드 전압 비교기(61)의 출력을 사용하여 입력결합 캐패시터(10)의 전하를 적절히 조정한다. 비교기(61)는 샌드캐슬 펄스 디코더(50)의 단자 KP에서 파생된 키잉파에 의해 설정된 키잉주기 동안, 휘도 증폭기(13)에서 파생된 신호입력과 기준전압 단자 VR'에서 파생된 기준입력 사이에 차가 존재하면, 그 차를 나타내는 출력을 발생한다. 단자 KP에서 파생된 키잉파는 제3도에서 도시된 키잉파의 반전변형과 상응하고, 라인주파수로 반복하고 수신된 신호의 수평귀선 소거기간의 “백포치(backporch)”부와 일치하도록 타이밍되어 있지만 상기 키네스코프 바이어스 제어기간 동안은 발생하지 않는 정진행 펄스열로 이루어진다. 비교기(61)의 출력 방향은, 캐패시터(10)의 필요할때 비교기의 입력간의 차를 감소시키려는 방향으로 전하를 변경시키도록 되어있다.
샨리(shanley)등의 미국 특허 제4,376,288호에서 보다 상세하게 설명되어 있는 바와 같이, 비교기(61)로의 각 신호입력과 기준입력의 파생점을 적절히 선택함으로써, 상기 궤환 클램프 회로는 또한 상기 하우드씨 등의 미국 특허출원 제561,331호의 이득 제어 장치의 DC 보상을 증가시키도록 동작할 수 있다. 상기 장치에 있어서는 증폭기(13)의 휘도신호 출력의 바람직하지 않은 DC 출력레벨 변화에 수반되는 화상 제어의 동작에 의해서도 이득이 조정되어지지는 않는다.
제1a도의 제어장치는 추가의 키이드 전압 비교기(63, 65, 67)를 포함하고 있으며, 이들 비교기를 사용하여 1983년 12월 14일자로 출원된 발명의 명칭이 “DC 안정화 시스템”인 알.샨리(R.Shanley)씨의 미국 특허출원 제561,281호에 상세히 기술된 방법으로 단자 R, B, G에서 나타나는 출력색신호의 DC 레벨을 안정화시킨다.
비교기(65)는 단자 KP에서 나타나는 키잉파에 응답하여 설정된 상기 “백포치”키잉주기 동안, 적색신호 변환기(33)에서 파생된 신호입력과, 기준 전압 단자 VR에서 파생된 기준입력 사이에 차가 존재하면 그 차를 나타내는 DC 출력전위를 발생한다. 비교기(65)의 출력은 차동 증폭기(23)에 입력으로서 공급되어, 매트릭스 회로(27)의 Ⅰ 색차신호 입력의 DC 레벨이 비교기(65)의 입력간의 차를 감소시키는 방향으로 변형되어진다.
비교기(67)는 단자 KP에서 나타나는 키잉파에 응답하여 설정된 상기 “백포치”키잉주기 동안, 녹색신호 변환기(35)에서 파생된 신호입력과 상기 기준전압 단자 VR에서 파생된 기준입력 사이에 차가 존재하면 그차를 나타내는 DC 출력 전위를 발생시킨다. 비교기(67)의 출력은 차동 증폭기(24)에 입력으로서 공급되어 매트릭스 회로(27)의 Q 색차 신호입력의 DC 레벨이 비교기(67)의 입력간의 차를 감소시키려는 방향으로 변형되어진다.
제1a도에서 도시된 바와 같이, 출력 DC 안정화 목적에 사용된 세개의 비교기중 제3전압 비교기(63)의 키잉은 상기 비교기(65, 67)의 키잉과는 다른데, 그 차이점은 비교기(63)가 디코더 단자 KP에서 나타나는 키잉파 뿐 아니라 디코더 단자 P에서 나온 키잉파 “P”에도 응답한다는 것이다. 이와 같이, 비교기(63)는 상기 “백포치”키잉 주기동안 뿐만 아니라, 각 키네스코프 바이어스 제어기간내내 입력을 비교한다. 비교기(63)의 DC 출력전위는, 상기 키잉 기간동안, 청색신호 변환기(34)에서 파생된 신호 입력과 상기 기준전압단자 VR에서 파생된 기준입력 사이에 차가 존재하면 그 차를 나타내는 것이다. 상기 출력 전위는 휘도신호 변환기(15)에 입력으로서 공급되어, 신호 합성기(30, 31, 32)의 휘도신호 입력의 DC 레벨이 비교기(63)의 입력간의 차를 감소시키려는 방향으로 변형되어진다.
제1a도의 수상기 장치는 귀선 소거 회로(51)를 또한 포함하고, 이 회로(51)는 샌드캐슬 펄스 디코더(50)의 단자 RB에서 나타나는 키잉파(제3도의 곡선 “rb”에서 파형이 도시됨)에 응답한다. 키잉파 “rb”정진행 펄스열로 구성되며, 이 펄스열은 펄수자파수로 반복하고 카라 키네스코프(77)의 전자빔의 각 수직 귀선 주기를 포함하도록 타이밍되어 있지만 상기 키네스코프 바이어스 제어기간의 시작에 의해 종단되는 광(wide)펄스성분과, 라인 주파수로 반복하고(수직귀선 주기외의) 수평 빔 귀선의 각 주기를 포함하도록 타이밍되어 있는 협(narrow) 펄스를 포함하고 있으며, 상기 수평 빔 귀선의 각 주기중 상기 각 키네스코프 바이어스 제어기간내에 있는 주기는 제외되어 있다. 따라서, 상기 키잉파 “P”의 펄스 발생 주기동안은 키잉파 “rb”에는 펄스성분이 전혀 발생되지 않는다. 귀선소거 회로(51)는 각각의 출력을 적, 녹 및 청색신호 변환기(33, 34, 35)에 공급하며, 키잉파 “rb”의 펄스성분 발생동안 이들 변환기는 차단상태의 칼라 키네스코프(77)의 각 전자총을 구동시킨다.
제1a도의 수상기 장치는 또한 키이드 명도 제어회로를 포함하며, 이 회로(71)는 1983년 9월 13일자로 알.샨리씨등에게 허여된 미국 특허 제4,404,593호에서 기술된 일반형인 것이 바람직하다.
명도 제어회로(71)는 조정가능한 DC 제어 전압 입력과 한쌍의 키잉파 입력을 수신하여 단자 BC에서 DC 출력전위를 발생시키며, 이 DC 출력전위는 각 신호합성기(30, 31, 32)에 공급되어진다. DC 전압 공급의 정(+V) 및 부(접지)단자에 각각 접속된 고정단 단자를 갖는 전위차계(70)에도 명도 제어회로(71)용 제어 전압 입력을 파생하는 조정가능한 탭이 제공되어 있다. 전위차계(70)는 칼라 텔레비젼 수상기의 명도제어를 시청자가 조정할 수 있도록 지원하여 시청자는 수반되는 신호 합성기(30, 31, 32)의 색신호 출력의 DC 레벨의 제어를 통해 재생된 영상의 명도를 조정할 수 있다.
명도 제어회로(71)용 키잉파 입력쌍은 샌드캐슬 펄스 디코더(50)의 단자 BRP와 BRN에서 파생된다. 단자 BRP에서 나타난 키잉파는 단자 BRN에서 나타난 키잉파를 반전하여 변형시킨 것이고, 단자 BRN의 키잉파는 부진행 펄스열로 구성되어 있으며 제3도에서 파형 “brn”으로 도시되어 있다. 키잉파 “brn”의 펄스성분은, 상기 키잉파 “rb”의 필드주파수의 광펄스성분과 타이밍이 일치하는 필드주파수의 광펄스성분과, 키잉파 “rb”의 라인주파수의 협펄스성분과 타이밍이 일치하는 라인주파수의 협펄스성분을 포함하고 있다. 그러나, 각 키네스코프 바이어스 제어기간동안 펄스 발생이 전혀없는 키잉파 “rb”와는 달리, 키잉파 “brn”은 또한 필드주파수로 반복하고 연속한 바이어스 제어기간과 일치하는 비교적 넓은 펄스성분을 추가로 포함하고 있다.
명도 제어회로(71)의 키이드 동작 특성은 다음과 같다. 즉 키잉 펄스성분 발생에 개재하는 주기동안은 출력단자 BC의 DC 전위 레벨이 명도 제어 전위차계(70)의 탭 설정에 따르며, 반면에, (b) 각 키잉 펄스성분 발생동안은 고정기준 DC 레벨이 명도 제어 설정과는 무관하게 단자 BC에서 나타난다.
제1a도의 수상기 장치는 또한 키이드 온-스크린 표시제어회로(80)를 포함하고, 이 회로(80)은 예를들어 1984년 3월 6일자로 엘.하우드씨 등에게 허여된 미국 특허 제4,435,729호에서 기술된 형이다. 온-스크린 표시제어회로(80)는 단자 “r”, “g”, “b”로부터 세개의 보조 색신호와, 샌드캐슬 펄스 디코더(50)의 단자 BRP 및 BRN으로부터 한쌍의 키잉파 입력을 수신한다. 예를들어, 보조 색신호는 적당한 캐릭터 신호원(예를들어, 수상기가 동조되는 채널번호를 표시하는 2진 코드화된 디지탈 신호를 발생하는 장치)의 제어하에 있는 캐릭터 발생기의 출력일 수 있다. 보조정보를 표시하도록 선택된 주기내에서, 색신호 변환기(33, 34, 35)는 합성기(30, 31, 32)의 정규 출력을 제외하고는 표시제어회로(80)의 각 출력에 응답한다. 그러나, 단지 BRP 및 BRN에서 나온 키잉파의 펄스성분 발생동안은, 표시제어회로(80)는 디스에이블 된다. 각 키네스코프 바이어스 제어기간을 포함하는 펄스를 포함하고 있는 이러한 키잉파에 의해서 표시제어회로(80)의 스피리어스(spurious) 출력에 의한 캐소드 전류 검사동작의 방해를 방지할 수 있다.
제2도에서는 제1a도의 장치중 선택된 소자의 기능을 수행하는 회로가 도시되어 있다. 설명을 하기 위하여, 청색신호의 발생에 기여하는 회로로서 개략적으로 도시되어 있는 이득 제어 휘도 증폭기(13), 휘도신호변환기(15), 신호 합성기(31), 청색신호 변환기(34)를 선택하였다. 또한 제어장치중 여러 소자 즉 키이드 이득 제어 회로(55), 키이드 전압 비교기(63) 및 귀선소거 회로(51)에 대해 상세히 도시되어 있다.
이득 제어 휘도 증폭기(13)는 에미터 접지된 증폭기단으로서 구성되어 있는 NPN 트랜지스터(81)를 포함하고 있으며, 이 트랜지스터의 베이스 전극은 단자 PL[제1a도의 휘도신호 처리기(11)의 출력단자]에서 신호를 수신하도록 접속되어 있으며, 에미터 전극은 에미터 저항(81R)을 통해 접지로 귀환되어진다. 트랜지스터(81)의 콜렉터 전극은 한쌍의 NPN 트랜지서터(82, 83)의 접합된 에미터 전극에 직접 접속되어 있다. 트랜지스터(82)의 콜렉터 전극은 동작전위 공급의 정단자(+Vcc)에 직접 접속되고, 반면에 트랜지스터(83)의 콜렉터 전극은 부하저항(84)을 통하여 +Vcc 단자에 접속된다. 트랜지스터(82, 83)에 베이스 전극은 키이드 이득 제어 회로(55)의 각 이득 제어 전압출력을 수신한다.
키이드 이득 제어 회로(55)는 에미터 폴로워로서 구성된 NPN 트랜지스터(85)를 포함하여, 이 트랜지스터(85)의 콜렉터 전극은 +Vcc 단자에 직접 접속되며, 베이스 전극은(화상제어) 전위차계(53)의 조정가능탭에 접속되며, 에미터 전극은 다이오드(87)의 애노드(캐소드는 접지되어 있음)에 저항(85R, 86)을 통하여 접속되어 있다. 직렬접속된 저항(86)과 다이오드(87)는 NPN 트랜지스터(88)의 콜렉터-에미터 경로에 의해 분리되어지며, 이 NPN 트랜지스터(88)의 콜렉터 전극은 저항(85R)을 통하여 에미터폴로워 트랜지스터(85)의 에미터 전극에 접속되며, 에미터 전극은 접지되며, 베이스 전극은 저항(89)을 통해 단자[제1a도의 샌드캐슬 펄스 디코더(50)의 출력단자]에 접속되어 있다.
직렬 접속된 저항(86)과 다이오드(87) 양단에서 나타나는 전압은, 이득 제어 전압변환기(56)에 입력으로서 공급된다. 상세히 도시되지 않은 변환기(56)는 단일종단 제어전압 입력을 푸쉬풀(push-pull)출력으로 변환하여 휘도 증폭기(13)의 트랜지스터(82, 83)의 베이스 전극에 인가한다. 변환기(56)가 엘.에이.하우드씨등의 상기 미국 특허출원 제296,865호에서 상세히 기술된 형으로 구성하여 푸쉬풀 출력간의 차를, 증폭기(13)의 특성중 비선형성을 보상하는 방법으로 탭을 조정하여 비선형성으로 변화시키는 것이 바람직하다. 변환기(56)를 상기 형태로 구성하면, 변환기(56)는 보상용 단일 방향성 전류를 부가의 출력으로서 증폭기(13)의 부하저항(84)에 공급하여, 이득 제어 조정에 따른 증폭기(13)의 바람직하지 않은 영점(quiescent) DC 출력 전위 변화를 사실상 방지할 수 있다. 이와 같은 바람직한 결과를 얻기 위해서, 저항(81R) 양단간에서 발생된 전압을 제1a도 장치의 비교기(61)로의 신호 입력으로서 사용하도록 공급된 신호 전압으로 구성하며 변환기(56)에서 파생된 전압을 비교기(61)의 기준전압으로서 단자 VR'에 공급하는 것이 바람직하며, 이것에 대해서는 상기 미국 특허 제4,376,288호에서 상세히 기술되어 있다.
제2도의 휘도신호 변환기(15)는 증폭기(13)의 출력에 응답하며 에미터 폴로워로서 구성된 NPN 트랜지스터(90)를 포함하는 레벨시프트 회로를 구비하고 있다. 에미터폴로워 트랜지스터(90)의 콜렉터 전극은 +Vcc 단자에 직접 접속되고, 트랜지스터(90)의 베이스 전극은 증폭기(13)의 출력 트랜지스터(83)의 콜렉터 전극에 직접 접속되어 있다. 트랜지스터(90)의 에미터 전극은 드로핑(dropping) 저항을 통하여 트랜지스터(15)의 출력단자 Y에 접속되어 있다. 저항(91) 양단의 영점 DC 전압 강하는 NPN 전류원 트랜지스터(91)에 의해 제어되며, 이 트랜지스터(91)의 콜렉터 전극은 단자 Y에 직접 접속되어 있으며, 에미터 전극은 에미터 저항(93)을 통하여 접지로 귀환되어 있다. 트랜지스터(92)에 의해 저항(91)을 통해서 추출된 전류는(후술될) 키이드 전압 비교기 장치(73)의 출력에 의해 제어되어지며, 이 출력은 트랜지스터(92)의 베이스에 인가되어진다.
제2도에서 도시된 신호 합성기(31)는 직접 접속된 저항(103, 104)을 통하여 에미터들이 상호 접속되어 있는 한쌍의 NPN 트랜지스터(101, 102)를 포함하는 차동 증폭기(100)를 구비하고 있다. 차동 증폭기(100)용 전류원은 NPN 트랜지스터(105)로 구성되어 있으며, 이 트랜지스터(105)의 콜렉터 전극은 저항(103 및 104)의 접합에 접속되며, 에미터 전극은 에미터 저항(106)을 통하여 접지로 귀환되며, 베이스 전극은 바이어스 전위공급의 정단자(+Vb)에 접속되어 있다.
차동 증폭기(100)의 한입력에는 에미터폴로워 트랜지스터(108)에 의해 휘도신호가 공급되어지며 이 트랜지스터(108)의 베이스 전극은 변환기(15)의 출력 단자 Y에 직접 접속되며, 에미터 전극은 증폭기(101)의 베이스 전극에 직접 접속되며, 콜렉터 전극은 +Vcc 공급단자에 직접 접속되어 있다. 에미터 폴로워 트랜지스터(108)용 전류원은 NPN 트랜지스터(109)로 구성되며, 이 트랜지스터(109)의 콜렉터 전극은 트랜지스터(108)의 에미터 전극에 직접 접속되며, 에미터 전극은 에미터 저항(110)을 통하여 접지로 귀환되며, 베이스 전극은 +Vb바이어스 공급 단자에 접속되어 있다. 차동 증폭기(100)의 다른 입력에는 에미터폴로워 NPN 트랜지스터(111)에 의해 B-Y색차 신호가 공급되며, 이 트랜지스터(111)의 베이스 전극은 단자 B-Y [제1a도 장치의 매트릭스 회로(27)의 출력단자]에 직접 접속되며, 에미터 전극은 트랜지스터(102)의 베이스 전극에 직접 접속되며, 콜렉터 전극은 +Vcc 공급단자에 접속되어 있다. 에미터폴로워 트랜지스터(111)용 전류원은 NPN 트랜지스터(112)로 구성되고, 이 트랜지스터(112)의 콜렉터 전극은 트랜지스터(111)의 에미터 전극에 직접 접속되며, 에미터 전극은 에미터 저항(113)을 통하여 접지로 귀환되며, 베이스 전극은 +Vb바이어스 공급단자에 접속되어 있다.
증폭기 트랜지스터(101)의 콜렉터 전극은 단자 BC[제1a도 장치의 키이드 명도 제어회로(71)의 출력단자]에 직접 접속되며, 증폭기 트랜지스터(102)의 콜렉터 전극은 부하 저항(107)을 통하여 단자 BC에 접속되어있다. 각 휘도 및 색차신호 입력의 합성에 의해 형성된 청색신호가 부하 저항(107) 양단에서 나타난다. 이와같이 형성된 색 신호의 DC레벨은 단자 BC에서 나타나는 DC 전위에 의해 영향을 받는다. 예를들어, 상기 미국 특허 제4,404,593호에서 기술된 형태의 명도 제어회로를 사용하면, 단지 BC는 한쌍의 NPN 트랜지스터에서 분로된 에미터-콜렉터 경로를 통하여 +Vcc 공급단자로 귀환된다. 키잉파 “brp” 및 “brn”에서 펄스성분 발생동안, 분로된 트랜지스터중 제1트랜지스터는 차단되고, 반면에 분로된 트랜지스터중 제2트랜지스터의 베이스 전극은 고정 DC 기준전압을 수신한다. 다른 모든 기간동안, 제2트랜지스터는 차단되고 반면에 제1트랜지스터의 베이스 전극은 명도 제어 전위차계 [(70), 제1a도]의 조정에 따른 크기의 DC 전압을 수신한다.
청색신호 변환기(34)는 에미터폴로워 구성의 종속 접속된 NPN 트랜지스터(116), PNP 트랜지스터(117) 및 NPN 트랜지스터(119)를 포함하고 있다. 트랜지스터(116)의 베이스 전극은 신호 합성기(31)의 트랜지스터(102)의 콜렉터 전극에 직접 접속되며, 에미터 전극은 에미터폴로워 트랜지스터(117)의 베이스 전극에 직접 접속되며, 콜렉터 전극은 +Vcc 공급단자에 접속되도록 구성되어 있다. 에미터폴로워 트랜지스터(116)용 전류원은 NPN 트랜지스터(116)로 구성되어 있으며, 이 트랜지스터(116T)의 콜렉터 전극은 트랜지스터(116)의 에미터 전극에 직접 접속되며, 에미터 전극은 에미터 저항(116R)을 통하여 접지로 귀환되며, 베이스 전극은 +Vb바이어스 공급 단자에 접속되도록 되어있다. 에미터 폴로워 트랜지스터(117)의 콜렉터 전극은 접지되고, 반면에 에미터 전극은 저항(118)을 통하여 +Vcc 공급단자로 귀환된다. 트랜지스터(119)의 베이스 전극은 에미터 폴로워 트랜지스터(117)의 에미터 전극에 직접 접속되며, 콜렉터 전극은 +Vcc 공급단자에 접속되며, 에미터 전극은 청색신호 출력 단자 B에 직접 접속되며 저항(120)을 통하여 접지로 귀환되도록 되어있다.
제2도에서는 에미터폴로워 트랜지스터(117)의 베이스 전극 및 에미터 전극과 제1a도의 장치의 온-스크린표시(OSD) 제어회로(80)와의 코넥션이 도시되어 있다. 예를들어, 상기 미국 특허원 제352,884호에서 기술된 형태의 표시 제어회로를 이용하면, 이들 코넥션에 의해, 캐릭터 표시기간 동안 트랜지스터(117)는 차단되어 합성기(31)의 청색신호 출력이 청색신호 출력 단자 B에서 감결합되며, 그 대신에 제어회로(80)에서 나온 구동신호가 출력 에미터폴로워 트랜지스터(119)의 베이스 전극에 인가되어지게 된다.
제2도에서 귀선 소거회로(51)는 NPN 트랜지스터(122)를 포함하여 도시되어 있으며, 이 NPN 트랜지스터의 에미터 전극은 접지되며, 콜렉터 전극은 저항(123)을 통하여 출력 에미터 폴로워 트랜지스터(119)의 베이스 전극에 접속되며, 베이스 전극은 저항(121)을 통해 단자 RB[제1a도 장치의 샌드캐슬 펄스 디코더(50)의 출력 단자]에 접속되어 키잉파 “rb”를 수신하도록 구성되어 있다. 키잉파 “rb”의 펄스성분의 발생동안, 트랜지스터(122)는 도통되어 출력 에미터 폴로워 트랜지스터(119)의 베이스 전극의 전위는 영상재생용 칼라 키네스코프(77, 제1b도)의 청색 전자총의 차단을 보장하기에 충분한 정도로 강하되어진다.
제2도에서 도시된 키이드 전압 비교기(63)는 청색 신호 변환기(34)의 트랜지스터(116)의 에미터 전극에서 나타나는 청색신호에 응답한다. 이 신호 입력을 이용하는 제1제어 루프는 차동 증폭기(140)을 사용하는 전압 비교기를 구비하고 있다. 차동 증폭기(140)는 한쌍의 NPN 트랜지스터(141, 142)로 구성되어 있으며, 이들 트랜지스터의 에미터 전극은 직력 접속된 저항(143, 144)을 통하여 상호 접속되어 있다. 차동 증폭기(140)용 전류원은 NPN 트랜지스터(145)로 구성되며, 이 트랜지스터(145)의 콜렉터 전극은 저항(143, 144)의 접합에 접속되며, 에미터 전극은 접지되도록 되어있다. 트랜지스터(145)의 베이스-에미터 경로는, 애노드가 트랜지스터(145)의 베이스 전극에 접속되어 있으며 캐소드가 접지되어 있는 다이오드(146)에 의해 분로되어 있다.
에미터 폴로워로 구성된 NPN 트랜지스터(147)는 키잉파 “P”를 전류원 트랜지스터(145)이 베이스 전극에 공급한다. 트랜지스터(147)의 에미터 전극은 저항(148)을 통하여 전류원 트랜지스터(145)의 베이스 전극에 접속되고, 트랜지스터(147)의 콜렉터 전극은 +Vcc 공급단자에 접속되어 있다. 에미터 폴로워 트랜지스터(147)의 베이스 전극은 단자 P[제1a도 장치의 샌드캐슬 펄스 디코더(50)의 출력단자]에 접속되어있다. 키잉파 “P”의 펄스 성분 발생동안, 전류원 트랜지스터(145)가 도통되어 차동 증폭기(140)은 인에이블되며, 다른 모든 기간동안은 차동증폭기(140)는 디스에이블 된다.
차동 증폭기(140)에는 세개의 NPN 트랜지스터(150, 152, 154)를 사용하는 능동부하 회로가 제공되어 있으며, 부하 트랜지스터(150)의 콜렉터 전극에는 증폭기 트랜지스터(141)의 콜렉터 전극이 직접 접속되어 있으며, 부하 트랜지스터(154)의 콜렉터 전극에는 순방향 바이어스 다이오드(156)를 통해 증폭기 트랜지스터(142)의 콜렉터 전극에 접속되어 있으며, 다이오드(156)의 애노드는 트랜지스터(154)의 콜렉터 전극에 접속되며, 캐소드는 트랜지스터(142)의 콜렉터 전극에 접속되어 있다. 부하 트랜지스터(150 및 154)의 에미터 전극은 각각의 에미터 저항(151, 155)을 통하여 +Vcc 공급단자로 귀환된다. 나머지 PNP 트랜지스터(152)의 콜렉터 전극은 접지되며, 베이스 전극은 트랜지스터(141, 150)의 접합된 콜렉터 전극에 직접 접속되며, 에미터 전극은 +Vcc 공급단자에 에미터 저항(153)을 통하여 귀환되고 부하 트랜지스터(150, 154)의 베이스 전극에 직접 접속되어 있다.
상기 트랜지스터(150, 152, 154)의 구성에 의해 전류미러(mirror)장치가 형성되어, 부하 트랜지스터(154)의 콜렉터 전류는 증폭기 트랜지스터(141)의 콜렉터 전류를 미러한다. 출력리드에 의해 휘도 신호 변환기(15)의 에미터 폴로워 트랜지스터(90)의 베이스 전극과 부하 트랜지스터(154)의 콜렉터 전극이 직접 접속된다.
증폭기 트랜지스터(141, 142)의 베이스 전극의 전극이 차동 증폭기(140)의 인에이블 주기동안 균형을 이루면, 트랜지스터(142)의 콜렉터 전류 소요량은 부하 트랜지스터(154)의 콜렉터 전극을 통하여 공급된 전류량과 일치하며, 비교기(63)의 출력에 의해 트랜지스터(90)의 베이스 전극에서의 전위가 방해받지 않는다. 그러나, 트랜지스터(141)의 베이스 전극의 전위가 인에이블 주기동안 트랜지스터(142)의 베이스 전극의 전위에 비례하여 상승하는 것과 같은 불균형이 나타나면, 부하 트랜지스터(154)의 콜렉터 전극을 통해 공급되는 전류량은 트랜지스터(142)의 콜렉터 전류 소요량을 초과하게 되어, 그 초과량이 출력 리드를 통해 공급되어 트랜지스터(90)의 베이스 전극에서의 전위가 증가되어지게 된다. 반대로, 인에이블 주기동안 반대의 베이스 전위 불균형이 나타나면, 트랜지스터(142)의 콜렉터 전류 소요량은 부하 트랜지스터(154)의 콜렉터 전극을 통해 공급되는 전류량을 초과하게 되어 출력리드로부터 부족량이 공급되어져 결과적으로 트랜지스터(90)의 베이스 전극에서의 전위가 강하되어진다. 증폭기 트랜지스터(141)의 베이스 전극과 기준전압 공급단자 VR과의 직접 코넥션을 통해 차동 증폭기(140)중 한 입력에는 기준 전압이 공급된다. 직렬 저항(137)을 통한 청색신호 변환기(34)의 에미터폴로워 트랜지스터(116)의 에미터 전극과 트랜지스터(142)의 베이스 전극의 코넥션에 의해 차동 증폭기(140)의 다른 입력에는 신호 전압이 공급된다. 직렬 접속된 저항(138)과 캐패시터(139)가 트랜지스터(142)의 베이스 전극과 접지사이에 접속되어 직렬 저항(137)과 함께 동작하여 저역통과 필터를 형성한다. 필터(137-138-139)는 안정성 보장루프 필터와 함께 제1루프를 제공하지만, 충분한 광대역폭을 가져 휘도신호통과 대역내의 주파수에서 충분한 루프 응답을 하는 것이 바람직하다.
파형 “P”로 도시된 바와같이, 제1제어 루프는 단지 각 키네스코프 바이어스 제어기간 동안만 인에이블 된다. 이러한 기간에 개재하는 주기동안, 제1제어루프는 청색신호 출력에 기여하는 휘도신호의 DC 레벨에는 영향을 주지 않는다. 그러나, 키이드 전압 비교기 장치(63)는 제2제어 루프를 형성하는 추가성분을 포함하고 있다.
제2제어 루프는 청색신호 변환기(34)의 에미터폴로 트랜지스터(116)의 에미터 전극에서 신호 입력을 직접 수신하고, 기준전압 공급단자 VR에서 기준입력을 수신하는 전압 비교기를 포함하고 있다. 비교기(130)는 단자 KP[제1a도 장치의 샌드캐슬 펄스 디코더(50)의 출력단자]에서 키잉파를 또한 수신한다. 도면을 간략화할 목적으로, 비교기(130)에 대한 상세는 제2도에 도시하지 않는다. 그러나, 비교기(130)의 구조는, 기준입력이 트랜지스터(142)의 대응부로 공급되고, 신호 입력이 트랜지스터(141)의 대응부로 공급되도록 입력의 위치가 바뀐것을 제외하고는 차동 증폭기(140)의 구조와 동일한 것이 바람직할 수 있다. 비교기(130)의 출력 리드가 축적 캐패시터(131)의 한측에 접속되고, 다른측은 접지되어 있다.
비교기(130)가 인에이블되는 주기동안, 비교기(130)의 신호입력과 기준입력간의 균형상태하에서, 소정의 중간값의 정 DC 전위가 축적 캐패시터(131) 양단에서 발생되고, 비교기(130)가 디스에이블되는 주기동안 유지된다. 신호입력이 기준입력 레벨 이상으로 상승하면, 캐패시터(131)는 비교기(인에이블 주기동안)의 출력리드를 통해 충전되어 캐패시터(131) 양단에 축적된 전위가 상승된다. 반대로, 신호입력이 기준입력 이하이면, 캐패시터(131)는 비교기(인에이블 주기동안)의 출력리드를 통해 방전되어 축적된 전위가 강하된다.
비교기(130)의 축적된 출력은 종속접속된 한쌍의 에미터 폴로워 NPN 트랜지스터(132, 133)에 인가된다. 트랜지스터(132)의 베이스 전극은 축적 캐패시터(131)의 접지되지 않은 측에 직접 접속되며, 에미터 전극은 트랜지스터(133)의 베이스 전극에 직접 접속되도록 구성되어 있다. 에미터 폴로워 트랜지스터(132, 133)의 콜렉터 전극은 +Vcc 공급단자에 접속되어 있다. 트랜지스터(133)의 에미터 전극과 접지 사이에 한쌍의 저항(134, 136)이 직렬 접속되어 있다. 저항(134 및 136)의 접합에서 나타나는 감쇄된 비교기의 축적된 출력이 휘도신호 변환기(15)의 전류원 트랜지스터(92)의 베이스 전극에 직접 인가된다. 따라서 비교기(130)의 출력은 저항(91)을 통해 전류원 트랜지스터(92)에 의해 인출된 전류를 제어함으로써 저항(91) 양단의 DC 전압 강하에 의해 유도되는 휘도신호 레벨 시프트가 결정된다.
제1a도 장치의 적색 및 녹색신호 채널의 각 신호 합성기(30, 32)에서 제2도의 신호 합성기(31)에서 사용한 것과 동일한 회로를 사용하는 것이 바람직하며, 이들 각각은 신호 합성기(31)에 대해 상술된 방법으로 키이드 명도 제어회로의 출력에 의해서 제어되어진다. 또한, 제1a도 장치의 적색 신호 변환기(33)와 녹색신호 변환기(35)에서 제2도의 청색신호 변환기(34)에서 사용한 것과 동일한 회로를 사용하는 것이 바람직하며, 이들 각각은 청색신호 변환기(34)에 대해 상술된 방법으로 귀선소거 제어 및 온-스크린 캐릭터 표시 제어된다.
제1a도 장치의 각 키이드 전압 비교기(65, 67)는 비교기(63)의 제2제어루프(130, 131 등)에 대해 상술된 바와 동일한 구조를 사용하는 것이 바람직하다. 그러나, 각 신호 합성기의 휘도신호 입력의 DC 레벨을 조정하는데 있어서 제2제어 루프 출력을 이용하는 것과는 다르게, 비교기(65)의 축적된 출력 전압을 증폭기(23)의 차동입력에 공급하여 매트릭스회로(27)로의 Ⅰ색차 신호입력의 DC 레벨을 조정하며, 한편 비교기(67)의 축적된 출력전압을 증폭기(24)의 차동 입력에 공급하여 매트릭스 회로(27)의 Q 색차신호의 DC 레벨을 조정할 수 있다.
제2도에서 도시 및 상술된 방법으로 구현되는 제1a도 장치의 동작에 있어서, 각 키네스코프 바이어스 제어 기간동안, 다수의 안전보호 수단에 의해 AKB 제어회로(76)[제1b도]는 전류 검사 및 바이어스 조정동작을 완전 무결하게 행할 수 있다. 이들 안전보호 수단의 특성을 위해서는 이하에서 요약된 바와같이, 상기 제어 기간동안 키이드 제어 장치의 소자 각각의 상태를 재고하는 것이 적합하다.
각 키네스코프 바이어스는 모든 제어 기간동안,
(1) 트랜지스터(88)는 [색도신호 처리기(20)의 색도 신호 증폭기 뿐만 아니라]휘도신호 증폭기(13)의 이득이 최소값(바람직하게는 0)이 설정되며, 이 이득값은 화상 제어 전위차계 (53)의 설정과는 무관한다.
(2) 차동 증폭기(140)로 구성된 비교기는 인에이블되어 비교기(63)의 제1제어루프는 단락되고, 반면에 제2제어루프의 전압 비교기(130) 및, 구조상 비교기(66, 67)와 대응하는 부분은 디스에이블 된다.
(3) 신호 합성기(30, 31, 32)는 키이드 명도 제어회로(71)로부터 명도 제어 전위차계(70)의 조정과는 무관한 값의 고정 기준 전압을 수신한다.
(4) 청색신호 채널의 구선소거 트랜지스터(122)과, 적색 및 녹색 신호 채널의 대응부는 비도통 상태로 유지되어 키네스코프 전자총이 차단상태를 벗어나 구동되는 것을 방지한다.
(5) 온-스크린 표시 제어회로(80)는 디스에이블된다. 안정보호 수단(1)에 의해, 화상제어 조정에 따라 AKB회로의 동작이 영향을 받지 않게 되어 수신된 신호의 성분에 의해 AKB 회로동작의 방해에 대해 제1보호가 제공된다. 키네스코프 바이어스 제어기간 동안, (VITS신호 성분과 같은)리크쓰루(leak-through) 휘도신호 성분이 존재할 경우, 증폭기(13)의 이득 감소에도 불구하고, 제2안정보호 수단(2)에 의해, 신호성분에 의한, AKB 회로 동작의 방해에 대해 제2보호가 제공된다. 이것에 의해 증폭기(140)의 인에이블에 의해 단락된 광대역 부궤환 경로에 의해 어떠한 리크쓰루 휘도신호 성분이라도 충분히 저하하게 된다. 안정 보호 수단(2)에 의해 휘도신호 채널에서 DC 드리프트의 잔류 영향에 대한 보호가 증가되어 증폭기(13)의 게이트 이득 감소의 어떠한 DC 시프트에 의해서도 AKB 회로 동작은 역영향을 받지 않게 된다. 안정보호수단(3)에 의해, 명도 제어 전위차계(70)의 조정이 AKB 회로동작에 영향을 주지 않으며, 안전보호 수단(4)에 의해 키네스코프 바이어스 제어기간 동안 바람직하지 않은 캐소드 전류차단이 보호된다. 안전보호 수단(5)에 의해 OSD제어회로(80)의 스피리어스 출력에 의해서 AKB 회로 동작이 방해를 받지 않게 된다.
본 발명을 이용한 적합한 장치에 있어서는, 에러를 감소시킬 목적으로, 수신된 신호의 수직동기 기간중 적어도 일부동안, 비교기(63, 64, 67)의 키잉을 방지하는 수단을 포함하고 있으며, 이것에 대해서는 1983년 12월 14일자로 알, 샨리씨등에 의해 출원된 발명의 명칭이 “수직동기 기간동안의 에러를 방지하는 키이드 DC안정화 시스템”인 미국 특허원 제561,280호에서 설명되어 있다. 상기 특허원에서는 이러한 키잉을 방지하기 위해서, 수직동기 기간동안, 단자 SC에 공급되는 3레벨 샌드캐슬 펄스에서 얼마간의 버스트 게이팅 펄스 성분을 제거하도록 제안되어 있다. 버스트 게이팅 펄스 성분을 이와같이 선택적으로 제거하기 위한 바람직한 설명에 대해서는 1983년 12월 14일자로 티.요스트(T. Yost)씨에 의해 출원된 발명의 명칭이 “수직동기 기간동안 디스에이블되는 백포치 게이팅 펄스 발생기”인 미국 특허원 제561,332호에서 기술되어 있다. 샌드캐슬 펄스 엔코딩시에 상기 요스트씨의 특허원에서 기재된 기술을 사용하며, 3레벨 샌드캐슬 펄스열이 단자 SC에서 나타나게 되어 파형 “SC”의 변형에 접합하게 되며, 여기서 수직동기 기간중 적어도 대부분 동안 VBG레벨은 변화하지 않게 된다.

Claims (7)

  1. 주기적인 필드기간내의 연속한 라인기간의 수평귀선 소거부동안 나타나지 않으며 또한 각 필드기간의 수직귀선 소거부 동안 나타나지 않는 영상표시 휘도성분 및 색도성분을 포함한 합성비디오 신호에 응답하여 칼라영상을 표시하도록, 다수의 빔 제어전극(78R, 78B, 78G)을 표함하여 스크린상의 주사라인의 라스터를 추적하는 다수의 전자빔 강도를 제어하는 칼라 케네스코프(77)와, 연속한 다수의 라인기간(7H)을 포함하는 주기적인 바이어스 제어기간 동안 상기 각각의 제어전극의 바이어스를 자동적으로 제어하는 수단(76)과, 상기 휘도성분을 처리하는 휘도신호 채널(11)과, 이득제어 휘도신호 증폭기(13)와, 상기 휘동신호 증폭기의 출력에 응답하는 휘도신호 변환기(15)와, 상기 색도성분을 처리하는 색도신호 채널(20)과 상기 처리된 색도신호 성분에 응답하여 다수의 색차신호 출력을 발생하는 수단(21 내지 24, 27)과, 상기 색차신호 출력중 하나와 상기 휘도신호 변환기의 출력에 응답하여 제1색신호를 형성하는 제1신호 합성기(31)와, 상기 제1색신호를 상기 키네스코프 전극중 한 전극(78B)에 인가하는 수단(74)을 포함하고 있는 칼라 텔레비젼 수상기의 제어장치에 있어서, 조정 가능한 이득제어 전압원(53)과, 상기 이득제어 전압원의 출력에 응답하여, 상기 휘도신호 증폭기(13) 및 상기 색도신호 처리기(20)의 이득을 상기 바아어스 제어기간(7H)을 제외한 모든 필드기간 동안은 상기 조성가능한 이득제어 전압에 응답시키고, 상기 바이어스 제어기간 동안은 상기 휘도신호 증폭기(13) 및 상기 색도신호 처리기(20)를 사실상 디스에이블시키는 키이드 이득제어 수단(53)과, 상기 휘도신호 변환기의 상기출력의 DC 레벨을 제어하는 제어루프로서, 상기 바이어스 제어기간 전체동안 상기 제1색차신호에 의해 얻어진 전압을 기준전압(VR)과 비교하는 제1키이드 비교기 수단(140)을 포함하고, 상기 휘도신호 변환기는 상기 키이드 비교기 수단에 접속되어 이 출력에 응답함으로써 상기 기준전압과 상기 얻어진 색신호 전압간의 차에 대처하며, 상기 제1키이드 비교기 수단은 상기 바이어스 제어기간 동안만 키이드되는 동작되어지는 전압 비교기(141, 142)를 포함하며, 이 비교기의 제1입력단자[(141)의 베이스가 상기 기준전압(VR)을 수신하도록 접속되어 있으며, 제2입력단자[(142)의 베이스]가 상기 제1색신호를 수신하도록 접속되어 있는 제어루프와, 조정가능한 명도 제어전압원(70)과, 상기 신호 합성기출력의 DC 레벨을, 상기 영상표시 신호성분이 나타나는 동안은 상기 조정가능한 명도 제어전압에 응답시키지만, 상기 바이어스 제어기간 전체 동안은 상기 조정가능한 명도 제어전압에 무관하도록 하게 하는 키이드 명도 제어수단(71)을 포함하는 것을 특징으로 하는 칼라 텔레비젼 수상기의 제어장치.
  2. 제1항에 있어서, 상기 색차신호 출력발생 수단은, 상기 처리된 색도성분에서 제1(I) 및 제2(Q) 색차신호를 복원하여, 상기 제1 및 제2색차신호를 매트릭스 회로(27)의 입력으로서 공급하며 상기 다수의 색차신호 출력(R-Y, B-Y, G-Y)을 형성하는 한쌍의 색신호 복조기(23, 24)를 포함하고 있으며, 상기 수상기는, 상기 매트릭스 회로의 제2색차신호 출력(R-Y) 및 상기 휘도신호 변환기(15)의 상기 출력에 응답하여 제2색신호(R)를 형성하는 제2신호 합성기(30)와, 상기 매트릭스 회로의 제3색차신호 출력(G-Y) 및 상기 휘도신호 변환기의 상기 출력에 응답하여 제3색신호(G)를 형성하는 제3신호 합성기(32)와, 상기 제2색신호(R) 및 제3색신호(G)를 상기 빔강도 제어전극의 부가전극 각각에 공급하는 수단(73, 75)을 또한 포함하며, 상기 제어장치는, 상기 매트릭스 회로로의 상기 제1색차신호(I)의 입력이 DC레벨을 제어하는 제2제어루프로서 상기 바이어스 제어기간외에 있는 라인기간의 수평귀선 소건부내에서 나타나는 게이팅 기간동안 상기 제2색신호(R)에 의해 얻어진 전압을 상기 기준전압(VR)과 비교하는 제2키이드 비교기 수단(65)과, 상기 제2키이드 비교기 수단의 출력에 응답하여 상기 매트릭스 회로로의 상기 제1색차신호 입력을 변형하는 수단(23)을 포함하여 상기 기준전압과 상기 얻어진 제2색신호 전압간의차에 대처하는 제2제어루프와,상기 매트릭스 회로로의 상기 제2색차신호(Q) 입력의 DC레벨을 제어하는 제3제어루프로서, 상기 게이팅 기간동안 상기 제3색신호(G)에 의해 얻어진 전압을 상기 기준전압과 비교하는 제3키이드 비교기 수단(67)과, 상기 제3키이드 비교기 수단의 출력에 응답하여 상기 매트릭스회로로의 상기 제2색차신호 입력을 변형하는 수단(24)을 포함하여 상기 기준전압과 상기 얻어진 제3색신호 전압간의 차에 대처하는 제3제어루프를 또한 포함하며, 상기 키이드 명도 제어수단은 또한 상기 제2 및 제3신호 합성기의 색신호 출력의 DC레벨을, 상기 영상표시 신호성분이 존재하는 동안은 상기 조정가능한 명도제어 전압에 응답시키고, 상기 바이어스 제어기간 전체동안은 상기 조정가능한 명도 제어전압과는 무관하게하도록 하는 것을 특징으로 하는 칼라 텔레비젼 수상기의 제어장치.
  3. 제2항에 있어서, 상기 제어장치는, 상기 제1신호 합성기(31)로의 상기 휘도신호 입력의 DC레벨을 제어하는 제4제어루프로서, 상기 게이팅 기간동안 상기 제1색신호에 의해 얻어진 전압과 상기 기준전압을 비교하는 제4키이드 비교기 수단(130)과, 상기 제4키이드 비교기 수단의 출력에 응답하여 상기 제1신호 합성기로의 상기 휘도신호 입력을 변형하는 수단(131)을 포함하여 상기 기준전압과 상기 얻어진 제1색신호 전압간의 차에 대처하는 제4제어루프를 또한 포함하는 것을 특징으로 하는 칼라 텔레비젼 수상기의 제어장치.
  4. 제3항에 있어서, 상기 키이드 명도 제어수단(71)은 또한 상기 신호 합성기(30, 31, 32)의 출력의 DC레벨을 상기 게이팅 기간동안은 상기 조정가능한 명도 제어전압과 무관하게 하도록 하는 것을 특징으로 하는 칼라 텔레비젼 수상기의 제어장치.
  5. 제4항에 있어서, 상기 바이어스 제어기간내에 있는 빔귀선 주기를 제외하고 상기 라스터 추적시의 빔귀선 주기동안 빔차단 바이어스를 상기 전극에 공급하는 귀선소거 회로(51)를 포함하는 것을 특징으로 하는 칼라 텔레비젼 수상기의 제어장치.
  6. 제5항에 있어서, (1) 피리드주파수로 반복하며 상기 바이어스 기간과 거의 일치하도록 타이밍되어 있는 제1펄스열(P)과, (2) 라인 주파수로 반복하며 상기 바이어스 제어기간 동안 인터럽트되며 라인기간의 수평귀선 소거부의 백포치 세그먼트와의 거의 일치하도록 타이밍 되어있는 제2펄스역(Kn)과, (3) 상기 빔의 수직귀선 주기를 거의 포함하도록 타이밍되어 있지만 상기 바이어스 제어기간의 개시에 의해 종단되어지는 반복하는 필드주파수 펄스와, 상기 수직귀선 주기 및 상기 바이어스 제어가간 동안 인터럽트되어지며 상기 빔의 수평귀선 주기를 거의 포함하도록 타이밍되어 있는 반복하는 라인주파수펄스를 포함하는 제3펄스열(rb)과, (4) 상기 제1펄스열 및 제3펄스열의 합에 상응하는 제4펄스열(brn)을 발생하는 수단(50)과, 상기 제1펄스역(P)을 상기 키이드 이득제어수단(55)과 상기 제1키이드 비교기 수단(140)으로의 키잉 입력으로서 공급하는 수단[(50)의 단자 P]과, 상기 제2펄스열(Kn)을 상기 제2(65), 제3(67) 및 제4(130) 키이드 비교기 수단으로의 키잉입력으로서 공급하는 수단[(50)의 단자 JP]과, 상기 귀선소건 회로를 상기 제3펄스열(rb)로 제어하는 수단[(50)의 단자 RB]과, 상기 제4펄스열을 상기 키이드 명도 제어 수단으로의 키잉입력으로서 공급하는 수단[(50)의 단자 BRP 및 BRN]을 포함하는 것을 특징으로 하는 칼라 텔레비젼 수상기의 제어장치.
  7. 제6항에 있어서, 상기 수상기는 또한 보조색 신호(r, b, g)를 상기 빔강도 제어전극 각각에 공급하는 수단(80)을 포함하며, 상기 제어장치는 또한 상기 제4펄스열에 응답하여 상기 보조색 신호공급 수단을 디스에이블 시키는 수단[(50)의 단자 BRP 및 BRN]을 포함하는 것을 특징으로 하는 칼라 텔레비젼 수상기의 제어장치.
KR1019840007887A 1983-12-14 1984-12-13 칼라 텔레비젼 수상기의 제어장치 KR930004831B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US06/561,176 US4554588A (en) 1983-12-14 1983-12-14 Control system for luminance/chrominance signal processing circuits
US561,176 1983-12-14

Publications (2)

Publication Number Publication Date
KR850005210A KR850005210A (ko) 1985-08-21
KR930004831B1 true KR930004831B1 (ko) 1993-06-08

Family

ID=24240938

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019840007887A KR930004831B1 (ko) 1983-12-14 1984-12-13 칼라 텔레비젼 수상기의 제어장치

Country Status (7)

Country Link
US (1) US4554588A (ko)
EP (1) EP0146343B1 (ko)
JP (1) JPS60145787A (ko)
KR (1) KR930004831B1 (ko)
CA (1) CA1219348A (ko)
DE (1) DE3484126D1 (ko)
HK (1) HK24896A (ko)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4709262A (en) * 1985-04-12 1987-11-24 Hazeltine Corporation Color monitor with improved color accuracy and current sensor
US5113439A (en) * 1989-09-28 1992-05-12 Pioneer Electronic Corporation Catv terminal and video apparatus having a noise eliminating circuit

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE2511707C3 (de) * 1975-03-18 1978-07-06 Licentia Patent-Verwaltungs-Gmbh, 6000 Frankfurt Schaltung zur Einstellung der die Bildröhre steuernden Farbsignale in einem Farbfernsehempfänger
JPS547824A (en) * 1977-06-20 1979-01-20 Mitsubishi Electric Corp Video amplifying circuit
CA1089981A (en) * 1977-06-29 1980-11-18 Takao Tsuchiya Clamping circuit for color television signals
US4263622A (en) * 1979-01-30 1981-04-21 Rca Corporation Automatic kinescope biasing system
US4426625A (en) * 1981-08-27 1984-01-17 Rca Corporation Circuit for linearly gain controlling a differential amplifier
US4404593A (en) * 1981-08-27 1983-09-13 Rca Corporation Brightness control circuit
US4484228A (en) * 1982-10-14 1984-11-20 Rca Corporation Signal processing network for an automatic kinescope bias control system

Also Published As

Publication number Publication date
EP0146343A3 (en) 1987-06-03
HK24896A (en) 1996-02-16
DE3484126D1 (de) 1991-03-28
US4554588A (en) 1985-11-19
EP0146343B1 (en) 1991-02-20
CA1219348A (en) 1987-03-17
EP0146343A2 (en) 1985-06-26
JPS60145787A (ja) 1985-08-01
KR850005210A (ko) 1985-08-21
JPH0356511B2 (ko) 1991-08-28

Similar Documents

Publication Publication Date Title
US4197557A (en) Brightness control circuit employing a closed control loop
RU2257013C2 (ru) Устройство модуляции скорости развертки
US3914545A (en) Automatic contrast control utilizing three control signals
US4516152A (en) Video signal processor with automatic kinescope white balance and beam current limiter control systems
US3970895A (en) Circuit for maintaining operating point stability of an amplifier
JPS60206292A (ja) ビデオ信号処理装置
FI68139C (fi) Stabiliserad automatisk ljusstyrkeregleringskrets i ett videosignalbehandlingssystem omfattande en automatisk begraensare foer straolstroemmen i ett bildroer
US4354202A (en) Television receiver on-screen alphanumeric display
RU2119270C1 (ru) Устройство для воспроизведения видеосигнала
EP0557852B1 (en) Circuit for generating a beam current indicative signal
US3588341A (en) Automatic brightness control circuit for establishing the black level of signals in a television reciver
KR930004831B1 (ko) 칼라 텔레비젼 수상기의 제어장치
US4316214A (en) Keying signal generator with input control for false output immunity
US4554578A (en) Error compensated control system in a video signal processor
US4313130A (en) Keying signal generator with false output immunity
US4489344A (en) Signal processing unit
US4118729A (en) Set-up arrangement for a color television receiver
US3555175A (en) Kinescope bias tracking circuits
US4549203A (en) DC Stabilization system
US4148068A (en) Television synchronizing signal separating circuit
KR960004002B1 (ko) 칼라 텔레비젼 수상기의 직류 레벨 안정화 장치
CA1164996A (en) Composite timing signal generator with predictable output level
US4558355A (en) Trilevel sandcastle pulse encoder
EP0512332B1 (en) A television system having an ultrablack video signal blanking level for an on-screen character display
US4183049A (en) Tint control signal generator for color television receiver

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20010512

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee