KR930001542Y1 - Data retarding device using ram - Google Patents

Data retarding device using ram Download PDF

Info

Publication number
KR930001542Y1
KR930001542Y1 KR2019910003265U KR910003265U KR930001542Y1 KR 930001542 Y1 KR930001542 Y1 KR 930001542Y1 KR 2019910003265 U KR2019910003265 U KR 2019910003265U KR 910003265 U KR910003265 U KR 910003265U KR 930001542 Y1 KR930001542 Y1 KR 930001542Y1
Authority
KR
South Korea
Prior art keywords
signal
switch
ram
microcomputer
input
Prior art date
Application number
KR2019910003265U
Other languages
Korean (ko)
Other versions
KR920018589U (en
Inventor
김종운
Original Assignee
삼성전자주식회사
강진구
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사, 강진구 filed Critical 삼성전자주식회사
Priority to KR2019910003265U priority Critical patent/KR930001542Y1/en
Publication of KR920018589U publication Critical patent/KR920018589U/en
Application granted granted Critical
Publication of KR930001542Y1 publication Critical patent/KR930001542Y1/en

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/10009Improvement or modification of read or write signals
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B15/00Driving, starting or stopping record carriers of filamentary or web form; Driving both such record carriers and heads; Guiding such record carriers or containers therefor; Control thereof; Control of operating function
    • G11B15/02Control of operating function, e.g. switching from recording to reproducing
    • G11B15/026Control of operating function, e.g. switching from recording to reproducing by using processor, e.g. microcomputer
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/18Error detection or correction; Testing, e.g. of drop-outs
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B2220/00Record carriers by type
    • G11B2220/90Tape-like record carriers
    • G11B2220/91Helical scan format, wherein tracks are slightly tilted with respect to tape direction, e.g. VHS, DAT, DVC, AIT or exabyte
    • G11B2220/913Digital audio tape [DAT] format

Abstract

내용 없음.No content.

Description

램을 이용한 수신 데이타 지연 기록장치Receive data delay recording device using RAM

제1도는 종래의 회로도.1 is a conventional circuit diagram.

제2도는 본 고안에 따른 회로도.2 is a circuit diagram according to the present invention.

* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings

1 : 디지탈 인터페이스수 2 : 아날로그/디지탈 변환기1: Number of digital interfaces 2: Analog-to-digital converter

3 : 램 4 : 마이컴3: ram 4: micom

5 : 키입력부 6 : 서보부5: key input unit 6: servo unit

7 : DSP 8 : 데크부7: DSP 8: Deck

본 고안은 음성처리 장치에 관한 것으로서, 특히 방송 수신중에 방영되는 내용을 녹음할때 수신 데이타를 지연시켜 선두 부분이 잘리지 않도록 기록하는 수신데이타 기록장치에 관한 것이다.The present invention relates to a speech processing apparatus, and more particularly, to a reception data recording apparatus for recording a content to be broadcast during broadcast reception so as to delay reception data so that the first part is not cut off.

종래의 제1도와 같은 수신 데이타 선두 부분이 잘리지 않도록 기록할수 있는 수신 데이타 기록 장치를 제공함에 있다.The present invention provides a reception data recording apparatus capable of recording such that the beginning of the reception data as shown in FIG. 1 is not cut off.

본 고안의 다른 목적은 방송 수신 데이타를 지연시켜 기록할수 있는 수신 데이타 기록 장치를 제공함에 있다. 이하 본 고안을 첨부된 도면을 참조하여 상세히 설명한다.Another object of the present invention is to provide a reception data recording apparatus capable of delaying and recording broadcast reception data. Hereinafter, the present invention will be described in detail with reference to the accompanying drawings.

제1도는 본 고안에 따른 회로도로서, 디지탈 수신 신호를 입력하여 인터페이싱 하는 디지탈 인터페이싱부(l)와, 아날로그 수신 신호를 입력하여 디지탈 신호로 변환 출력하는 아날로그/디지탈 변환기(2)와, 각종 기 신호를 발생하는 키 입력부(5)와, 상기 키 입력부(5)의 키 신호를 입력하여 시스템을 제어 처리하는 마이컴(4)과, 상기 마이컴(4)의 제어 신호에 의해 상기 아날로/디지탈 변환기(2)에서 디지탈 변환된 신호와 상기 디지탈인터페이스부(1)에서 출력된 디지탈 수신 신호중 한 신호를 선택 스위칭 하는 제1스위치(SW1)와, 상기 제1스위치(SW1)의 선택 스위칭된 신호를 지연시켜 출력하는 램(3)과, 상기 마이컴(4)의 제어신호에 의해 상기 제1스위치(SW1)의 출력 스위칭된 신호와 상기 램(3)에서 지연된 신호중 한 신호를 선택 스위칭하는 제2스위치(SW1)와, 상기 제2스위치(SW1)에서 선택된 스위칭된 신호를 에러 정정 코드로 에러를 정정하는 출력하는 DSP(Digital Sinanl Processor)(7)와, 상기 DSP(7)에서 에러 정정된 신호를 기록하기 위한 데크부(8)와, 상기 마이컴(4)의 제어 신호에 따라 상기 데크부(8)를 구동시키기 위한 서보부(6)로 구성된다.1 is a circuit diagram according to the present invention, a digital interfacing unit (l) for inputting and interfacing a digital reception signal, an analog / digital converter (2) for inputting an analog reception signal and outputting the digital signal, and various machine signals. A key input unit 5 for generating a signal, a microcomputer 4 for inputting a key signal of the key input unit 5 to control the system, and a control signal of the microcomputer 4 for the analog / digital converter ( A first switch SW1 for selectively switching one of the digitally converted signal and the digital reception signal output from the digital interface unit 1 and the selective switched signal of the first switch SW1 A second switch SW1 for selectively switching one of an output-switched signal of the first switch SW1 and a signal delayed from the RAM 3 by a RAM 3 to be output and a control signal of the microcomputer 4; ) And A digital sinanl processor (DSP) 7 for outputting an error correction code with the switched signal selected by the second switch SW1, and a deck unit for recording an error corrected signal at the DSP 7; 8) and a servo section 6 for driving the deck section 8 in accordance with a control signal of the microcomputer 4.

상기 구성에 의거 본 고안의 일실시예를 제2도를 참조하여 설명한다.One embodiment of the present invention based on the above configuration will be described with reference to FIG.

음성 재생기기(DAT, CD, 카세트 테이프 레코드등)로 부터 수신된 신호를 기록한 경우의 동작을 살펴보면, DAT나 CD는 디지탈 신호를 출력하므로 제1입력단자(P1)로 입력되고 카세트 테이프 레코드 등은 아날로그 신호를 출력하게 되어 제2입력단자(P2)로 입력된다. 상기 제1입력단자(P1)를 통해 입력된 디지탈 수신 신호는 디지탈 인터페이스부(1)에 의해 제1스위치(SW1)의 접속단자(A)로 인가된다.Referring to the operation of recording a signal received from an audio player (DAT, CD, cassette tape record, etc.), since the DAT or CD outputs a digital signal, it is input to the first input terminal P1, and the cassette tape record is An analog signal is output and input to the second input terminal P2. The digital reception signal input through the first input terminal P1 is applied to the connection terminal A of the first switch SW1 by the digital interface unit 1.

또한 상기 제2입력단자(P2)를 통해 입력된 아날로그 수신 신호는 아날로그/디지탈 변환기(2)에서 디지탈신호로 변환되어 제1스위치(SW1)의 접속단자(B)로 인가된다. 이때 키 입력부(5)의 키 신호 발생에 따라 마이컴(4)은 제1포트(a)를 통해 스위칭 선택 신호를 출력하게 된다. 상기 마이컴(4)의 제1포트(a)로 출력된 신호가 "로우"이면 제1스위치(SW1)는 접속단자(B)로 스위칭된다. 상기 제1스위치(SW1)에서 선택 스위칭된 신호는 램(3)에 입력되어 소정시간 지연되어 제2스위치(SW2)의 접속단자(B)로 출력하게 된다.In addition, the analog reception signal input through the second input terminal P2 is converted into a digital signal by the analog / digital converter 2 and applied to the connection terminal B of the first switch SW1. At this time, the microcomputer 4 outputs the switching selection signal through the first port a in response to the generation of the key signal of the key input unit 5. When the signal output to the first port a of the microcomputer 4 is "low", the first switch SW1 is switched to the connection terminal B. The signal selected and switched by the first switch SW1 is input to the RAM 3 to be delayed by a predetermined time and output to the connection terminal B of the second switch SW2.

그런데 제1-2입력단자(P1-P2)로 입력되는 수신 신호가 음성 재생기기로 부터 출력된 신호이므로 선두 부분의 내용이 잘리어 기록되었을 지라도 다시 재생 신호를 받아 녹음할수 있기 때문에 수신 신호를 지연시킬필요가 없다. 따라서 마이컴(4)은 제2포트(b)로 하이 신호를 출력하여 제2스위치(SW2)를 접속단자(A)로 스위칭하도록 제어한다. 상기 제2스위치(SW2)가 접속단자(A)로 스위칭되어 출력된 신호를 입력하는 DSP(7)는 에러 정정을 하여 출력하게 된다. 또한 상기 마이컴(4)은 키 입력부(5)로 부터 기록 키 신호를 받아 제어 신호를 발생하여 서보부(6)로 인가한다. 이로인해 상기 서보부(6)에서는 데크부(8)의 구동 신호를 출력하여 상기데크부(8)를 구동시켜 상기 DSP(7)로 부터 에러 정정된 신호를 받아 기록하게 된다.However, since the received signal input to the 1-2 input terminal (P1-P2) is a signal output from the voice reproducing apparatus, the received signal is delayed because the reproduced signal can be received again and recorded even if the contents of the first part are cut off. There is no need to. Therefore, the microcomputer 4 outputs a high signal to the second port b to control the second switch SW2 to switch to the connection terminal A. FIG. The second switch SW2 is switched to the connection terminal A, and the DSP 7 inputting the output signal corrects the error and outputs the same. In addition, the microcomputer 4 receives the recording key signal from the key input unit 5, generates a control signal, and applies it to the servo unit 6. As a result, the servo unit 6 outputs a drive signal of the deck unit 8 to drive the deck unit 8 to receive and record an error corrected signal from the DSP 7.

한편 방송수신 신호를 기록할 경우의 동작을 살펴보면, 방송국으로 부터 송신된 신호는 튜너를 통해 동조시켜 수신하게 된다.On the other hand, the operation in the case of recording the broadcast reception signal, the signal transmitted from the broadcast station is received by tuning through the tuner.

상기 송신 신호를 동조시키는 튜너는 B, S튜너 또는 일반적인 튜너 등이 있는데, B,S튜너는 디지탈 신호를 출력하고 일반적인 튜너는 아날로그 신호를 출력한다. 상기 B, S튜너로 부터 출력된 디지탈 신호는 제1입력단자(P1)로 입력하고 일반적인 튜너로 부터 출력된 아날로그 신호는 제2입력단자(P2)로 입력한다.Tuners for tuning the transmission signal include a B, an S tuner or a general tuner. The B and S tuners output digital signals and the general tuners output analog signals. The digital signals output from the B and S tuners are input to the first input terminal P1, and the analog signals output from the general tuner are input to the second input terminal P2.

상기 제1입력단자(Pl)를 통해 입력된 디지탈 수신 신호는 디지탈 인터페이스부(1)에 의해 제1스위치(SW1)의 접속단자(A)로 인가된다.The digital reception signal input through the first input terminal P1 is applied to the connection terminal A of the first switch SW1 by the digital interface unit 1.

또한 상기 제2입력단(P2)를 통해 입력된 아날로그 수신 신호를 아날로그/디지탈 변환기(2)에서 디지탈 신호로 변환되어 제1스위치(SW1)의 접속단자(B)로 인가된다. 이때 키 입력부(5)의 키 신호 발생에 따라 마이컴(4)은 제1포트(a)로 출력된 신호가 "로우"이면 제1스위치(SW1)는 접속단자(B)로 스위칭 된다. 상기 제1스위치(SW1)에서 선택 스위칭된 신호는 램(3)에 입력되어 소정시간 지연되어 제2스위치(SW2)의 접속단자(B)로 출력하게 된다.In addition, the analog reception signal input through the second input terminal P2 is converted into a digital signal by the analog / digital converter 2 and applied to the connection terminal B of the first switch SW1. At this time, when the signal output from the first port a is "low", the first switch SW1 is switched to the connection terminal B when the key signal of the key input unit 5 is generated. The signal selected and switched by the first switch SW1 is input to the RAM 3 to be delayed by a predetermined time and output to the connection terminal B of the second switch SW2.

또한 상기 제1스위치(SW1)에서 선택된 스위칭된 신호는 상기 제2스위치 (SW2)의 접속단자(A)로 인가된다. 이때 상기 마이컴(4)의 제2포트(b)로 스위칭 선택 신호를 출력하게 된다. 상기 마이컴(4)의 제2포트(b)로 출력된 신호가 "하이"이면 상기 제2스위치(SW2)는 접속단자(A)로 스위칭되고, "로우"이면 상기 제2스위치는 접속단자(B)로 스위칭된다.In addition, the switched signal selected by the first switch SW1 is applied to the connection terminal A of the second switch SW2. At this time, the switching select signal is output to the second port b of the microcomputer 4. If the signal output to the second port (b) of the microcomputer 4 is "high", the second switch (SW2) is switched to the connection terminal (A), if "low", the second switch is connected to the connection terminal ( Switch to B).

그런데 제1-2입력단자(P1-P2)로 입력되는 신호가 방송 수신 신호이므로 선두 부분의 내용이 잘리지 않도록 기록하기 위해 상기 마이컴(40)은 제2포트(b)로 로우 신호를 출력하여 상기 제2스위치(SW2)가 접속단자(b)로 스위칭 되도록 제어한다. 따라서 상기 램(3)에서 소정시간 지연된 신호를 입력하는 DSP(7)는 에러 정정을 하여 출력하게 된다.However, since the signal input to the 1-2 input terminals P1-P2 is a broadcast reception signal, the microcomputer 40 outputs a low signal to the second port b so as to record the contents of the first part so that the contents of the first part are not cut. The second switch SW2 is controlled to be switched to the connection terminal b. Therefore, the DSP 7 inputting the signal delayed by the predetermined time from the RAM 3 outputs the error correction.

상기 DSP(7)에서 출력된 에러 정정된 신호를 입력하는 데크부(8)는 서보부(6)의 구동신호에 의해 구동되어 선두 부분이 잘리지 않고 녹음이 된다. 여기서 상기 램(3)에서 소정시간 지연시키는 것은 방송 수신중에 필요한 내용이 방열될 경우 사용자가 키 입력부(5)의 기록 키를 온시켜 상기 데크부(8)를 구동시키는 시간동안 지연시켜 선두 부분이 잘리지 않도록 하기 위한 것이다.The deck unit 8 for inputting the error corrected signal output from the DSP 7 is driven by the drive signal of the servo unit 6, so that the head part is not cut but recorded. The delay of the RAM 3 by a predetermined time is delayed during the time that the user turns on the recording key of the key input unit 5 to drive the deck unit 8 when necessary contents are released during broadcast reception. This is to avoid cutting off.

상술한 바와 같이 수신 데이타 기록 장치에 있어서 방송 수신 데이타를 소정시간 지연시켜 선두 부분이 잘리지 않도록 기록할수 있는 이점이 있다.As described above, in the reception data recording apparatus, there is an advantage that the broadcast reception data can be delayed by a predetermined time so that the head portion can be recorded so as not to be cut.

Claims (1)

랜을 이용한 수신 데이타 지연 기록 장치에 있어서, 각종 키 신호를 발생하는 키 입력부(5)와, 상기 키입력부(5)의 키 신호를 입력하여 시스템을 제어 처리하는 마이컴(4)과, 방송 수신 신호를 입력하여 상기 마이컴(4)의 제어 신호에 의해 소정시간 지연시켜 출력하는 램(3)과, 상기 램(3)에서 지연된 신호를 에러 정정코드로 에러를 정정하여 출력하는 DSP(7)와, 상기 DSP(7)에서 에러 정정된 신호를 받아 기록하기 위한 데크부(8)와, 상기 마이컴(4)의 제어 신호에 의해 상기 데크부(8)를 구동시키기 위한 서보부(6)로 구성함을 특징으로 하는 수신 데이타 지연 기록장치.1. A reception data delay recording apparatus using a LAN, comprising: a key input section 5 for generating various key signals, a microcomputer 4 for inputting key signals from the key input section 5 to control a system, and a broadcast reception signal; A RAM 3 for delaying a predetermined time by a control signal of the microcomputer 4 and outputting the signal; a DSP 7 for correcting an error with an error correction code and outputting the signal delayed in the RAM 3; And a deck unit 8 for receiving and recording an error corrected signal from the DSP 7, and a servo unit 6 for driving the deck unit 8 by a control signal of the microcomputer 4. Receiving data delay recording device, characterized in that.
KR2019910003265U 1991-03-11 1991-03-11 Data retarding device using ram KR930001542Y1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019910003265U KR930001542Y1 (en) 1991-03-11 1991-03-11 Data retarding device using ram

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019910003265U KR930001542Y1 (en) 1991-03-11 1991-03-11 Data retarding device using ram

Publications (2)

Publication Number Publication Date
KR920018589U KR920018589U (en) 1992-10-19
KR930001542Y1 true KR930001542Y1 (en) 1993-03-30

Family

ID=19311604

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019910003265U KR930001542Y1 (en) 1991-03-11 1991-03-11 Data retarding device using ram

Country Status (1)

Country Link
KR (1) KR930001542Y1 (en)

Also Published As

Publication number Publication date
KR920018589U (en) 1992-10-19

Similar Documents

Publication Publication Date Title
EP0044713A1 (en) Circuit arrangements for processing digital data
JP2794659B2 (en) Television receiver
JP2553561B2 (en) Double deck video tape recorder signal processor
KR930001542Y1 (en) Data retarding device using ram
KR920004758Y1 (en) Mixed simul casting circuit
US4962435A (en) Data recording/reproducing apparatus and method for accurately playing program data after detecting program top signal
EP0056140A2 (en) Signal copy device for digital record/reproduction system
US4903025A (en) Signal path setting circuit
KR0119491Y1 (en) Noise cancelling circuit
KR0121543B1 (en) Audio recording device with analog sound signal recording apparatus
KR0130190B1 (en) Apparatus for controlling dubbing of video
KR100464606B1 (en) Audio output control device
KR100257509B1 (en) Voice draw-off equipment at still mode of vcr
JP2716852B2 (en) Playback device
KR930007496Y1 (en) Voice signal fade in and out circuit
KR970001633B1 (en) Protecting method for image editing mode
JPS6041010Y2 (en) PCM recording/playback device
KR940003459Y1 (en) Input signal automatic switching circuit of vcr
EP0338245A2 (en) Recorder with analog recording of a digital audio signal
KR0155738B1 (en) Volume auto-control method by each mode
KR930004217B1 (en) Recording system with using digital fade-out device
KR0131355Y1 (en) Sound signal recording and reproducing device
KR950011663B1 (en) Vcr switching apparatus
JPH08287662A (en) Recording/reproducing device
KR970067320A (en) Set-top box all-in-one digital video disc player

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 19970829

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee