Claims (4)
입력단(IN)으로 부터 입력되는 8비트 디지탈 부호에서 양자화 레벨의 기수와 홀수에 대해 정극성(+)과 부극성(-)레벨로 배정하고, 그 부호를 원부호에 대응시켜 상관이 강한 신호로 분리되도록 병렬부호로 1차 변환시키는 매핑 부호 변환기(1)와, 상기 매핑 부호변환기(1)에서 변환된 병렬부호를 직렬부호로 변환시키는 병렬-직렬 변환기(2)와, 상기 병렬-직렬 변환기(2)에서 변환된 직렬 부호데이타를 8비트로 구분하고 그의 최종 비트에서 반전된 비트를 추가시켜직류 성분을 억압시킴과 동시에 9비트 데이타 열로 변환시키는 2차 부호 변환기(3)와, 상기 2차 부호변환기(3)로 부터 출력되는 9비트 데이타에서 비제로 복귀 반전 방식으로 1이 전송될때에만 자화 상태를 변화시키는 비제로 복귀 반전기(4)와, 상기 비제로 반전기(4)의 출력을 소정의 기록 신호로 증폭시켜 기록헤드(6)에 출력시키는 기록증폭기(5)를 구성된 기록시의 부호 변환 장치와; 재생헤드(7)로 부터 재생된 영상신호를 증폭시키는 기록 및 재생증폭기(8)와, 상기 재생증폭기(8)를 통해 재생 증폭된 영상신호를 보상시키는 동화기(9)와, 상기 동화기(9)를 통해 보상된 재생 영상 신호에서 진폭검출 및 클록을 재생시키는 진폭검출기(10) 및 클록회복기(11)와, 상기 진폭검출기(10)의 출력데이타와 클록회복기(11)의 재생클록을 정형시키는 정형회로부(12)와, 상기 정형회로부(12)로 부터 정형된 출력 데이타에서 부가된 비트를 제거하도록 1차로 역변환시키는 역변환기(13)와, 상기 역변환기(13)에서 제거된 직렬 부호데이타를 병렬부호로 변환시키는 직력-병렬 변환기(14)와, 상기 직렬-병렬 변환기(14)에서 변환된 병렬 부호를 원래의 부호로 복원시키기 위한 매핑 부호변환기(15)로 구성된 재생시의 부호 변환 장치를 구비하여서 된 디지탈 신호의 기록재생을 위한 부호 변환 장치.The 8-bit digital code input from the input terminal (IN) is assigned to the positive and negative levels for the odd and odd numbers of the quantization level. A mapping code converter 1 for first-order conversion into a parallel code so as to be separated, a parallel-to-serial converter 2 for converting the parallel code converted from the mapping code converter 1 into a serial code, and the parallel-to-serial converter ( A secondary code converter 3 for dividing the serial code data converted in 2) into 8 bits and adding a bit inverted in the last bit to suppress DC components and converting them into 9-bit data streams; The output of the non-zero inverter 4 and the non-zero return inverter 4 which change the magnetization state only when 1 is transmitted in the non-zero return inversion scheme from the 9-bit data output from (3). Increase with record signal A code conversion device during recording, comprising a recording amplifier 5 which is widened and output to the recording head 6; A recording and reproducing amplifier 8 for amplifying the video signal reproduced from the reproduction head 7, a moving imager 9 for compensating for the image signal reproduced and amplified by the reproducing amplifier 8, and the moving imager ( 9) Amplitude detector 10 and clock recoverer 11 for amplitude detection and clock regeneration in the reproduced video signal compensated through 9), and output data of the amplitude detector 10 and regenerated clock of clock recoverer 11 are formed. A shaped circuit section 12, an inverse converter 13 for first-order inverse conversion to remove an added bit from the output data shaped from the shaped circuit section 12, and serial code data removed from the inverse converter 13 A serial-to-parallel converter 14 for converting a to a parallel code and a mapping code converter 15 for restoring the parallel code converted by the serial-to-parallel converter 14 to an original code. Equipped with digital signal Code conversion device for recording and reproducing.
제1항에 있어서, 상기 기록시 부호 변환장치의 2차 부호 변환기(3)는 8비트로 구분된 직렬 부호데이타를 8비트 단위로 1비트 주기만큼의 시간을 지연시키도록 발생되는 클록을 제어하는 타임제어기(21)와, 상기 타임제어기(21)에 의해 1차로 변환된 직렬 부호데이타를 일시적으로 래치 제어시키고, 8비트 단위로 교번 선택하여 출력 제어시키는 버퍼(20)(22)와, 직렬 부호 데이타 8비트를 8비트 단위로 계수하는 카운터(23)와, 상기 카운터(23)에서 계수된 최종 8번째의 비트마다 반전시키는 반전기(24)와, 상기 버퍼(20)(22)를 통해 시간 지연된 8비트 데이타에 상기 반전기(24)에서 반전된 비트가 부가되도록 멀티플렉싱시키는 멀티플렉서(25)로 구성됨을 특징으로 하는 디지탈 신호의 기록재생을 위한 부호 변환 장치.The time for controlling the clock generated according to claim 1, wherein the secondary code converter (3) of the code conversion device (100) controls the clock generated by delaying the time by 1 bit period in 8-bit units of serial code data separated by 8 bits. The controller 21, buffers 20 and 22 for temporarily latch-controlling serial code data converted by the time controller 21, and alternately selecting and output-controlling the data in 8-bit units, and serial code data. A counter 23 for counting 8 bits in units of 8 bits, an inverter 24 for inverting every last 8th bit counted by the counter 23, and time delays through the buffers 20 and 22. And a multiplexer (25) for multiplexing the bit inverted by the inverter (24) to add 8-bit data.
제1항에 있어서, 상기 재생시 부호 변환장치의 진폭검출기(10)는 정극성 기준전압(Va)과 부극성 기준전압(Vb)을 비교하여 기록된 데이타의 등화기 출력(Sc)에서 재생시 진폭 검출을 행하도록 윈도우 비교기 기능을 가진 OP증폭기(26)(27)와, 상기 OP증폭기(26)(27)의 출력을 논리합하여 정형회로부(12)로 출력시키는 오어게이트(28)로 구성됨을 특징으로 하는 디지탈 신호의 기록재생을 위한 부호 변환 장치.2. The amplitude detector (10) of the code conversion device (100) according to claim 1, wherein the amplitude detector (10) of the code conversion device compares the positive reference voltage (Va) with the negative reference voltage (Vb) and reproduces the data at the equalizer output (Sc). OP amplifiers 26 and 27 having a window comparator function to perform amplitude detection, and an OR gate 28 for ORing the outputs of the OP amplifiers 26 and 27 to the shaping circuit unit 12. A code conversion device for recording and reproducing a digital signal.
제1항에 있어서, 상기 역변환기(13)는 기록된 데이타를 재생할때 부가된 1비트의 데이타를 제거하기 위해 8비트를 계수하는 카운터(13-2)와, 9비트 데이타에 대해 순차적으로 8비트씩 교번하여 선택하도록 제어하는 라임 제어기(13-1)를 구비하여서 된 디지탈 신호의 기록재생을 위한 부호 변환장치.2. The inverse converter (13) according to claim 1, wherein the inverse transformer (13) counts eight bits to remove one bit of data added when the recorded data is reproduced, and eight sequentially for nine bits of data. A code conversion device for recording and reproducing a digital signal provided with a lime controller 13-1 for controlling to select alternately bit by bit.
※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.※ Note: The disclosure is based on the initial application.