KR920011073A - 디지탈 신호검출용 기준레벨 설정회로 - Google Patents

디지탈 신호검출용 기준레벨 설정회로 Download PDF

Info

Publication number
KR920011073A
KR920011073A KR1019900019483A KR900019483A KR920011073A KR 920011073 A KR920011073 A KR 920011073A KR 1019900019483 A KR1019900019483 A KR 1019900019483A KR 900019483 A KR900019483 A KR 900019483A KR 920011073 A KR920011073 A KR 920011073A
Authority
KR
South Korea
Prior art keywords
level
digital signal
amplification
setting circuit
amplifying
Prior art date
Application number
KR1019900019483A
Other languages
English (en)
Other versions
KR930007561B1 (ko
Inventor
박만효
Original Assignee
이헌조
주식회사 금성사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 이헌조, 주식회사 금성사 filed Critical 이헌조
Priority to KR1019900019483A priority Critical patent/KR930007561B1/ko
Publication of KR920011073A publication Critical patent/KR920011073A/ko
Application granted granted Critical
Publication of KR930007561B1 publication Critical patent/KR930007561B1/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Processing Of Color Television Signals (AREA)
  • Picture Signal Circuits (AREA)

Abstract

내용 없음

Description

디지탈 신호검출용 기준레벨 설정회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제3도는 본발명의 구성도, 제4도는 본 발명의 동작플로우 챠트.

Claims (3)

  1. TV신호를 일정증폭하는 제1증폭부와, 제1증폭부의 정ㆍ부 출력신호를 입력신호로하고 데이터의 필드구간을 기준시간으로하여 이 기준시간동안 출력되는 최고값과 최저값이 설정된 레벨값을 넘지않도록 유지시키는 장시간 피크값 검출부와, 제1증폭부의 정ㆍ부 출력신호를 입력신호로하고 데이터가 실린 라인사이의 구간을 기준시간으로하여 이 기준시간동안 출력되는 최고값과 최저값이 설정된 레벨값을 넘지않도록 유지시키는 단시간 피크값 검출부와, 상기 장시간 피크값 검출부의 최고ㆍ최저 출력값을 입력하고 그합을 소정증폭도로 증폭하는 제2증폭부와, 상기 단시간 피크값 검출부의 최고·최저출력값을 입력하고 그합을 소정증폭도로 증폭하는 제3증폭부와, 상기 제2증폭부와 제3증폭부의 출력신호를 가산하여 이를 디지탈 신호 검출레벨 신호로 출력하는 가산기를 포함하여 구성함을 특징으로 하는 디지탈 신호검출용 기준레벨 설정회로.
  2. 제1항에 있어서, 장시간 피크값 검출부와 단시간 피크값 검출부의 설정 레벨값은 각각 설정된 흑ㆍ백색 레벨값과 하이ㆍ로우 레벨값으로 함을 특징으로 하는 디지탈 신호검출용 기준 레벨 설정회로.
  3. 제1항에 있어서, 가산기의 출력신호(S3)는, 제1증폭부의 증폭이득 : A1, 제2증폭부의 증폭이득 : A3, 제3증폭부의 증폭이득 : A4, 설정된 백색레벨 : W, 설정된 흑색레벨 : B, 설정된 논리값 하이레벨 : H, 설정된 논리값 로우레벨 : L이라할 때, S3=A1〔A3×W-B)+A4(H-L)〕의 연산식으로 나타낼 수 있음을 특징으로 하는 디지탈 신호 검출용 기준레벨 설정회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개되는 것임.
KR1019900019483A 1990-11-29 1990-11-29 디지탈신호 검출용 기준레벨 설정회로 KR930007561B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019900019483A KR930007561B1 (ko) 1990-11-29 1990-11-29 디지탈신호 검출용 기준레벨 설정회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019900019483A KR930007561B1 (ko) 1990-11-29 1990-11-29 디지탈신호 검출용 기준레벨 설정회로

Publications (2)

Publication Number Publication Date
KR920011073A true KR920011073A (ko) 1992-06-27
KR930007561B1 KR930007561B1 (ko) 1993-08-12

Family

ID=19306743

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019900019483A KR930007561B1 (ko) 1990-11-29 1990-11-29 디지탈신호 검출용 기준레벨 설정회로

Country Status (1)

Country Link
KR (1) KR930007561B1 (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20010011281A (ko) * 1999-07-27 2001-02-15 서평원 음성 제공 장치에서의 안내방송 저장 방법
KR100430305B1 (ko) * 2001-07-21 2004-05-04 엘지전자 주식회사 음성 데이터 서비스 보드의 음성 메시지 변경 장치 및 방법

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20010011281A (ko) * 1999-07-27 2001-02-15 서평원 음성 제공 장치에서의 안내방송 저장 방법
KR100430305B1 (ko) * 2001-07-21 2004-05-04 엘지전자 주식회사 음성 데이터 서비스 보드의 음성 메시지 변경 장치 및 방법

Also Published As

Publication number Publication date
KR930007561B1 (ko) 1993-08-12

Similar Documents

Publication Publication Date Title
DE69227681T2 (de) Anordnung zur Anhebung der Bassfrequenz eines Audiosignals
JPS57141779A (en) Character cutout system
KR970072652A (ko) 자동 이득 제어 방법 및 자동 이득 제어 장치
KR910009055A (ko) 영상신호잡음 저감회로
KR920011073A (ko) 디지탈 신호검출용 기준레벨 설정회로
JPS57166786A (en) Video signal processing circuit
KR910018811A (ko) 부하 접속 상태 검출 장치
KR920005466A (ko) 서보 회로
KR910017731A (ko) 증폭기 회로
KR930017292A (ko) 신호처리회로
JPS5940276A (ja) 電力増幅器
JPS57164605A (en) Amplifier
KR930015316A (ko) 순회형 빗형 필터
JPS558657A (en) Signal delay circuit
JP2977567B2 (ja) ブースト回路
KR970031245A (ko) 음성 노이즈 제거장치와 제거장치 제어방법
JPS54130110A (en) Magnetic recording circuit
KR100442855B1 (ko) 신호측정회로
JPS5571353A (en) Picture noise eliminating method
KR940023245A (ko) 클램프레벨 자동조절회로
JPS5791075A (en) Signal processing circuit
JPS57173205A (en) Btl amplifier
JPS5799873A (en) Shading elimination circuit
KR860000782A (ko) 색신호 처리장치
KR930003582A (ko) 수신기

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20060728

Year of fee payment: 14

LAPS Lapse due to unpaid annual fee