KR920009106B1 - 다입력 증폭기용 팝노이즈 제거회로 - Google Patents

다입력 증폭기용 팝노이즈 제거회로 Download PDF

Info

Publication number
KR920009106B1
KR920009106B1 KR1019890005878A KR890005878A KR920009106B1 KR 920009106 B1 KR920009106 B1 KR 920009106B1 KR 1019890005878 A KR1019890005878 A KR 1019890005878A KR 890005878 A KR890005878 A KR 890005878A KR 920009106 B1 KR920009106 B1 KR 920009106B1
Authority
KR
South Korea
Prior art keywords
input
transistors
circuit
emitter couple
swb
Prior art date
Application number
KR1019890005878A
Other languages
English (en)
Other versions
KR900018991A (ko
Inventor
정덕영
신영호
Original Assignee
삼성전자 주식회사
김광호
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사, 김광호 filed Critical 삼성전자 주식회사
Priority to KR1019890005878A priority Critical patent/KR920009106B1/ko
Publication of KR900018991A publication Critical patent/KR900018991A/ko
Application granted granted Critical
Publication of KR920009106B1 publication Critical patent/KR920009106B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/24Signal processing not specific to the method of recording or reproducing; Circuits therefor for reducing noise

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Amplifiers (AREA)

Abstract

내용 없음.

Description

다입력 증폭기용 팝노이즈 제거회로
제1도는 종래의 다입력 증폭기회로도.
제2도는 본 발명의 팝노이즈 제기회로를 나타낸 블록다이어 그램도.
제3도는 본 발명의 실시회로도이다.
* 도면의 주요부분에 대한 부호의 설명
1 : 앰프 NF, NOF : 노우드
Ain, Bin : 입력단자 SW : 입력선택스위치
SWA, SWB : 연동입력선택 스위치 A, B, A1, A2, B1, B2 : 점정
Q1, Q2, Q3 : 트랜지스터 vref : 기준전입
본 발명은 여러가지 입력을 가지는 증폭기에 사용되는 팝노이즈 제거회로에 관한 것으로 특히, 주덱크와 보조덱크가 병렬로 구성된 디블덱크회로, 또는 자동반복회로와 같이 2개 이상의 입력신호 갖는 회로에서 사용할 수 있는 다입력 증폭기용 팝노이즈 제거회로에 관한 것이다.
종래에 2개 이상의 선택입력을 가지는 증폭기에서 입력단에 바이어스 전압을 공급하는 방식은 여러 가지가 있으나, 대개 제 1도와 같이 저항 분배를 이용하는 방식을 널리 사용하고 있다.
이 방식은 2개의 입력단지(Ain)(Bin)에 에미터커플페어인 트렌지스터(Q1) (Q2) 및 트렌지스터(Q2)(Q4)를 구성시켜 입력선택 스위치(SW)로서 제어하게 된다.
그리고 상기회로가 더블덱크에 적용되는 경우 에미터커플페어(Q1)(Q2)가 주덱크와 입력이 선택되면 에미터커플페어(Q3)(Q4)는 보조덱크의 입력을 선택하게 된다.
그러나, 이와 같은 방식에서 선택된 에미터 커플페어는 그 입력단자(Ain)(Bin) 베이스전위는 미세한 전위치를 갖게 되어 입력선택 스위치(SW)의 절환시 그 전위차가 초기의 DC 오프셋트가 되므로 전체 증폭기의 이득에 곱해져 출력측에 팝노이즈가 발생하게 된다.
본 발명은 이와 같은 문제점을 해결하기 위한 것으로, 본 발명의 목적은 DC 오프셋트전압을 스위치 절환에 관계없이 입력단의 바이어스전압을 일정하게 유지시킬 수 있는 다압력 증폭기를 팝노이즈 제거회로를 제공하고자 하는 것이다. 다른 목적은 소형 경량화 시킬 수 있는 접적화가 용일한, 회로를 제공하고자하는 것이다.
본 발명의 특징은 두 개의 입력단자 상기 입력단자에 연결되어 입력선택 스위치의 절환시 에미터커플페어로 선택되는 트랜지스터와, 상기 트렌지스터의 출력을 제한시키는 다입력 증폭기 회로에 있어서, 상기 입력 단자에 연결되어 입력선택을 행하는입력선택 수단과, 상기 에미터커플페어로 구성된 트렌지스터의 에미터측에 연결되는 DC 오프셋트 제어수단과로, 구성된 것에 있다.
이하 본 발명의 실시예를 첨부된 도면에 의하여 상세히 설명하면 다음과 같다.
제 2도는 본 발명의 팝노이즈 제거회로를 나타낸 블록다이어그램도로서 2입력 증폭회로(10)자체는 기존의 회로와 동일하다. 여기서, 기준전압(Vref)은 AC적으로 그라운드이고 DC적으로는 일정한 레벨을 갖고 있다. 그리고 에미터커플페어 트랜지스터 (Q1)(Q2)는 더블댁크인 경우에 주덱크의 상태신호를 전달하게 되고 에미터커플페이어 트렌지스터(Q3)(Q4)는 보조덱크의 상태신호를 전달하게 된다.
다이오드(DI)에 입력된 트렌지스터(Q8)은 전원(Vec)을 공급하고 증폭기(1)의 피드백된 출력은 트렌지스터(Q2)(Q3)를 제어하여 각기 에미터커플페어로 연결된 프랜지터(Q1)(Q3)의 출력을 제한하게 구성되어 있다.
이와같이 구성된 2입력 증폭회로(10)의 입력단자(Ain)(Bin)에는 연동입력선택 스위치(SWR)를 통하여 전류원(2)과 연결되고, 상기 에미터커플페어 트랜지스터 (Q1-Q4)의 에미터축은 연동입력 선택스위치(SWB)를 통하여 전류원(3)과 연결되게 구성되어 있다. 여기서, 연동입력 선택스위치(SWA)(SWB)는 연동되어 움직이는 스위치이다. 먼저 제1도의 회로에서 문제점을 구체적으로 살펴보면 입력단자(Ain)(Bin)와 연결되는 베이스축의 전위차는 입력단자(Ain)의 서너택시 트랜지스터(Q1)의 베이스측이 Vref
Figure kpo00002
이 되며 입력단자(Bin)과 연결되는 트랜지스터(Q4)의 베이스측 전위는 베이스 유입전류가 없으므로 Vref가 된다. 따라서, DC 오프셋트 전압은
Figure kpo00003
가 되고 보통 R=50k, IR=70μA인 경우 그 전위차는 20mV-100mV 정도가 되므로 트랜지스터의 증폭도인 hfe가 매우 큰 경우에만 오프셋트 전압값을 줄일 수가 있으나, 트랜지스터의 제조공정상 증폭도 hfe을 높히는 데에는 한계가 있고, 증폭도를 높히기 위하여 달랑톤방식으로 회로를 구성하는 경우에는 hfe는 hfe*hfe로 커지지만 노이즈 잡음원도 같이 증가되므로 사용할 수가 없다.
이와 같은 문제점을 해결한 제 2도에서는 연동입력 선택 스위치(SWA)는 DC 오프셋트 제어수단으로 사용되고 연동입력 선택스위치(SWB)는 입력선택수단으로 사용되어 연동으로 움직여 전류원(3)인 IR과 전류원(2)인
Figure kpo00004
를 제어하게 된다.
특히, 연동입력 선택스위치(SWA),(SWB)는 상반되게 연동되는 연동입력 선택스위치(SWB)가 접점(A1)에 접속될 때 에미터커플페어인 트랜지스터(Q1)(Q2)가 선택되어 입력단자(Ain)의 상태신호가 공급되고 연동입력 선택스위치(SWA)는 접점 (B2)에 접속된다.
따라서 입력단자(Ain)(Bin)의 베이스 전위 (Q1, Q4 의 베이스)는 Q1의 베이스 : (IR/2) * RB/hfe, Q4의 베이스 : (IR/2hfe)*RB 가 되고, 연동입력 선택스위치 (SWB)가 접점(B1)에 접속되면, Q1의 베이스 : (IR/2hfe)*RB, Q4의 베이스 : (IR/2)*RB/hfe4가 되고 집적회로에서 각 트랜지스터의 증폭도 hfe는 동일하므로 DC 오프셋트 전압이 제거하게 되어 입력절환시 팝노이즈가 생기는 것을 방지할 수 있게 된다.
제3도는 본 발명의 실시회로도로서 제 2도의 회로를 실현시킨 경우이다. 제2도에서 연동입력 선택스위치(SWA)가 접점(A2)에 접속시 공급되는 전류원(2)은 제3도에서 트랜지스터 (QA1), (QA2)의 페어로 구성이 되고 제 2도에서 연동 입력 선택스위치(SWA)가 접점(A2)에 접속시 공급되는 전류원(2)은 제3도에서 트랜지스터 (QB1),(QB2)페어로 구성된다.
여기서 트랜지스터(QA1),(QB1)의 전류는 트랜지스터(Q1),(Q4)와 동일하여야 하므로 트랜지스터 (QA2),(QB2)는 트랜지스터 (Q7),(Q8)의 에미터 면적에 1/2배가 되게 구성시켜야 된다.
그리고 제3도의 회로에서 입력선택스위치(SW)가 접점(A)에 접속되면, 트랜지스터(Q7)는 턴온이 되어 에미터 커플 페어 트린지스터(Q1),(Q2)가 선택되어 입력단자 (Ain)에 인가되는 상태신호가 공급되고, 트랜지스터(QB2)가 턴온되어 선택되지 아니한 입력단자(Bin)의 전위가 입력단자(Ain)와 동일하게 유지된다.
또한 입력선택스위치(SW)가 접점(B)에 접속되는 경우에는 트랜지스터 (Q3),(Q4)가 페어로 선택되고 트랜지스터(QA2)가 턴온되어, 선택되지 아니한 입력단자(Ain)의 전위를 입력단자(Bin)와 동전위를 유지시켜 입력절환시 생기는 팝노이즈를 제거할 수가 있다.
이상에서와 같이 본 발명은 입력단자에 연결되어 공급되는 입력을 선택하는 수단과 에미터 커플 페어로 구성된 트랜지스터의 구동을 제어하는 DC 오프셋트 제어수단이 서로 연동되어 동작하게 하여 입력절환시 생기는 DC 오프셋트 전압을 서로 상쇠시킬 수가 있어 핍노이즈가 생기는 것을 방지할 수가 있는 것으로, 집적회로화가 용이하여 다입력이 공급되는 증폭기에서 널리 사용될 수가 있는 것이다.

Claims (3)

  1. 제1에미터 커플 페어의 트랜지스터(Q1),(Q2)와, 제2에미터 커플 페어의 트랜지스터(Q3),(Q4)와, 상기 트랜지스터(Q1)의 베이스에 연결되어 제 1입력신호가 인가되는 제1입력단자(Ain)와, 상기 트랜지스터(Q4)의 베이스에 연결되어 제2입력신호가 인가되는 제2입력단자(Bin)와, 전류원(3)을 상기 제 1,2에미터 커플 페어에 선택적으로 연결시키는 입력선택수단(SWB)과, 선택적으로 동작하는 상기 제 1,2에미터 커플 페어의 출력신호를 증폭하여 상기 제 1,2에미터 커플 페어의 트랜지스터(Q2),(Q3)의 베이스에 피드백하는 증폭기(1)와, 전류원(2)을 선택적으로 동작하지 않는 상기 제 1,2에미터 커플 페어에 선택적으로 접속시켜 제1입력단자(Ain)와 제2입력단자(Bin)의 전위를 동일하게 하며 상기 입력선택수단(SWB)과 상호 연동하는 DC 오프셋트 제어수단 (SWA)을 포함하는 다입력 증폭기용 팝노이즈 제거회로.
  2. 제1항에 있어서, 상기 입력선택수단(SWB)과, 상기 DC 오프셋트 제어수단 (SWA)은 서로 상반되어 연동되는 다입력 증폭기용 팝노이즈 제거회로.
  3. 제1항 또는 제2항에 있어서, 상기 입력선택 수단(SWB)과 상기 DC 오프셋트 제어수단(SWA)은 트랜지스터(QA1),(QA2), 트랜지스터(QB1),(QB2)로 페어가 되게 구성하고 입력절환 스위치(SW)의 절환에 의하여 구동되게 구성한 다입력 증폭기용 팝노이즈 제거회로.
KR1019890005878A 1989-05-01 1989-05-01 다입력 증폭기용 팝노이즈 제거회로 KR920009106B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019890005878A KR920009106B1 (ko) 1989-05-01 1989-05-01 다입력 증폭기용 팝노이즈 제거회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019890005878A KR920009106B1 (ko) 1989-05-01 1989-05-01 다입력 증폭기용 팝노이즈 제거회로

Publications (2)

Publication Number Publication Date
KR900018991A KR900018991A (ko) 1990-12-22
KR920009106B1 true KR920009106B1 (ko) 1992-10-13

Family

ID=19285850

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019890005878A KR920009106B1 (ko) 1989-05-01 1989-05-01 다입력 증폭기용 팝노이즈 제거회로

Country Status (1)

Country Link
KR (1) KR920009106B1 (ko)

Also Published As

Publication number Publication date
KR900018991A (ko) 1990-12-22

Similar Documents

Publication Publication Date Title
US4227256A (en) AM Broadcast tuner with automatic gain control
EP0618673B1 (en) A differential amplification circuit wherein a DC level at an output terminal is automatically adjusted
US3939435A (en) Power amplifier
EP0806080B1 (en) Amplifier
EP1119100A2 (en) Amplifiers
KR920009106B1 (ko) 다입력 증폭기용 팝노이즈 제거회로
JP2933633B2 (ja) バッファ増幅器
US4767979A (en) Switching circuit device using current mirror circuits
US4262262A (en) Electric amplifier
US4631490A (en) Audio output amplifying device
JPH0452649B2 (ko)
JPH0629783A (ja) 減衰回路
JPH0712128B2 (ja) 増幅器
US20020159609A1 (en) Audio power amplifying apparatus and method
US5973564A (en) Operational amplifier push-pull output stage with low quiescent current
US4831337A (en) Wideband amplifier
KR100646030B1 (ko) 가변 이득 주파수 혼합기
US5166983A (en) Mute circuit for audio amplifiers
JPH06276037A (ja) オーディオ用パワーアンプ
JPS631768B2 (ko)
US4451802A (en) Power amplifier
JPS6226203B2 (ko)
JPS6016118Y2 (ja) 切換スイツチ回路
US4069461A (en) Amplifier circuit having two negative feedback circuits
JPH0339933Y2 (ko)

Legal Events

Date Code Title Description
A201 Request for examination
E601 Decision to refuse application
E902 Notification of reason for refusal
J2X1 Appeal (before the patent court)

Free format text: APPEAL AGAINST DECISION TO DECLINE REFUSAL

E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20010906

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee