KR920008959Y1 - Checker board - Google Patents

Checker board Download PDF

Info

Publication number
KR920008959Y1
KR920008959Y1 KR2019890018758U KR890018785U KR920008959Y1 KR 920008959 Y1 KR920008959 Y1 KR 920008959Y1 KR 2019890018758 U KR2019890018758 U KR 2019890018758U KR 890018785 U KR890018785 U KR 890018785U KR 920008959 Y1 KR920008959 Y1 KR 920008959Y1
Authority
KR
South Korea
Prior art keywords
recording
board
contact
regeneration
output
Prior art date
Application number
KR2019890018758U
Other languages
Korean (ko)
Other versions
KR910012222U (en
Inventor
이도연
Original Assignee
이도연
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 이도연 filed Critical 이도연
Priority to KR2019890018758U priority Critical patent/KR920008959Y1/en
Publication of KR910012222U publication Critical patent/KR910012222U/en
Application granted granted Critical
Publication of KR920008959Y1 publication Critical patent/KR920008959Y1/en

Links

Classifications

    • FMECHANICAL ENGINEERING; LIGHTING; HEATING; WEAPONS; BLASTING
    • F41WEAPONS
    • F41JTARGETS; TARGET RANGES; BULLET CATCHERS
    • F41J3/00Targets for arrows or darts, e.g. for sporting or amusement purposes
    • F41J3/0004Archery targets
    • FMECHANICAL ENGINEERING; LIGHTING; HEATING; WEAPONS; BLASTING
    • F41WEAPONS
    • F41JTARGETS; TARGET RANGES; BULLET CATCHERS
    • F41J9/00Moving targets, i.e. moving when fired at
    • F41J9/08Airborne targets, e.g. drones, kites, balloons

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Recording Measured Values (AREA)

Abstract

내용 없음.No content.

Description

기록복기 바둑판Record replay checkerboard

제1도는 본 고안의 기록복기 바둑판을 기록판으로 하여 위치시킨 상태의 참고 사시도.1 is a reference perspective view of a state in which the recording recovery check board of the present invention is positioned as a recording plate.

제2도는 제1도의 뒤집은 위치에서 복기판으로 사용한 상태의 참고 사시도.FIG. 2 is a reference perspective view of the state used as the return plate in the inverted position of FIG. 1. FIG.

제3도는 본 고안의 기록복기 바둑판에서 활용하여지는 메모리팩의 참고 사시도.Figure 3 is a reference perspective view of the memory pack utilized in the record recovery check board of the present invention.

제4도는 제1도에의 기록판을 좀더 확대해본 요부 평면도.4 is a plan view of the main portion of the recording plate of FIG.

제5도는 제4도의 기록판 부위의 구조를 좀더 구체적으로 나타낸 참고도.5 is a reference diagram showing the structure of the recording plate portion of FIG. 4 in more detail.

제6도는 본 고안에서 기록장갑을 사용하였을때 그 데이타 입력용 데이타 변환회로의 실시예도.6 is an embodiment of a data conversion circuit for data input when the recording gloves are used in the present invention.

제7도는 제2도에서 그 복기판을 확대해본 요부 평면도.7 is an enlarged plan view of the main portion of the second substrate in FIG.

제8도는 제7도의 복기램프와 회로결선 상태를 나타내는 참고도.8 is a reference diagram showing the state of the regeneration lamp and the circuit connection of FIG.

제9도 및 제10도는 제8도의 복끼램프를 선택점등하는 앤드게이트와 낸드게이트회로의 실시예도.9 and 10 are embodiments of an AND gate and a NAND gate circuit for selectively turning on the double lamp of FIG.

제11도는 본 고안에 의한 기록복기회로의 실시예도.11 is an embodiment of a recording recovery circuit according to the present invention.

* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings

1 : 기록판 2 : 기록접점1: Record plate 2: Record contact

3a,3b : 흑백표시램프 4 : 기록장갑3a, 3b: monochrome display lamp 4: recording gloves

4a : 터치접점 8 : 세트접점4a: touch contact 8: set contact

9 : 티세트접점 10 : 어드레스표시램프9: TITLE CONTACT 10: Address display lamp

11 : 어드레스설정접점 12 : 부져11: Address setting contact 12: Buzzer

13 : 복기역기스위치 14 : 메모리팩13: respiratory switch 14: memory pack

17 : 복기스위치 18 : 기록복기전환스위치17: Regeneration switch 18: Record regeneration switch

20 : 복기램프 24a : 변환회로20: Regeneration lamp 24a: Conversion circuit

25a : 앤드게이트회로 26a : 낸드게이트회로25a: AND gate circuit 26a: NAND gate circuit

27 : 메모리소자 WKC : 기록복기회로27: memory element WKC: write recovery circuit

본 고안은 바둑판에 관련된 것으로서, 이는 특히 대국시의 대국 내용이 상호두는 순서에 따라 기록이 가능하면서, 기타 명대국, 4귀정석, 묘수풀이동의 수순을 필요에 따라 간단히 복기하는 것도 가능한 기록복기 바둑판에 관한 것이다.The present invention relates to a checkerboard, which can be recorded according to the order in which the contents of the game of the country are intertwined, and it is also possible to simply replay the procedures of other Ming Dynasty, four precious stones, and seedlings as necessary. It is about.

바둑은 우리나라 뿐만 아니라 세계 각국에 국위선양용으로 널리 보급되어 있는 실정에 있고, 남녀 노소의 건전한 오락으로 알려져 왔다.Baduk has been widely used not only in Korea but also in various parts of the world for the national election. It has been known as a healthy entertainment for young and old.

그리고, 바둑은 모두 361개의 착점을 가진 정방형 바둑판 위에서 흑백으로 갈려진 돌로 상대방과 집짓기를 겨루는 오락이지만, 대국 상황에 따라 그 수의 변화가 워낙 다양하기 때문에 바둑을 처음 대하는 초보자가 바둑의 기초를 익히기 까지는 많은 시간과 노력을 요하고 있다.In addition, Go is a game in which black and white stones are arranged on a square board that has 361 points of attachment. It requires a lot of time and effort.

또, 어느정도 기초가 있는 사람일지라도 실력 향상을 위한 기보암기, 정석암기, 묘수풀이등의 연습 및 암기를 행하게 되는 것이나, 그 실격의 직접적인 향상을 기하려면 자신의 바둑을 복기하여 검토하여 보는 것이 제일 바람직하다.In addition, even those with some basic skills will be able to practice and memorize memorizing memorization, crystallization, and sapling to improve their skills, and to directly improve their disqualification, it is most desirable to review and examine their own Go. Do.

그러므로, 종래에는 상기와 같은 문제점을 고려하여 기보등의 복귀만이 가능토록 설계된 바둑판이 우리나라 실용신안공보번호 제83-1396호, 제83-2873호 등이 알려져 있다.Therefore, conventionally, Korean Utility Model Publication Nos. 83-1396, 83-2873, and the like are known in which a board designed to allow only the return of a flag, etc. in consideration of the above problems is known.

그러나, 여기서는 이미 알려진 명대국이나 기보, 정석 묘수풀이등을 복기할 수 있는 기술적 수단만 부여되어 있으므로서 자신이 직접 상대방과의 바둑을 둘때 수준이나, 그 바둑 내용을 기록할 수 있는 수단이 부여되어 있지 않아 그 기능 및 용도적 제약이 있는 것이었으며, 특히 그 이용이 불편하여 실용성을 기대하는데의 문제가 있다.However, since only technical means can be used to reconstruct the known great powers, notations, and crystallizations, they are given the means to record the level and the contents of the Go when they directly play with the other party. There is a function and use restrictions because it is not, especially the use is inconvenient, there is a problem in expecting practicality.

그리고, 하나같이 기계적 구조가 복잡하여 기기의 무게 증가나 제작등에 있어서의 불리한 문제점을 가지고 있었다.In addition, since the mechanical structure is complicated, there is a disadvantage in increasing the weight or manufacturing of the device.

본 고안은 종래의 상기과 같은 문제점들을 개선하고져 인출된 것으로서, 이는 특히 하나의 바둑판으로 기록과 복기를 선택적으로 행할 수 있으며, 전(全)자식으로 설게되어진 기록복기 바둑판을 제공코져한 것이다.The present invention has been made to solve the problems as described above in the prior art, which can be selectively performed recording and replay with a single check board, it is to provide a record reclaim check board that is designed to be a full child.

본 고안은 일측 바둑판면의 361개 착점에는 전기접점 타치식의 기록 접점을 각기 가진 기록판과, 이 기록판의 기록 접점을 1선택함에 의해 기록복기 회로로 메모리팩에 그 수순내용이 기록되어지는 기록장치와, 상기 일측 바둑판면을 뒤집어 배치함에 의해 나타나는 타측 바둑판면에는 361개 착점에 각기 복기 램프를 배열시킨 복기판과 이 복기판의 복기 램프는 복기 스위치 및 상기 기록복기 회로로로 메로리팩에 그 수순 내용이 기록되어 있는 데이타를 출력하여 복기를 행할 수 있도록한 복기 장치등을 일체로 포함한 관련 구성으로되는 기록복기 바둑판을 그 특징으로 하는 것이다.According to the present invention, the procedure of recording the procedure in the memory pack is performed by recording recording circuits each having a recording contact of an electrical contact type, and selecting the recording contact of the recording plate at 361 contact points on one board. On the other board shown by flipping over the recording device and the one board, the board having the 361 staging lamps arranged on each of the boards and the lamps of the board are connected to the Meri-Pak by the switch and the recording circuit. It is characterized by a recording retrieval checker board having an associated configuration including integrally a reproducing apparatus for outputting data recorded with the contents of the procedure and reproducing.

이하에서 이를 첨부된 도면과 함께 좀더 상세히 설명하면 다음과 같다.Hereinafter, this will be described in more detail with reference to the accompanying drawings.

제1도는 본 고안에 의한 기록 복기 바둑판의 기록장치를 나타내었다.1 shows a recording apparatus of the recording reclaim check board according to the present invention.

여기서는 361개의 착점에는 제4도와 같이 도전성 기록 접점(2)이 각기 배치되어 있고, 이 기록접점(2)은 제5도와 같이 신호변환 트랜지스터(23)의 베이스 입력리드와 직결되어져서 기록판(1)의 판면부재를 관통하여 그의 표면으로 노출되어져 있다.Here, the conductive write contacts 2 are disposed at 361 points as shown in FIG. 4, and the write contacts 2 are directly connected to the base input lead of the signal conversion transistor 23 as shown in FIG. It penetrates through the plate member of) and is exposed to the surface thereof.

또, 상기 트랜지스터(23)의 에미터와 콜렉터 출력은 제6도와 같이 각기 에미터 측에서 5개씩, 콜렉터측에서 4개씩의 신호가 한쌍씩의 출력으로되는 신호 변환회로(24a) 의 복수 트랜지스터(24) 베이스로 연결되어져 있다.In addition, as shown in FIG. 6, the plurality of transistors of the signal conversion circuit 24a in which the emitter and the collector outputs are output in pairs of five signals on the emitter side and four signals on the collector side, respectively. 24) It is connected to the base.

또, 기록판(1)의 361개 착점외의 공간부 임의 부위에는 흑표시스템(3a), 백표시램프(3b)가 각기 설치되어 있고, 상기 기록판(1)을 뒤집어서 제2도예의 복기판(19)으로 하였을때에 적당히 지지하기 위한 나사홀(6)이 4면 모서리에 형성되어 있으며, 이 나사홀(6)에는 받침구(7)의 나사가 조립 고정되어진다.In addition, a black mark system 3a and a white display lamp 3b are respectively provided at an arbitrary portion of the space outside the 361 landing points of the recording plate 1, and the recording plate 1 is turned upside down. 19), a screw hole 6 is formed at four corners to appropriately support the screw hole 6, and the screw of the support hole 7 is assembled and fixed to the screw hole 6.

한편, 상기 기록복기 바둑판의 도면중 우측벽에는 상기 기록판(1)의 기록접점(2)과 터치되어 소정 검출 수단을 부여하는 기록장갑(4)이 본체로 부터 안출된 선로(4b) 로 이어진 도전성 터치접점(4a) 과 함께 연설되어져 있으며, 푸쉬 버튼식의 복기 스위치(17), 기록 및 복기 전환 스위치(18)등이 배치되어 있다.On the other hand, on the right side wall of the recording reclaim check board, the recording gloves 4 which touch the recording contact 2 of the recording plate 1 to give a predetermined detection means are connected to the track 4b drawn from the main body. It is spoken together with the conductive touch contact 4a, and a push button type regeneration switch 17, a recording and regeneration switching switch 18, and the like are disposed.

또, 도면중 전면벽에는 처음부터 대국을 기록시키기 위한 세트접점(8)과, 어드레스표시램프(10)를 소동시키는 리세트 접점(9), 기록시의 361개 착점의 수순 어드레스를 표시하는 어드레스 표시램프(10), 먼저 기억시킨 기보가 존재할때의 어드레스 설정접점(11), 착점 위치에서 기록장갑(4)의 터치접점(4a)과 기록접점(2)이 터치되었을때의 부져(12), 복기 및 역기를 선택하는 복기 역기 스위치(13), 메모리팩(14)의 수납부등이 구비되어 있다.In the drawing, the front wall shows a set contact point 8 for recording a large station from the beginning, a reset contact point 9 for causing the address display lamp 10 to be disturbed, and an address for displaying the 361 landing procedure addresses at the time of writing. Display lamp 10, address setting contact 11 when notation stored first, buzzer 12 when touch contact 4a and recording contact 2 of recording gloves 4 are touched at the contact point And a storage unit of the memory pack 14, and a recovery counter switch 13 for selecting the recovery unit and the counter unit.

또, 상기 기록장갑(4)은 동일한 형태가 반대측 측벽에 구비되어 있으며, 전환스위치(15), 전원플럭(16), 전원잭(5)등이 상기 도면중 우측벽에 마련되어져 있다.In addition, the recording gloves 4 have the same shape on the opposite side wall, and the changeover switch 15, the power supply plug 16, the power supply jack 5, and the like are provided on the right side wall in the figure.

한편, 제2도는 본 고안에 의한 기록 복기 바둑판을 제1도예의 상태에서 뒤집었을때의 복기장치를 나타내었다.On the other hand, Fig. 2 shows a regenerating apparatus when the recording regenerating checker board according to the present invention is turned over in the state of the first ceramic art.

여기서는 상면이 복기판(19)으로 되고, 이 복기판(19)에는 역시 361개의 착점에 제7도 및 제도와 같은 복기램프(20)가 각기 설치되어 있는 것 외에는, 상기 제1도예의 구성과 외부에서 전적으로 동일한 것이다.In this case, the upper surface is the rejuvenation plate 19, and the regeneration lamp 19 is provided with the regeneration lamp 20 as shown in FIG. It is entirely the same thing from the outside.

그리고, 상기 복기램프(20)는 제9도 및 제10도와 같이 제11도예의 디코더(DC)에서 5비트 및 4비트 출력이 발생되어졌을때, 상기 판(19)에 19*19의 신호로 발생시키기 위한 앤드게이트 회로(25a)와 낸드 게이트 회로(26a)가 각기 연결되어져 있다.In addition, the regeneration lamp 20 generates a 19 * 19 signal to the plate 19 when 5-bit and 4-bit outputs are generated by the decoder DC of FIG. 11 as shown in FIGS. 9 and 10. The AND gate circuit 25a and the NAND gate circuit 26a for generating are connected, respectively.

또 상기 메모리팩(14)은 제3도와 같이 반도체 메모리가 내장된 장방케이스에 팩전원스위치(22)와 팩리드(21)가 각기 형성되어 있고, 그 내부에는 제11도와 같이 반도체 메모리 소자(27)에 전원 공급을 위한 전지(C)와 상기 팩전원 스위치(22)로 이어져 있다.In the memory pack 14, a pack power switch 22 and a lead 21 are formed in a rectangular case in which a semiconductor memory is built, as shown in FIG. 3, and a semiconductor memory element 27 is formed therein as shown in FIG. ) Is connected to the battery C for power supply and the pack power switch 22.

또, 제11도는 본 고안에 의한 기록 복기 회로(WRC)를 나타내었다.11 shows a write recovery circuit WRC according to the present invention.

여기서는 상기 제1도예의 복수의 기록접점(2)으로 부터 복수의 트랜지스터(23) 및 변환회로(24a)를 거친 검출 입력엔코더(EC)와, 이 엔코더(EC)출력에 연결된 오어게이트(O), 제2플립플롭(J2)및 상기 오어게이트(O) 출력과, 복기 스위치(17)출력이 공통으로 제4플립플롭(J4)의 프리셋단과 제2,3카운터(CO2),(CO3)의 크리어단 및 프리셋단으로 각기 이어져 있고, 상기 제4플립플롭(J4)의 출력은 발진기(G)가 연결된 제1앤드게이트(A1)의 한입력으로 연결되어 있다.Here, the detection input encoder EC passed through the plurality of transistors 23 and the conversion circuit 24a from the plurality of write contacts 2 of the first embodiment, and the or gate O connected to the output of the encoder EC. , The second flip-flop (J 2 ) and the or gate (O) output and the regeneration switch 17 output in common, the preset stage of the fourth flip-flop (J 4 ) and the second and third counters (CO 2 ), ( CO 3 ) is connected to the cree stage and the preset stage, respectively, and the output of the fourth flip flop J 4 is connected to one input of the first and gate A 1 to which the oscillator G is connected.

또, 상기 제1앤드 게이트(A1)출력은 제3분주 카운터(CO3)로 동기 클럭을 제공하며, 제2앤드게이트(A2)에 의해서는 제6플립플롭(J6)출력과 함께 제2분주 카운터(CO2)로 동기 클럭을 제공한다.The first and gate outputs A 1 provide a synchronous clock to a third division counter CO 3 , and the sixth flip-flop J 6 is output by the second and gate A 2 . The second division counter CO 2 provides a synchronous clock.

또, 상기 제3카운터(CO3)의 출력은 상기 제4,5,6플립플롭(J4∼J6) 및 업다운카운터(CO1)에 카운트펄스를 제공하며, 상기 제5플립플롭(J5)의 출력은 각기 트랜지스터(T1,T2)를 거쳐 흑, 백표시램프(3a,3b)와 기록장갑(4)측의 터치접점(4a)으로 연결되어 있다.In addition, the output of the third counter CO 3 provides a count pulse to the fourth, fifth and sixth flip-flops J 4 to J 6 and the up-down counter CO 1 , and the fifth flip-flop J. The output of 5 ) is connected to the black and white display lamps 3a and 3b and the touch contact 4a on the side of the recording gloves 4 via the transistors T 1 and T 2 , respectively.

또, 상기 업다운카운터(CO1)는 리세트접점(a), 어드레스표시램프(10), 어드레스설정접점(11)이 각기 연결된 제3플립플롭(J3)의 출력이 이어져 있고, 세트접점(8)이 로드단(LD)과 제5플립플롭(J5)의 프리셋단에 각기 연결되어 있으며, 복기역기 스위치(13)가 업다운카운터(CO)의 업다운 단자(U\D)로 각기 이어져 있으며, 상기 업다운 카운터(CO)출력은 메모리 소자(27)의 어드레스포트(A0∼A10)로 연결되어 있다.In addition, the up-down counter CO 1 is connected to the output of the third flip-flop J 3 to which the reset contact a, the address display lamp 10, and the address setting contact 11 are connected, respectively. 8) is connected to each of the rod stage LD and the preset stage of the fifth flip-flop J 5 , and the respirator switch 13 is connected to the up-down terminal U\D of the up-down counter CO, respectively. The up-down counter (CO) output is connected to address ports A 0 to A 10 of the memory device 27.

또, 상기 제2플립플롭(J2)은 출력이 트라이 스테이트 게이트(TG)를 거쳐 메모리 소자(27)의 입출력 데이타포트(I/1∼I/12)로 연결되어 있고, 이 데이타포트(I/1∼I/12)앤 제1플립플롭(J1)을 거쳐 디코더(DC)가 연결되며, 이 디코더(DC)출력은 제9도 및 제10도예의 앤드 게이트 회로(25a), 낸드 게이트 회로(26a)를 거쳐 각 복기 램프(20)로 이어져 있다.The second flip-flop J 2 has an output connected to an input / output data port I / 1 to I / 12 of the memory element 27 via a tri-state gate TG, and this data port I / 1 ~ I / 12 ) and the decoder (DC) is connected via the first flip-flop (J 1 ), the output of the decoder (DC) is the AND gate circuit (25a) and NAND gate of Figs. Each circuit is connected to the regeneration lamps 20 through the circuit 26a.

또, 상기 트라이스테이트 게이트(TG)는 기록및 복기 전환 스위치(18)와 연결되고, 이 기록 및 복기 전환 스위치(18)는 제2카운터(CO2)의 출력과 메모리 소자(27) 제어포트(CE,WE,DE)와 사이에 구비되어져 있고, 상기 오어게이트(O)의 출력에는 부져(12)가 연결되어져 있다.In addition, the tristate gate TG is connected to the write and regeneration switch 18, and the write and regeneration switch 18 is connected to the output of the second counter CO 2 and the control port of the memory element 27. CE, WE, DE) and a buzzer 12 are connected to the output of the or gate O.

이러한 구성의 본 고안은 그 작용 및 효과가 다음과 같다.The present invention of such a configuration is as follows.

우선, 본 고안의 기록복기 바둑판을 제1도예와 같이 기록 기능으로 활용할때는 일단 전원 스위치(15)를 오프시키고, 메모리팩(14)을 수납부측으로 탑제시킨 다음 기록 복기 전환스위치(18)를 기록쪽으로 복기역기 스위치(13)는 복기쪽으로 각기 놓아 전원 플러그(16)를 꼿는다.First, when utilizing the recording recovery check board of the present invention as a recording function as in the first embodiment, the power switch 15 is turned off, the memory pack 14 is mounted on the storage side, and then the recording recovery switching switch 18 is recorded. Towards the return vent switch 13, respectively, the power plug 16 is removed.

이후, 상기 기록장갑(4)를 끼고, 이 기록장갑(4)의 터치 접점(4a)을 리세트 접점(9)에 접촉시키면, 제11도예의 제3플립플롭(J3)의 출력(O)으로 부터 어드레스표시램프(10)가 모두 소등되어 진다.Thereafter, when the recording gloves 4 are put on and the touch contacts 4a of the recording gloves 4 are in contact with the reset contacts 9, the output O of the third flip-flop J 3 of FIG. ), All of the address display lamps 10 go out.

또, 세트접점(8)에 접속시킬 때는 업다운 카운터(CO1)가 최초 상태로 로드되어 처음부터 기록 작업에 들어가게 되며, 이때는 상기 기록복기 전환 스위치(18)를 기록쪽으로 놓았을때는 트라이스테이트게이트(TG)에 의해 제2플립플롭(J2)출력이 제11도예의 메모리 소자(27)측 입출력 데이타 포트(I/1∼I/12)로 이어지고, 다시 상기 복기역기 스위치(13)를 복기쪽으로 놓았을때는 업다운카운터(CO1)가 업상태로 유지되어지는 것이다.When the set contact 8 is connected to the set contact 8, the up-down counter CO 1 is loaded in the initial state and the recording operation is started from the beginning. In this case, when the recording recovery switching switch 18 is set to the recording side, the tri-state gate ( TG) outputs the second flip-flop J 2 to the input / output data ports I / 1 to I / 12 on the memory element 27 side of FIG. When released, the up-down counter (CO 1 ) remains up.

이때, 먼저 메모리소자(27)측으로 기억된 기보등이 있을때는 어드레스 설정접점(11)을 이용하여 최초 어드레스를 설정할 수 있다.At this time, when there is a notation or the like stored on the memory element 27 side, the first address can be set using the address setting contact 11.

일예로 400번째부터 입력시키고져 할때는 12비트로는 리코드가 00001001100로 되므로 제11도예의 제3플립플롭(J3)는 리출력을 업다운카운(CO1)로 입력하며, 여기서는 상기 어드레스표시램프(10)를 보면서 상기 소정 어드레스를 선택할 수 있는 것이다.For example, when the input is from the 400th, the record is 00001001100 in 12 bits, so the third flip-flop J 3 of FIG. 11 shows the output as an up-down count CO 1 . 10, the predetermined address can be selected.

또, 상기 세트접점(8)를 터치 하였을때는 제5플립플롭(J5)이 상태 변환되어 그 출력은 트랜지스터(J1,J2)를 각기 온, 오프 상태에서 오프, 온 상태로 하던가 또는 그 반대의 상태로 유지시키고, 상기 트랜지스터(J1)의 온시는 백표시램프(3a)만, 트랜지스터(J2)의 온시는 흑백표시램프(3b)만 각기 교호로 선택 점등되어지는 것이다.In addition, when the set contact point 8 is touched, the fifth flip-flop J 5 is in state transition, and the output thereof turns the transistors J 1 and J 2 off or on, respectively, or In the reverse state, only the white display lamp 3a is turned on when the transistor J 1 is turned on, and only the black and white display lamp 3b is turned on alternately when the transistor J 2 is turned on.

그러므로, 상기 흑표시램프(3a)가 먼저 점등되었다고, 가정하면 흑쪽부터 돌을 잡고 기록장갑(4)측의 터치접점(4a)을 소정 기록접점(2)에 터치시킨후 돌을 잡고 기록장갑(4)측의 터치접점(4a)을 소전 기록접점(2)에 터치시킨후 돌을 놓으면, t초후에 기록이 되는 것이다.Therefore, assuming that the black display lamp 3a is turned on first, hold the stone from the black side, touch the touch contact 4a on the recording gloves 4 side with the predetermined recording contact 2, and then hold the stone to hold the recording gloves ( When the touch contact 4a on the 4) side is touched by the pre-recording contact 2 and the stone is released, recording is performed after t seconds.

이때, 상기 터치접점(4a)이 소정 기록접점(2)에 터치되었을때는 제5도 및 제6도예의 복수의 트랜지스터(23)와 변환회로(24)를 거쳐 입력 5에 대해 3개의 출력이 발생되는 엔코더(EC)의 4개의 출력에 의해 12비트 출력이 얻어진다.At this time, when the touch contact 4a touches the predetermined write contact 2, three outputs are generated for the input 5 via the plurality of transistors 23 and the conversion circuit 24 of FIGS. 5 and 6. The four outputs of the encoder EC become 12-bit outputs.

또, 상기 12비트 출력은 오어게이트(O)와 12개의 제2플립플롭(J2)으로 가해지며, 상기 오어게이트(O)의 출력은 직접부져(12)를 올리고, 제3카운터(CO3)및 제4플립플롭(J4)을 포리셋하고, 제2카운터(CO2)를 크리어 시킨다.In addition, the 12-bit output is applied to the or gate (O) and the 12 second flip-flop (J 2 ), the output of the or gate (O) directly raises the buzzer (12), the third counter (CO 3 ) And the fourth flip flop J 4 are reset, and the second counter CO 2 is cleared.

또, 상기 제2플립플롭(J2)의 출력은 트리이스테이트게이트(JG)를 거쳐 메모리소자(27)의 입출력데이타 포트(I/1∼I/12)로 이어져 3개의 업다운 카운터(CO1)의 11비트 출력으로 메모리소자(27)의 주소지정과 함께 착점 데이타를 기록하게되는 것이며, 이때는 물론 제2카운터(CO2)측에서 제공되는 제어포트(CE,WE,DE)의 라이트(WE)신호와 함께 그 기입동작을 행하게 되는 것이다.In addition, the output of the second flip-flop J 2 is passed through the tristate gate JG to the input / output data ports I / 1 to I / 12 of the memory device 27 and the three up-down counters CO 1 . The address data of the memory element 27 is recorded with the 11-bit output of the memory device 27, and at this time, the write point WE of the control ports CE, WE, and DE provided from the second counter CO 2 is of course. The write operation is performed together with the signal.

상기 제3카운터(CO3)에 의해서는 제6플립플롭(J6)을 거쳐 제2카운터(CO2)에 카운터 클럭을 가하게 되고, 메모리소자(27)측의 제어포트(CE,WE,DE)를 통해 라이트 신호(WE)등이 가해져서 메모리소자(27)는 라이트 상태로 놓여지는 것이다.A counter clock is applied to the second counter CO 2 through the sixth flip flop J 6 by the third counter CO 3 , and the control ports CE, WE, and DE of the memory device 27 side are provided. The write signal WE or the like is applied to the memory device 27 so that the memory device 27 is placed in the write state.

그리고, 상기 흑측의 착접이후는 흑표시램프(3a)가 소등되고, 백표시램프(3b)가 점등된 상태로 되어 백측이 착점하며, 다시 이같은 과정을 반복하여 착점을 행하게 된다.After the welding on the black side, the black display lamp 3a is turned off, the white display lamp 3b is turned on, and the white side comes into contact with each other.

한편, 본 고안에 의한 기록복기 바둑판을 복기 기능으로 사용할때는 상기 제1도예의 상태를 뒤집어서 제2도와 같이 위치시키고, 상기 기록 복기 전환 스위치(18)를 복귀측으로 전환시킨다.On the other hand, when the recording retrieval check board according to the present invention is used as the regeneration function, the state of the first embodiment is reversed and positioned as shown in FIG. 2, and the recording regeneration changeover switch 18 is switched to the return side.

상기 스위치(18)를 복기측으로 놓았을때는 제11도예의 트라이스 레이트게이트(TG)가 닫혀지고, 메모리소자(27)는 리드 상태로 전환한다.When the switch 18 is placed on the regeneration side, the tris-rate gate TG of FIG. 11 is closed, and the memory element 27 is switched to the read state.

이후 복기 스위치(17)누름으로 제1플립플롭(J1)은 크리어되고, 스위치의 뗌과 함께 t초후에 데이터가 출력되어진다.Then, the first flip-flop J 1 is cleared by pressing the regeneration switch 17, and data is output after t seconds with the switch 뗌.

여기서는 제4플립플롭(J4)의 논리 출력 상태 변환이 행해지고, 제3카운터(CO3)는 업다운카운(CO1)로 카운트 펄스를 제공케되어 메모리 소자(27)측의 소정 주소를 주소포트(A0∼A10)를 통해 입력 받는다.In this case, the logic output state transition of the fourth flip-flop J 4 is performed, and the third counter CO 3 is provided with a count pulse to the up-down count CO 1 to address a predetermined address on the memory element 27 side. Input via (A 0 ~ A 10 ).

상기 주소포트(A0∼A10)로 입력받은 주소에 기록된 데이타는 입출력데이타포트(I/1∼I/12)를 통해 12개의 제1플립플롭(J1)의 입력으로 가해져서 상기 복기 스위치(17)누름 동작으로 제1플립플롭(J1)의 소정 논리 출력은 발생케되고, 이는 3입력을 5출력으로 하는 4개의 디코(DC)를 거쳐 제9도 및 제10도예의 앤드 게이트 회로(25a), 낸드게이트 회로(26a)로 각기 가해지며, 이 게이트 회로(25a,26a)의 19*19출력이 복기 램프(20)중 어느 하나를 점등케 되는 것이다.The data recorded at the address received through the address ports A 0 to A 10 is applied to the inputs of the twelve first flip-flops J 1 through the input / output data ports I / 1 to I / 12 to reproduce the data. The pressing operation of the switch 17 produces a predetermined logic output of the first flip-flop J 1 , which is passed through four decoders of three inputs to five outputs, the AND gates of FIGS. 9 and 10. The circuit 25a and the NAND gate circuit 26a are respectively applied, and the 19 * 19 outputs of the gate circuits 25a and 26a cause any one of the regeneration lamps 20 to light up.

또, 이때는 복기 및 역기 스위치(13)를 복기쪽으로 하였을때는 업다운 카운터(CO1)는 업으로 되고, 역기로 놓았을때는 다운으로 되므로서, 필요에 따라 그 복기 또는 역기 동작도 행할 수 있다.In this case, the up-down counter CO 1 is up when the regeneration and counterweight switch 13 is set to the regeneration side, and is down when the counterweight is set, so that the regeneration or counterweight operation can be performed as necessary.

이와 같은 본 고안은 하나의 바둑판으로 대국에 따른 데이타의 직접기록 수단과, 복기 수단을 함께 가지게되어, 일반 초심자는 물론 바둑을 좀더 향상 시키고자 하는 바둑애호힌이 범용적으로 용이하게 바둑을 익힐 수 있는 것이며, 한편으로는 그 기기가 단순하면서 전전자식으로 구축되어지므로서 그 기기의 신뢰성도 향상 시키는 것이 가능한 매우 실용적인 고안이다.The present invention has a single board to directly record the data according to the power and replay means, so that the general beginners as well as the Go Badukhan want to improve the Go more universally easy to learn Go On the one hand, it is a very practical design that can improve the reliability of the device because the device is built simple and electronically.

Claims (1)

바둑판면의 착점선에 대응설치시킨 램프와, 이 램프를 기보테이프와 그 구동처리 수단으로 구동하는 회로 수단을 갖는 바둑판에 있어서, 바둑판의 일측 상판면 착점선에는 전자접촉의 기록접점(2)이 설치되어 있는 기록판(1)과, 타측하판면 착점선에는 복기용 복기램프(20)가 각기 설치된 복기판(19)과, 바둑판의 일측면에는 통상의 메모리팩(14)의 장착수단을 갖고, 상기 기록판(1)의 기록접점(2)이 대국시에는 전자접촉되는 수순에 따라 그 정보를 메모리팩(14)에 기입처리하고, 복기시에는 메모리팩(14)에 기입처리된 대국수순데이터를 사용자의 호출수순에 따라 판독하여 복리판(19)의 복기램프(20)로 표시처리하는 기록복기회로(WRC)를 상기 바둑판 내에 탑재한 구성을 특징으로 하는 기록복기 바둑판.A checker board having a lamp corresponding to a junction line of a checker board, and a circuit means for driving the lamp with a gibo tape and its driving processing means, wherein the recording contact point 2 of the electronic contact is provided at the contact point of the top board of the checker board. The recording board 1 provided, the recovery board 19 provided with the regeneration lamp 20 for regeneration on the other lower board surface connection line, and the mounting means of the normal memory pack 14 are provided on one side of the board. When the recording contact 2 of the recording plate 1 is played, the information is written into the memory pack 14 in accordance with the procedure of electronic contact. And a recording recovery circuit (WRC) mounted on the board to read data in accordance with a user's calling procedure and to display and display the data by the recovery lamp (20) of the compound board (19).
KR2019890018758U 1989-12-12 1989-12-12 Checker board KR920008959Y1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019890018758U KR920008959Y1 (en) 1989-12-12 1989-12-12 Checker board

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019890018758U KR920008959Y1 (en) 1989-12-12 1989-12-12 Checker board

Publications (2)

Publication Number Publication Date
KR910012222U KR910012222U (en) 1991-07-30
KR920008959Y1 true KR920008959Y1 (en) 1992-12-26

Family

ID=19293059

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019890018758U KR920008959Y1 (en) 1989-12-12 1989-12-12 Checker board

Country Status (1)

Country Link
KR (1) KR920008959Y1 (en)

Also Published As

Publication number Publication date
KR910012222U (en) 1991-07-30

Similar Documents

Publication Publication Date Title
KR920008959Y1 (en) Checker board
JPS6448287A (en) Cd player
JPS6350149A (en) Automatic dial device
JPS5920348U (en) Transparent finger touch input device
JPS6439039A (en) Semiconductor integrated circuit device with gate array and memory
JPS6461185A (en) Disk reproducing device
JPS596247U (en) Input data display device
JPS6457498A (en) Partial correcting circuit for mask rom reading data
CA1165439A (en) Storage medium for electronic data processors
JPS6031795U (en) display circuit
JPS6054296U (en) display panel
JPS6057181U (en) audio rack equipment
JPS6031787U (en) Optical disc player music selection device
JPS58121187A (en) Cassette type ic
JPS60788U (en) Cassette deck display device
JPS59175461U (en) Operation program selection device for injection molding equipment
JPS6019224U (en) Sound quality switching display circuit
JPS60158254U (en) Small electronic device with data storage function
JPS59156325U (en) key switch
JPS59138034U (en) Cassette deck operation display circuit
JPS60150487U (en) Small electronic device with counting device
JPS6462868A (en) Magnetic disk device
JPS60166040U (en) Transparent coordinate input device
JPS6424298A (en) Driving of image memory
JPS6428721A (en) Semiconductor storage device

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
LAPS Lapse due to unpaid annual fee