KR920004990B1 - 조광기의 아날로그 입력 보상방식 - Google Patents

조광기의 아날로그 입력 보상방식 Download PDF

Info

Publication number
KR920004990B1
KR920004990B1 KR1019900005787A KR900005787A KR920004990B1 KR 920004990 B1 KR920004990 B1 KR 920004990B1 KR 1019900005787 A KR1019900005787 A KR 1019900005787A KR 900005787 A KR900005787 A KR 900005787A KR 920004990 B1 KR920004990 B1 KR 920004990B1
Authority
KR
South Korea
Prior art keywords
control signal
analog
signal input
dimming
dimmer
Prior art date
Application number
KR1019900005787A
Other languages
English (en)
Other versions
KR910018882A (ko
Inventor
강운식
Original Assignee
금성산전 주식회사
이희종
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 금성산전 주식회사, 이희종 filed Critical 금성산전 주식회사
Priority to KR1019900005787A priority Critical patent/KR920004990B1/ko
Publication of KR910018882A publication Critical patent/KR910018882A/ko
Application granted granted Critical
Publication of KR920004990B1 publication Critical patent/KR920004990B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05DSYSTEMS FOR CONTROLLING OR REGULATING NON-ELECTRIC VARIABLES
    • G05D25/00Control of light, e.g. intensity, colour or phase

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Automation & Control Theory (AREA)
  • Circuit Arrangement For Electric Light Sources In General (AREA)

Abstract

내용 없음.

Description

조광기의 아날로그 입력 보상방식
제 1 도는 본 발명 조광기의 아날로그 입력 보상방식에 대한 블록도.
제 2 도는 아날로그제어신호입력부(1)의 일실시 예시도.
제 3 도는 본 발명에 의한 조광데이타 추출원리를 보인 그래프.
* 도면의 주요부분에 대한 부호의 설명
1 : 아날로그제어신호입력부 2 : 디지탈제어신호입력부
3 : 제로크로싱검출부 4 : 마이크로프로세서
5 : 메모리 6 : 게이트 제어부
7 : 부하전력공급부 8 : A/D변환기
OP1 : 전압폴로워용 연산 증폭기 ZD1 : 제너다이오드
R1-R4 : 저항
본 발명은 조광제어방법에 관한 것으로, 특히 마이크로프로세서가 아날로그/디지탈변환기를 통해 입력되는 조광제어입력에 대응하여 정확하게 조광을 제어할 수 있도록한 조광기의 아날로그 입력 보상방식에 관한 것이다.
일반적인 조광제어시스템에 있어서 아날로그소자로 제어회로를 구성하고, 이를 이용하여 다이리스터등의 파워소자를 제어함으로써 조광을 실현하였는데, 이러한 제어회로를 구성하는 수동소자는 온도, 습도등의 환경조건이나 제조공정에 의한 소자자체의 특성으로 인하여 정확한 정격용량을 갖을 수 없어 이상적인 조광특성을 갖는 조광회로를 구성한다는 것이 현실적으로 불가능하며, 선령 동일품으로 제조된 다수개의 조광기에 동일한 레벨의 조광제어신호가 주어진 경우에도 그 표현되는 조광레벨이 각각 상이하여 정밀조광을 실현하기 위해서는 조광기의 특성에 부합되도록 조광제어신호를 생성해야 하는 어려움이 있었다.
본 발명은 이와같은 문제점을 해결하기 위하여 마이크로프로세서를 이용해서 아날로그/디지탈변환기를 포함한 조광제어입력회로의 제어신호에 따라 정확한 조광제어를 실현할 수 있는 조광제어방식을 창안한 것으로 이를 첨부한 도면에 의하여 상세히 설명한다.
제 1 도는 본 발명 조광기의 아날로그 입력 보상방식에 대한 블록도로서 이에 도시한 바와같이, 아날로그/디지탈변환기를 내장하여 외부로부터 입력되는 아날로그조광제어신호(h)를 디지탈조광제어신호로 변환하여 출력하는 아날로그제어신호입력부(1)와, 디지탈 통신소자로 구성되어 외부로부터 디지탈조광제어신호(g)를 입력하는 디지탈 제어신호입력부(2)와, 도통각제어의 기본이되는 교류전원(AC)의 제로크로싱지점을 검출하는 제로크로싱검출부(3)와, 상기 아날로그제어신호입력구(1)나 디지탈제어신호입력부(2)로부터 인가되는 목표조광레벨에 대응되는 조광제어신호를 출력하기 위한 연산기능을 수행하는 마이크로프로세서(4)와, 본 조광기의 구동에 필요한 상기 마이크로프로세서(4)의 프로그램, 조광회로의 특징을 결정하는 입력에 따른 게이트 도통각 테이타 아날로그 제어입력에 대한 보정에 필요한 각종 데이타 및 연산식을 내장하는 메모리(5)와, 상기 마이크로프로세서(4)로부터 입력되는 제어신호에 따라 게이트제어신호를 출력하는 게이트 제어부(6)와, 다이리스터와 같은 파워스위칭소자를 내장하여 상기 게이트제어부(6)로부터 입력되는 제어신호에 따라 소망하는 수준의 조광을 행하기 위한 전력을 부하에 공급하는 부하전력공급부(7)로 구성하였다.
제 2 도는 상기한 제 1 도의 아날로그제어신호입력부(1)의 일실시예시도로서 이에 도시한 바와같이, 아날로그조광제어신호(h)입력단자를 저항(R1)을 통한 후 저항(R2), 제너다이오드(ZD1)의 캐소우드 및 전압폴로워용 연산증폭기(OP1)의 비반전입력단자에 접속하고, 상기 연산증폭기(OP1)의 출력단자를 일측에 저항(R1, R2)에 의해 설정된 기준전압(Vref)이 인가되는 아날로그(A)/디지탈(D)변환기(8)의 타측입력단자에 접속하여 구성한 것으로 이와같이 구성된 본 발명은 상기 마이크로프로세서(4) 조광데이타 연상원리를 보인 제 3 도를 참조하여 상세히 설명하면 다음과 같다.
먼저, 제 1 도 및 제 2 도를 통해 본 발명의 동작과정을 개략적으로 설명하면, 사용자에 의해 설정되는 임의의 아날로그조광제어신호(h)는 저항(R1)을 통한후 전압폴로워용연산증폭기(OP1)의 비반전입력단자에 인가되는데, 여기서 상기연산증폭기(OP1)의 입력 임피던스는 거의 무한대에 가까우므로 그의 비반전입력단자에 인가되는 아날로그조광제어신호전압
Figure kpo00001
로 표현되며, 이는 상기 연산증폭기(OP1)를 통해 동일전압으로 A/D변환기(8)의 입력단자(Vin)에 인가된다.
결국, 전압폴로워용 연산증폭기(OP1)는 A/D변환기(8)의 입력단자의 임피던스가 비교적 작으므로(수KΩ) 입력측 임피던스를 낮추기 위한 것이며, 저항(R1, R2)에 의한 전압강하는 단일전원을 사용하고 또한 TTL레벨의 제어 전원만을 사용하기 위한 것이고, 이렇게 A/D변환기(8)에 입력된 상기의 아날로그조광제어신호(h)는 디지탈신호(f)로 변환된 다음 마이크로프로세서(4)에 출력된다.
이에 따라 상기 마이크로프로세서(4)는 상기 아날로그제어신호입력부(1)로부터 입력된 디지탈제어신호에 해당되는 조광레벨을 실현하기 위하여 이에 필요한 보정값을 메모리(5)로부터 추가로 입력한 다음 규정된 연산과정을 통해 상기 아날로그조광제어신호(h)에 대응하여 보정된 조광데이타를 추출함과 아울러, 제로크로싱검출부(3)로부터 제로크로싱신호가 입력된 후 상기에서 추출된 조광데이타가 지시하는 시점에서 게이트제어부(6)로 게이트 동작신호를 출력한다.
이로인하여 게이트제어부(6)는 상기 마이크로프로세서(4)로부터 게이트 동작신호를 입력받는 순간 이를 부하전력공급부(7)에 내장된 다이리스터의 게이트에 출력하여 그 다이리스터가 온되게 함으로써 그에따른 도통각으로 부하에 전력이 공급되며, 이하, 상기 마이크로프로세서(4)의 조강제어 연산방식을 설명한다.
제 3 도는 이러한 임의의 아날로그조광제어신호(h)가 상기 아날로그제어신호입력부(1)를 통해 디지탈신호로 상기 마이크로프로세서(4)에 입력될때 이에따른 보정데이타를 산출하는 원리를 그래프로서 제 1 상한은 아날로그조광제어신호(h)의 입력에 대한 조광데이타 즉, 시감도특성을 만족하는 소망출력관계를 보인 것이고, 제 4 상한은 아날로그조광제어신호(h)에 대한 아날로그제어신호출력부(1)의 출력관계 즉, 아날로그제어신호출력부(1)의 입출력관계를 보인 것이며, 제 3 상한은 상기 아날로그제어신호입력부(1)의 출력과 마이크로프로세서(4)의 입력관계가 동일함을 보인 것이고, 제 2 상한은 이러한 제 1 상한을 목표로 하여 제3,4상한의 관계로부터도풀되는 실제의 조명용 디지탈관계를 보인 것이다.
결과적으로 제 1 상한이 아날로그조광제어입력에 대한 목표출력 특성이며, 제 2 상한은 이러한 목표를 가능케하는 마이크로프로세서(4)의 내부데이터처리방식으로, 예를들어 상기 아날로그제어신호입력부(1)에 Hi의 아날로그입력이 인가되어 상기 마이크로프로세서(4)로부터 Di의 디지탈출력이 요구된다면, hi와 Di로 구성되는 사각형이 만나는 Fi점을 기준으로 fi를 Di로 보정하면 되며, 그러한 데이타 또는 보정식을 메모리(5)에 내장하여 아날로그제어신호입력부(1)의 고유한 하드웨어편차보정이 가능하다.
이상에서 상세히 설명한 바와같이 본 발명은 마이크로프로세서를 이용하여 아날로그조광제어신호에 대하여 정밀한 조광제어를 실현함으로써 사용자에게 신뢰감을 줄 수 있는 잇점이 있다.

Claims (2)

  1. 아날로그제어신호입력부(1)에 인가되는 아날로그조광제어신호(h)의 설정레벨에 따라 마이크로프로세서(4)가 시스템을 제어하여 조광을 실현하는 조광기에 있어서, 상기 아날로그 제어신호입력부(1)의 회로특성에 관계없이 조광기의 출력이 아날로그조광제어신호(h)에 따라 제어되도록 보정하는 데이타 및 수식을 메모리(5)에 내장시킨 후, 상기 아날로그제어신호입력부(1)로부터 입력되는 디지탈신호를 보정하여 목표조광레벨을 실현하는 것을 특징으로 하는 조광기의 아날로그 입력 보상방식.
  2. 제 1 항에 있어서, 아날로그조광제어신호전압(Vh)이 인가되는 저항(R1, R2)의 접속점을 제너다이오드(ZD1) 및 전압폴로워용 연산증폭기(OP1)의 비반전입력단자에 접속하고, 이의 출력단자를 저항(R3,R4)에 의한 기준전압(Vref1)이 인가되는 A/D변환기(8)의 입력단자(Vin)에 접속하여 아날로그제어신호입력부(1)를 구성한 것을 특징으로 것을 하는 조광기의 아날로그 입력 보상방식.
KR1019900005787A 1990-04-24 1990-04-24 조광기의 아날로그 입력 보상방식 KR920004990B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019900005787A KR920004990B1 (ko) 1990-04-24 1990-04-24 조광기의 아날로그 입력 보상방식

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019900005787A KR920004990B1 (ko) 1990-04-24 1990-04-24 조광기의 아날로그 입력 보상방식

Publications (2)

Publication Number Publication Date
KR910018882A KR910018882A (ko) 1991-11-30
KR920004990B1 true KR920004990B1 (ko) 1992-06-22

Family

ID=19298332

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019900005787A KR920004990B1 (ko) 1990-04-24 1990-04-24 조광기의 아날로그 입력 보상방식

Country Status (1)

Country Link
KR (1) KR920004990B1 (ko)

Also Published As

Publication number Publication date
KR910018882A (ko) 1991-11-30

Similar Documents

Publication Publication Date Title
US7714812B2 (en) Driving circuit for providing constant current
CN112399676B (zh) 恒流驱动电路及其校准方法与照明装置
KR920004990B1 (ko) 조광기의 아날로그 입력 보상방식
KR930003522B1 (ko) 전자증폭제어를 하는 전기신호의 증폭회로
KR950006246B1 (ko) 디지틀제어캐소우드 클램프회로
KR920700419A (ko) 제어장치
US3325724A (en) Voltage stabilizer employing a photosensitive resistance element
JP7226995B2 (ja) 光照射器用電源装置及び光照射システム
EP0410764A2 (en) Comparator circuit
CN214177277U (zh) 一种电阻调节电路
CN219459341U (zh) 驱动电路、照明组件及口腔扫描仪
KR920003034Y1 (ko) Pwm 제어특성 가변회로
SU1749887A1 (ru) Управл емый резистор
SU1569946A2 (ru) Устройство температурной стабилизации крутизны операционных преобразователей напр жение-ток
JP2585237B2 (ja) 調光装置
SU1682985A1 (ru) Стабилизатор посто нного тока
JPH0443997Y2 (ko)
JP2976447B2 (ja) D/aコンバータ
SU1451670A1 (ru) Стабилизирующий источник напр жени посто нного тока
KR100358767B1 (ko) 유도가열조리기의 출력보상회로
CN115148162A (zh) 驱动电路、背光电路及显示面板
SU1051517A1 (ru) Компенсационный стабилизатор посто нного напр жени
SU1026124A1 (ru) Стабилизатор переменного сигнала
JPH063446Y2 (ja) 複数電源による並列運転装置
KR100895445B1 (ko) 복합 디밍 회로

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee