KR910006454B1 - 선로 인터페이스 장치 - Google Patents

선로 인터페이스 장치 Download PDF

Info

Publication number
KR910006454B1
KR910006454B1 KR1019880017376A KR880017376A KR910006454B1 KR 910006454 B1 KR910006454 B1 KR 910006454B1 KR 1019880017376 A KR1019880017376 A KR 1019880017376A KR 880017376 A KR880017376 A KR 880017376A KR 910006454 B1 KR910006454 B1 KR 910006454B1
Authority
KR
South Korea
Prior art keywords
line
signal
kbps
circuit
b8zs
Prior art date
Application number
KR1019880017376A
Other languages
English (en)
Other versions
KR900011191A (ko
Inventor
홍기채
김시원
조규섭
김재근
염흥열
Original Assignee
재단법인 한국전자통신연구소
경상현
한국전기통신공사
이해욱
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 재단법인 한국전자통신연구소, 경상현, 한국전기통신공사, 이해욱 filed Critical 재단법인 한국전자통신연구소
Priority to KR1019880017376A priority Critical patent/KR910006454B1/ko
Publication of KR900011191A publication Critical patent/KR900011191A/ko
Application granted granted Critical
Publication of KR910006454B1 publication Critical patent/KR910006454B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/02Details
    • H04L12/12Arrangements for remote connection or disconnection of substations or of equipment thereof

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

내용 없음.

Description

선로 인터페이스 장치
제1도는 본 발명의 적용 계통도.
제2도는 본 발명의 구성도.
제3도는 본 발명에 사용된 선로 등화기의 구성도.
제4도는 본 발명에 사용된 산로 등화기의
Figure kpo00001
계단 필터의 특성도.
제5도는 선로 등화기의 이득 특성도.
제6도는 리세트 신호와 AGC회로의 입력 클럭 사이의 위상 관계도.
제7도는 시스템 타이밍 추출부의 구성도.
제8도는 시스템 타이밍 추출부의 DPLL 회로도.
제9도는 시스템 타이밍 추출부의 DPLL 회로의 일실시예시도.
제10도는 시스템 클럭 발생부의 구성도.
* 도면의 주요부분에 대한 부호의 설명
4 : B8ZS 선로 부호 및 복호기 5 : 선로 구동 및 종단부
6 : 데이터 재생부 7 : 선로 등화부
8 : 시스템 타이밍 추출부
9 : 마이크로 인터페이스 및 경보 표시부
20 : 시스템 클럭발생부
본 발명은 선로 인터페이스 장치에 관한 것으로서 특히 IMUX 시스템에 사용되는 선로 인터페이스 장치에 관한 것이다.
IMUX 시스템이라 함은 CCITT의 ISDN기능을 가지며, 최대 4ISDN 가입자를 집선시켜 4선 금속성 선로를 통해 전송토록 하는 소규모 ISDN 가입자 집선 장치를 말한다.
IMUX 시스템은 크게 IMUX/COT와 IMUX/RT로 구성되어 있는데, IMUX/RT는 S인터페이스 선로 또는 U인터페이스 선로와의 접속을 위한 것이고, IMUX/COT는 교환기측 U인터페이스 선로와의 접속을 위한 것이다.
본 발명은 IMUX 시스템의 COT용 또는 RT용으로 이용될 수 있는 것이며, IMUX 시스템의 공통채널 제어 장치(CCU)로부터의 400kbps NRZ신호를 B8ZS 선로 부호 법칙에 따라 부호화한 후 3진 신호 형태로 가입자 선으로 전송하고, 가입자선을 통해 전송되는 동안에 왜곡된 400kbps 수신 신호를 종단하여 선로 등화기능, 타이밍 재생기능, 데이터 재생기능을 수행한 후 400kbps NRZ 형태의 데이터로 변환하여 공통채널 장치(CCU)로 전달하며, 선로 인터페이스 유지 보수 관련 정보를 CPU로 전달하는데 그 목적이 있다.
본 발명은 상기 목적을 달성하기 위해 400kbps NRZ 신호를 B8ZS 선로 부호 법칙에 따라 부호화 하거나 B8ZS 신호를 상기 NRZ 신호로 복호화하는 B8ZS 선로 부호 및 복호수단, 상기 B8ZS 선로 부호 및 복호수단의 출력을 선로구동칩을 이용하여 3진 신호형태로 변환시킨 후 송신트랜스포머 및 임피던스 정합용 저항을 통해 가입자선과 접속시키거나 가입자 선으로부터 들어오는 400kbps 수신 신호를 종단시키며 과전압 보호 회로를 갖추고 있는 선로 구동 및 종단수단.
상기 선로 구동 및 종단수단에 연결되어 가입자 선케이블의 길이와 주위온도에 따라 변환하는 전송 특성을 보상하기 위한 선로 등화기, 상기 선로 등화기로부터의 출력 신호를 입력하여 제1클럭(9.6Mbps) 및 제2클럭(400kbps)을 추출하기 위한 시스템 타이밍 추출수단, 상기 시스템 타이밍 추출수단으로부터의 제1클럭(9.6Mbps)을 입력하여 시스템 클럭들(384kbps,400kbps 및 800kbps)을 발생시키는 시스템 클럭 발생수단,상기 선로 등화기의 출력으로부터 얻은 슬라이스 출력과 시스템 타이밍 추출부에서 얻어진 400kbps 클럭을 이용하여 수신 데이터를 재생하여 상기 B8ZS 선로 부호 및 복호수단으로 출력시키는 데이터 재생부 및 마이크로 인터페이스 및 경보 표시수단으로 구성되어 있다.
이하 첨부된 도면을 참조하여 본 발명을 상세히 설명하기도 한다.
제1도는 본 발명의 적용 계통도이고, 제2도는 본 발명의 구성도이며, 제3도는 본 발명에 사용된 선로 등화기의 구성도이고, 제4도는 본 발명에 사용된 선로 등화기의 f계단 필터 특성도이고, 제5도는 선로 등화기 이득 특성도이며, 제6도는 리세트 신호와 AGC 회로의 입력 클럭 사이의 위상 관계도이고, 제7도는 시스템 타이밍 추출부의 구성도이고, 제8도는 시스템 타이밍 추출부의 DPLL 회로도이고, 제9도는 시스템 타이밍 추출부의 DPU 회로의 일실시예시도이며, 제10도는 시스템 클럭 발생부의 구성도이다.
우선 제1도를 참조하여, 선로 인터페이스 장치(이하 LIU라 한다)(1)는 CUP(3)와 경보 관련 정보를 교환하기 위하여 데이터버스, 칩선택 신호, R/W 신호, 인터럽트 신호를 이용하며, CCU(공통채널제어 장치)(2)와 데이터 교환을 위하여 400kbps 클럭, 400kbps 데이터 신호, 프레임 경보 표시 신호를 이용한다.
다음에 제2도를 참조하면, 제2도에서 4는 B8ZS 선로 부호 및 복호기를, 5는 선로 구동 및 종단부를, 6은 데이터 재생부를, 7은 선로 등화부를, 8은 시스템 타이밍 추출부를, 9는 마이크로 인터페이스 및 경보 표시부를, 20은 시스템 클럭 발생부를 각각 나타낸다.
B8ZS 선로 부호 및 복호기(4)의 특징은 완전 채널 능력(Clear Channel Capability)이 보장되고, 수신 데이터로부터 타이밍 추출 가능하며, DC 전압 평행 상태를 유지하고, 전송에러를 검출하는데 있다.
이러한 B8ZS 부호 및 복호기능을 구현하기 위해 XR-T5670 칩을 사용하였다.
선로 구동 및 종단부(5)는 B8ZS선로 부호기의 출력을 XR-T5681 선로 구동칩을 이용하여 3진 신호형태로 변환시킨 후 송신 트랜스포머, 임피던스 정합용 저항을 통해 가입자선과 접속시킨다. 또한 ZNR을 이용한 과전압 보호 회로를 갖추고 있어 가입자선에서 유기되는 과도한 전압으로부터 LIU 회로를 보호한다.
선로 종단 기능은 임피던스 정합 회로, 저대역 필터를 사용하여 수행하도록 하였다. 종단 저항은 트랜스포머를 통해 가입자선이 종단될 때 임피던스 부정합으로 인한 반사파의 발생을 방지하도록 하였다. 저대역 필터는 수신 신호에서 전송 대역 이상의 고주파 성분의 잡음을 제거한다.
본 발명은 400kbps 데이터 신호를 교환기와 송수신 하기 위해 기존의 가입자선과 인터페이스한다. 기존의 가입자선은 보통 반경이 0.4mm,0.5mm,0.65mm인 지절연케이블이며, 이러한 케이블의 전송특성은 케이블의 길이와 주위온도에 따라 변화하게 된다. 따라서 변화하는 전송특성을 보상하기 위한 선로 등화기(line equalizer)는 제3도와 같이
Figure kpo00002
계단 필터(10), 롤오프필터(12),코아스 프래트 이득 증폭기(11), 파인 프래트 이득증폭기(13), 최대치 검출기(peakbetector)(14), AGC 회로(15)로 구성되어 있다.
선로 등화기(7)에서
Figure kpo00003
계단 필터는 가입자선의
Figure kpo00004
특성 손실을 보상하기 위한 이들 필터로서, 최대 16개까지의 이득특성 곡선을 얻을 수 있으며, 대표적인 특성곡선은 제4도와 같다.
파인 프래트 이득증폭기(13)는 OP 앰프, 아날로그 스위치, 캐퍼시터 및 저항등으로 구성되어 있으며 코아스 이득곡선 사이 손실을 보상하며 16개의 이득특성을 형성한다. 따라서 선로 등화기의 이득곡선은 256개이다. 최대치 검출기(14)는 OP 앰프, 아날로그 스위치, 캐퍼시터 및 저항등으로 구성되어 있으며 현재 수신된 신호에 등화기능을 수행한 출력 신호의 최대치를 검출하여 AGC 회로(15)에 전달함으로서 가입자선 길이에 대한 정보를 AGC 회로(15)에 제공한다. 그리고 아날로그 스위치를 주기적으로 전번에 추출된 최대 파형값을 리세트하여 현재 수신된 신호성분의 최대치를 가능한한 빨리 추출한다.
제6도는 최대치 검출기(14)의 리세트 신호와 AGC 회로(15)의 입력클럭 사이의 위상관계를 나타낸 것이다.
AGC 회로(15)는 자동이득 제어기능을 수행한다. 최대파형 검출기 출력은 2개의 아날로그 비교기에 입력되어, 적정등화 레벨들과 비교된다. 아날로그 비교기 COM1 출력과 COM2 출력이 모두 하이일 때 And 회로를 이용하여 카운터에 인에이블 신호를 보낸다.
회로(15)는 수신 신호에 포함된 순간적인 임펄스성 잡음의 영향을 줄이고, 선로등화기의 안정된 동작이 보장될 수 있도록 디지털 비교기를 이용하여 카운터의 출력차가 28이상 일때만 상승하강 카운터 내용이 변화한다. 그리고 카운터 출력은 PROM(Programble Read Only Memory) 어드레스 단자에 연결되어 PROM의 해당 어드레스의 내용에 따라 동화특성이 선택된다. 선로 등화기의 동작범위는 200KHz에서 0-42dB이다.
상기와 같이 구성된 선로 등화기의 이득특성은 제5도와 같다.
데이터 재생부(6)에서는 슬라이스 출력과 시스템 타이밍 추출부에서 얻어진 400kbps 클럭을 이용하여 수신데이타를 재생한다. 데이터 재생부 출력은 (+)계 데이터, (-)계 데이터로 나뉘어져서, B8ZS 복호기에 입력된다.
여기서, 선로 등화기(7)의 출력전압은 1.2Vop이고, 그 출력 신호는 슬라이스 회로에 입력되어 임계치 보다 크면 “1”로, 임계치보다 작으면 “0”으로 출력된다. B8ZS 부호 및 복호기(4)에서는 B8ZS 복호화법칙에 따라 복호기능을 수행한 후 원래의 NRZ 형태의 데이터를 복구한다.
시스템 타이밍 추출부(8)는 제7도와 같이 전파정류회로(21), 탱크 회로(22) 및 디지털 위상 보상 회로(23)로 구성되어 있다. 수신 신호로부터 타이밍을 추출하기 위해 선로 등화기(7)의 출력파형은 전파 정류회로(21)를 통해 전파 정류된 후 공진주파수(400KHz) 성분이 많은 신호 성분을 추출하기 위하여 데이터 재생용 임계 레벨 보다 더 큰 임계 레벨을 갖는 비교기에 입력된다. 비교기 출력 신호는 미분기에 의해 미분된 후 Q값이 낮은 탱크 회로(22)에 입력된다. 이 탱크 회로(22)에서 400kbps 재생된 클럭이 발생된다.
IMUX에 필요한 기본 시스템 클럭은 400kbps, 800kbps이고, 향후 H급 서비스를 위한 384kbps 등이 있다. 탱크 회로(22)에서 재생된 클럭은 타이밍 지터등 여러 불안 요인이 있다. 이를 제거하고 안정된 IMUX용 기본 시스템 클럭을 제공하기 위하여 디지털 위상 보상 회로(23)로서 DPLL 회로(디지탈 위상 고정루프 회로)를 사용하였다.
한편 DPLL용 크리스탈의 발진 주파수는 384kbps의 클럭을 얻을 수 있고 DPLL 출력의 리플을 줄이기 위하여 19.2Mbps로 정하였다. DPLL 회로는 제8도와 같이 위상검출기(24), 카운터(25), I/D(증분/감소)회로(33) 및 N분주 회로(26)로 구성된다.
위상검출기(24)는 수신 신호의 위상(oin)과 DPLL 출력 신호의 위상(0out)을 비교하여 그 차를 에러 신호(kb0e)로 배출한다. 여기서 kd는 위상검출기(24)의 이득이고, 0e는 위상에러(0in-0out)이다. K카운터(25)는 상향 카운터와 하향 카운터로 구성되며 위상검출기(24)의 상태가 정해진 수 이상 발생할 때 캐리와 바로우(borrow)를 출력한다. 이 캐리 비트와 바로우 비트는 I/D 회로(33)의 출력의 Nfc 클럭에서 반클럭씩 더하고 빼주는 역할을 한다. 이 DPLL 회로를 70LS297칩을 이용하여 실현한 일실시예를 제9도에 표시하였으며, 미설명부호 28은 24분주 회로를, 32는 인버터를 27은 74L297칩을 각각 나타낸다.
시스템 클럭 발생부(20)의 구성은 제10도에 도시되어 있으며, 25분주 회로(29), 12분주 회로(30) 및 24분주 회로(31)로 구성되어 있다.
DPLL의 I/D 출력 신호인 9.6Mbps 클럭을 이용하여 IMUX 시스템의 각 부분에서 필요로 하는 384kbps, 400kbps 및 800kbps의 기본클럭을 카운터를 이용해서 얻었다.
마이크로 인터페이스 및 경보 표시부(9)에서, LIU는 수신 신호 손실, 프레임 동기손실 등의 경보를 CPU에 인터럽트를 걸어 전달한다. CUP가 검사하는 경보의 종류는 다음과 같다.
(1) 수신 신호 손실
(2) 프레임 손실
(3) 셀프 루프 백 명령
본 발명은 상기와 같이 구성되어 IMUX 시스템의 COT용 또는 RT용으로 이용될 수 있는 것이며, IMUX 시스템의 공통채널 장치로부터의 400kbps NRZ 신호를 B8ZS 선로 부호 법칙에 따라 부호화한 후 3진 신호 형태로 가입자선으로 전송하고, 가입자선을 통해 전송되는 동안에 왜곡된 400kbps 수신 신호를 종단하여 선로 등화기능, 타이밍 재생기능, 데이터 재생기능을 수행한 후 400kbps NRZ 형태의 데이터로 변환하여 공통채널 장치로 전달하도록 하는 것이다.

Claims (3)

  1. 400kbps NRZ 신호를 B8ZS 선로 부호법칙에 따라 부호화 하거나 B8ZS 신호를 NRZ 신호로 복호화하는 B8ZS 선로 부호 및 복호수단(4), 상기B8ZS 선로 부호 및 복호수단(4)의 출력을 선로 구동칩을 이용하여 3진 신호형태로 변환시킨 후 송신 트랜스포머 및 임피던스 정합용 저항을 통해 가입자선과 접속시키거나 가입자선으로부터 들어오는 400kbps 수신 신호를 종단시키며 과전압 보호 회로를 갖추고 있는 선로 구동 및 종단수단(5), 상기 선로구동 및 종단수단(5)에 연결되어 가입자 선케이블의 길이와 주위온도에 따라 변화하는 전송특성을 보상하기 위한 선로 등화기(7), 상기 선로 등화기(7)로부터의 출력 신호를 입력하여 제1클럭(9.6Mbps) 및 제2클럭(400kbps)을 추출하기 위한 시스템 타이밍 추출수단(8), 상기 시스템 타이밍 추출수단(8)로부터의 제1클럭(9.6Mbps)을 입력하여 시스템 클럭들(384kbps,400kbps 및 800kbps)을 발생시키는 시스템 클럭 발생수단(20), 상기 선로 등화기(7)의 출력으로부터 얻은 슬라이스 출력과 시스템 타이밍 추출부에서 얻어진 400kbps 클럭을 이용하여 수신데이타를 재생하여 상기B8ZS 선로 부호 및 복호수단(4)으로 출력시키는 데이터 재생부(6) 및 마이크로 인터페이스 및 경보 표시수단(9)으로 구성된 것을 특징으로 하는 선로 인터페이스 장치.
  2. 제1항에 있어서, 상기 타이밍 추출수단(8)은 상기 선로 등화기(7)의 출력을 입력하는 전파 정류 회로, 상기 전파 정류 회로에 연결된 탱크 회로 및 회로에 연결되어 있는 디지털 위상 보상 회로를 포함하고 있는 것을 특징으로 하는 선로 인터페이스 장치.
  3. 제1항에 있어서, 상기 시스템 클럭 발생수단(20)은 25분주 회로, 12분주 회로 및 24분주 회로를 포함하고 있는 것을 특징으로 하는 선로 인터페이스 장치.
KR1019880017376A 1988-12-24 1988-12-24 선로 인터페이스 장치 KR910006454B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019880017376A KR910006454B1 (ko) 1988-12-24 1988-12-24 선로 인터페이스 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019880017376A KR910006454B1 (ko) 1988-12-24 1988-12-24 선로 인터페이스 장치

Publications (2)

Publication Number Publication Date
KR900011191A KR900011191A (ko) 1990-07-11
KR910006454B1 true KR910006454B1 (ko) 1991-08-26

Family

ID=19280625

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019880017376A KR910006454B1 (ko) 1988-12-24 1988-12-24 선로 인터페이스 장치

Country Status (1)

Country Link
KR (1) KR910006454B1 (ko)

Also Published As

Publication number Publication date
KR900011191A (ko) 1990-07-11

Similar Documents

Publication Publication Date Title
US4884285A (en) (DS) transmitter
US4584690A (en) Alternate Mark Invert (AMI) transceiver with switchable detection and digital precompensation
KR100422964B1 (ko) 고속 인코더 및 인코딩 방법
RU2145466C1 (ru) Система связи для сопряжения с сетью, имеющей данные, синхронизируемые с различными скоростями
US5103463A (en) Method and system for encoding and decoding frequency shift keying signals
US7003030B2 (en) Receivers, methods, and computer program products for an analog modem that receives data signals from a digital modem
US6400770B1 (en) High speed encoding and decoding methods for analog subscriber connections
US6674794B1 (en) System and method for sampling phase adjustment by an analog modem
CA1172336A (en) Clock extracting circuit
US6389064B1 (en) Modems, methods, and computer program products for identifying a signaling alphabet in variance with an ideal alphabet due to digital impairments
EP0156348A2 (en) Digital bidirectional transmission system with echo-cancellation
KR910006454B1 (ko) 선로 인터페이스 장치
EP0927469A2 (en) High speed communications system for analog subscriber connections
US6341148B1 (en) Method and apparatus for minimizing transient sampling fluctuations upon transition between modes of communication
EP0974209A1 (en) System and method for spectrally shaping transmitted data signals
US20040095257A1 (en) High-speed analog modem
US6823017B1 (en) Systems, methods and computer program products for filtering glitches from measured values in a sequence of code points
US4745624A (en) Automatic line buildout
JP2002525971A (ja) データ伝送システムにおけるサンプリングレートの制御ための装置及び方法
US6792004B1 (en) Systems, methods and computer program products for averaging learned levels in the presence of robbed-bit signaling based on proximity
AU749051B2 (en) A method of detecting the presence of robbed-bit signalling
Roman et al. Modems
JP2679502B2 (ja) ディジタル伝送システム用タイミング回路
JPH06284155A (ja) 変調装置及び復調装置
JPH022283A (ja) 回線終端装置

Legal Events

Date Code Title Description
A201 Request for examination
N231 Notification of change of applicant
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 19980725

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee