KR910006304Y1 - 3 - mode switching circuit - Google Patents

3 - mode switching circuit Download PDF

Info

Publication number
KR910006304Y1
KR910006304Y1 KR2019880003574U KR880003574U KR910006304Y1 KR 910006304 Y1 KR910006304 Y1 KR 910006304Y1 KR 2019880003574 U KR2019880003574 U KR 2019880003574U KR 880003574 U KR880003574 U KR 880003574U KR 910006304 Y1 KR910006304 Y1 KR 910006304Y1
Authority
KR
South Korea
Prior art keywords
transistor
mode
output
mode switching
switching unit
Prior art date
Application number
KR2019880003574U
Other languages
Korean (ko)
Other versions
KR890020240U (en
Inventor
백동철
Original Assignee
삼성전자 주식회사
안시환
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사, 안시환 filed Critical 삼성전자 주식회사
Priority to KR2019880003574U priority Critical patent/KR910006304Y1/en
Publication of KR890020240U publication Critical patent/KR890020240U/en
Application granted granted Critical
Publication of KR910006304Y1 publication Critical patent/KR910006304Y1/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Electronic Switches (AREA)

Abstract

내용 없음.No content.

Description

3모우드 절환 회로3mode switching circuit

제1도는 본 고안의 전체 구성도.1 is an overall configuration diagram of the present invention.

제2도는 본 고안의 실시 회로도.2 is an implementation circuit diagram of the present invention.

제3도는 본 고안의 일실시 회로도.3 is a circuit diagram of one embodiment of the present invention.

* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings

10 : 마이콤 20 : 모우드 절환부10: micom 20: mode switching unit

30 : TV/비데오 절환부 40 : 3모우드 절환부30: TV / video switching unit 40: 3 mode switching unit

R1-R16 : 저항 C1-C7 : 콘덴서R1-R16: Resistor C1-C7: Capacitor

Q1-Q4 : 트랜지스터SW1 : 스위치Q1-Q4: Transistor SW1: Switch

D1, D2 : 다이오드 P1-P7 : 출력단자D1, D2: Diode P1-P7: Output Terminal

VDD: 전원V DD : Power

본 고안은 3모우드 절환회로에 관한 것으로 비데오 1, 비데오 2, 텔레비젼 모우드를 마이콤의 제어로 전환시키도록 한 것이다.The present invention relates to a three-mode switching circuit to convert video 1, video 2, and television mode to control of a microcomputer.

종래에는 마이콤의 제어출력 2개를 이용하여 TV와 비데오 모우드를 절환시켜 주었으나 이는 2모우드 절환만 가능하고 3모우드 절환은 불가능 하였다.Conventionally, two control outputs of the microcomputer were used to switch the TV and the video mode, but only two mode switching was possible and three mode switching was not possible.

따라서 외부입력이 증가할 경우 손으로 직접 스위칭 절환시켜 3모우드 절환을 수행케 되므로 사용상 불편이 있는 것이었다.Therefore, when the external input is increased, it is inconvenient to use because the three-mode switching is performed by switching manually.

본 고안은 상기와 같은 점으 감않여 마이콤의 제어출력으로 3모우드의 절환 동작을 수행시킬수 있도록 한 3모우드 절환 회로를 제공하는 것으로써 이를 첨부 도면에 의하여 상세히 설명하면 다음과 같다.The present invention is to provide a three-mode switching circuit that can perform the switching operation of the three mode to the control output of the microcomputer as described above in detail by the accompanying drawings as follows.

제1도는 본 고안의 전체 구성도로써 키매트릭스 등에 의한 제어입력을 받아 출력단자(P1) (P2) (P3)로 각기 다른 제어 신호를 출력시키는 마이콤(10)과, 상기 마이콤(10)의 제어 신호 출력에 의하여 그 구동이 선택되고 비데오 및 TV 모우드를 절환하는 모우드 절환부(20)와, 상기 모우드 정부(20)의 구동에 따라 구동되어 TV 모우드를 선택하고 다이오드(D1)(D2)를 통하여 비데오 1, 비데오 2 모우드 절환을 제어하는 TV/비데오 절환부(30)로 구성된 것이다.1 is an overall configuration diagram of the present invention and receives a control input by a key matrix or the like and outputs different control signals to the output terminals P1, P2, and P3, and the control of the microcomputer 10. The drive is selected by the signal output and the mode switching unit 20 for switching the video and TV mode, and driven according to the drive of the mode unit 20 to select the TV mode and through the diode (D1) (D2) It consists of a TV / video switching unit 30 for controlling the video 1, video 2 mode switching.

그리고 제2도는 본 고안의 실시 회로도로써 키매트릭스 등에 의한 제어 입력 인가시마다 출력단자(P1) (P2) (P3)로 각기 다른 제어 신호 레벨을 출력시키게 마이콤(10)의 내부 프로그램을 구성하고 상기 마이콤(10)의 출력단자(P1) (P2) (P3)에서 출력되는 제어 신호는 잡음 제거용 콘덴서(C1-C3)와 바이어스용 저항(R1-R6)을 통하여 트랜지스터(Q1) (Q2) (Q3)의 구동을 제어하고 상기 트랜지스터(Q1) (Q2) (Q3)의 구동에 따라 저항(R1-R6)을 통하여 인가되는 전원(VDD)이 잡음제거용 콘덴서(C4-C6)와 적정 전류 공급용 저항(R11-R13)을 통하여 출력단자(P5-P7)로 출력되게 모우드 절한부(20)를 구성한다.2 is an implementation circuit diagram of the present invention and configures the internal program of the microcomputer 10 to output different control signal levels to the output terminals P1, P2, and P3 whenever a control input is applied by a key matrix or the like. The control signal output from the output terminals P1, P2, and P3 of (10) passes through the transistors Q1, Q2, and Q3 through the noise canceling capacitors C1-C3 and bias resistors R1-R6. Power supply V DD supplied through resistors R1-R6 according to the driving of the transistors Q1, Q2, and Q3 to supply a noise canceling capacitor C4-C6 and an appropriate current. The mode cutout 20 is configured to be output to the output terminals P5-P7 through the dragon resistors R11-R13.

또한 상기 트랜지스터(Q3)와 역구동되게 트랜지스터(Q4)를 연결하고 상기 트랜지스터(Q4)의 구동에 따라 동작되는 다이오드(D1) (D2)를 연결하여 출력단자(P5) (P6)로 출력되는 전원(VDD)을 선택하게 TV/비데오 절환부(30)를 구성한다.In addition, a power source connected to the transistor Q4 so as to be driven back to the transistor Q3 and connected to the diodes D1 and D2 operated according to the driving of the transistor Q4 is outputted to the output terminals P5 and P6. The TV / video switching unit 30 is configured to select (V DD ).

이때 저항(R7-R9)은 동일값을 갖게 설정하고 저항(R11-R13)도 동일한 정수치로 설정한다.At this time, the resistors R7-R9 are set to have the same value, and the resistors R11-R13 are also set to the same integer value.

모우드 절환부(20)에 TV/비데오 절환부(30)를 포함시켜 3모우드 절혼부(40)를 구성한 것이다.The mode switching unit 20 includes the TV / video switching unit 30 to configure the three mode marriage unit 40.

한편 제3도는 본 고안의 일실시 회로도로써 마이콤(10)의 출력단자(P1) (P2)가 2개만 구성되어 있을 경우 3모우드 절환부(40)의 트랜지스터(Q1) (Q2)는 마이콤(10)의 제어신호 츨력으로 구동을 선택하게 구성하고 트랜지스터(Q3)는 스위치(SW1)의 절환에 의하여 구동이 선택되게 구성한 것으로 모우드 절환부(20)의 트랜지스터(Q1) (Q2)의 베이스에는 마이콤(10)의 출력단자(P1) (P2)를 연결하고, 트랜지스터(Q3)의 베이스에는 저항(R14-R16)과 콘덴서(C7)가 연결된 스위치(SW1)의 절환 출력이 인가되게 구성한 것이다.On the other hand, Figure 3 is a circuit diagram of one embodiment of the present invention, when only two output terminals P1 and P2 of the microcomputer 10 are configured, the transistors Q1 and Q2 of the three-mode switching unit 40 are the microcomputer 10. Drive is selected by the control signal output of the control circuit, and the transistor Q3 is configured such that the drive is selected by switching of the switch SW1, and the microcomputer (3) is provided at the base of the transistors Q1 and Q2 of the mode switching unit 20. The output terminals P1 and P2 of 10) are connected, and the switching output of the switch SW1 to which the resistors R14 to R16 and the capacitor C7 are connected is applied to the base of the transistor Q3.

이와같이 구성된 본 고안의 작용 효과를 설명하면 다음과 같다. 마이콤(10)은 키매트릭스 등의 키입력에 의한 제어입력이 인가될때마다 출력단자(P1) (P2) (P3)의 제어 신호레벨을 하기 표와 같이 출력시킨다.Referring to the effects of the present invention configured as described above are as follows. The microcomputer 10 outputs the control signal levels of the output terminals P1, P2, and P3 as shown in the following table whenever a control input by a key input such as a key matrix is applied.

[표][table]

먼저 마이콤(10)에서 출력단자(P3)로 로우레벨을 출력시키게 되면 모우드 절환부(20)의 트랜지스터(Q3)는 "턴오프"로 전원(VDD)이 저항(R9)을 통한후 잡음제거용 콘덴서(C6)와 적정전류 공급용 저항(R13)을 통하여 출력단자(P7)로 출력되므로써 TV모우드가 선택되는 한편, 저항(R10)을 통하여 트랜지스터(Q4)의 베이스에 인가되므로써 트랜지스터(Q4)를 '턴온'시키게 된다.First, when the low level is output from the microcomputer 10 to the output terminal P3, the transistor Q3 of the mode switching unit 20 is "turned off" and the power supply V DD passes through the resistor R9 to remove noise. The TV mode is selected by being output to the output terminal P7 through the capacitor C6 and the resistor R13 for proper current supply, while the transistor Q4 is applied to the base of the transistor Q4 through the resistor R10. 'Turn on'.

트랜지스터(Q4)가 '턴온'되면 콜렉터측이 로우레벨로 떨어져 다이오드(D1) (D2)가 '온'되게 되고 다이오드(D1) (D2)의 '온'으로 인하여 출력단자(P5) (P6)에는 전원(VDD)이 공급되지 않게 된다.When the transistor Q4 is 'turned on', the collector side falls to the low level, and the diodes D1 and D2 are 'on', and the output terminals P5 and P6 are turned on due to the 'on' of the diodes D1 and D2. The power supply V DD is not supplied to the power supply.

따라서 마이콤(10)의 출력단자(P3)가 로우레벨이 되면 트랜지스터(Q3)는 '턴오프'시키고 트랜지스터(Q4)는 '턴온'시켜 다이오드(D1) (D2)를 '온'시킴으로써 출력단자(P7)에만 전원(VDD)을 공급하여 TV 모우드를 선택하게 되며 이때 마이콤(10)의 출력단자(P1) (P2)가 어떠한 제어신호로 출력되더라도 출력단자(P5) (P6)에 전원(VDD)이 공급되지 않아 비데오 1, 비데오 2 모우드는 선택되지 않게 된다.Accordingly, when the output terminal P3 of the microcomputer 10 is at the low level, the transistor Q3 is 'turned off' and the transistor Q4 is 'turned on' so that the diode D1 and D2 are 'on' to output the output terminal ( The power supply (V DD ) is supplied only to P7) to select the TV mode. At this time, even if the output terminals P1 and P2 of the microcomputer 10 are outputted with any control signal, the power supply V is output to the output terminals P5 and P6. DD ) is not supplied, so the Video 1 and Video 2 modes are not selected.

한편 마이콤(10)의 출력단자(P1)가 하이레벨, 출력단자(P2)가 로우레벨, 출력단자(P3)의 하이레벨로 출력될 경우, 먼저 출력단자(P3)의 하이레벨 출력에 의하여 트랜지스터(Q3)가 '턴온'되게 되고 트랜지스터(Q3)의 '턴온'으로 트랜지스터(Q4)가 '턴오프'되게 되므로 다이오드(D1) (D2)는 플로팅 상태가 되므로써 출력단자(P5) (P6)의 출력에 영향을 미치지 않게 된다.On the other hand, when the output terminal P1 of the microcomputer 10 is output at the high level, the output terminal P2 is at the low level, and the high level of the output terminal P3, the transistor is first outputted by the high level output of the output terminal P3. Since Q3 is 'turned on' and transistor Q4 is 'turned off' by transistor 'Q3', diode D1 and D2 are in a floating state so that the output terminals P5 and P6 It will not affect the output.

이때 마이콤(10)의 출력단자(P1)가 하이레벨, 출력단자(P2)가 로우레벨이므로 트랜지스터(Q1)는 '턴온'되고 트랜지스터(Q2)는 '턴오프'되게 되며 트랜지스터(Q1)의 '턴온'으로 전원(VDD)이 출력단자(P5)에 인가되지 못하고 트랜지스터(Q2)의 '턴오프'로 전원(VDD)이 저항(R8)을 통해 출력단자(P6)로 인가되므로써 비데오 1 모우드로 전환되어진다.At this time, since the output terminal P1 of the microcomputer 10 is high level and the output terminal P2 is low level, the transistor Q1 is' turned on 'and the transistor Q2 is' turned off', and the ' The power supply V DD is not applied to the output terminal P5 at the turn-on, and the power supply V DD is applied to the output terminal P6 through the resistor R8 at the turn-off of the transistor Q2. Switch to the mode.

이때 트랜지스터(Q3)의 '턴온'으로 전원(VDD)이 트랜지스터(Q3)을 통하여 출력단자(P7)에 인가되지 않게 되므로 TV모우드가 선택되지 않게 된다.At this time, since the power supply V DD is not applied to the output terminal P7 through the transistor Q3 by the 'turn on' of the transistor Q3, the TV mode is not selected.

또한 마이콤(10)의 출력단자(P1)가 로우레벨, 출력단자(P2) (P3)가 하이레벨로 출력될 경우에 때하여 살펴본다.In addition, the case where the output terminal P1 of the microcomputer 10 is output at the low level and the output terminals P2 and P3 at the high level will be described.

트랜지스터(Q3)가 '턴온'되고 트랜지스터(Q4)가 '턴오프'되어 다이오드(D1) (D2)가 플로팅 상태가 되므로써 출력단자(P5) (P6)의 출력에 영향을 미치지 않게되고 또한 트랜지스터(Q3)의 '턴온'으로 전원(VDD)이 출력단자(P7)로 출력되지 않아 TV모우드를 선택 하지 않게 된다. 이때 출력단자(P1)가 로우레벨, 출력단자(P2)가 하이레벨로 출력되므로 트랜지스터(Q1)는 '턴오프'되고 트랜지스터(Q2)는 '턴온'되게 되며 트랜지스터(Q2)의 '턴온'으로 전원(VDD)이 출력단자(P6)에 인가되지 못하고 트랜지스터(Q1)의 '턴오프'로 전원(VDD)이 저항(R7)을 통하여 출력단자(P5)로 인가되므로써 비데오 2 모우드로 절환 되어지게 된다.The transistor Q3 is 'turned on' and the transistor Q4 is 'turned off' so that the diodes D1 and D2 are in a floating state so that the output of the output terminals P5 and P6 is not affected and the transistor ( With the turn-on of Q3), the power supply (V DD ) is not output to the output terminal (P7), so the TV mode is not selected. At this time, since the output terminal P1 is output at the low level and the output terminal P2 is at the high level, the transistor Q1 is 'turned off' and the transistor Q2 is 'turned on' and the transistor 'Q2' is turned on. Since the power supply V DD is not applied to the output terminal P6 and the power supply V DD is applied to the output terminal P5 through the resistor R7 due to the 'turn off' of the transistor Q1, the power supply V DD is switched to the video 2 mode. Will be.

한편 제3도는 본 고안의 일실시예 회로도로써 본 고안의 마이콤(10)에 출력단자(P1) (P2)가 2개만 있는 경우에는 모우드 절환부(20)와 TV/비데오 절환부(30)로 구성된 3모우드 절환부(40)의 일측에 스위치(SW1)를 연결하여 스위치(SW1)를 연결하여 스위치(SW1)접속에 따라 TV/비데오 모우드가 선택되게 한다.3 is a circuit diagram of an embodiment of the present invention, when only two output terminals P1 and P2 are present in the microcomputer 10 of the present invention, the mode switching unit 20 and the TV / video switching unit 30 are shown. The switch SW1 is connected to one side of the configured three-mode switching unit 40 to connect the switch SW1 so that the TV / video mode is selected according to the switch SW1 connection.

즉 스위치(SW1)를 트랜지스터(Q3)의 베이스에 연결하여 스위치(SW1)를 '오프'시킬 경우는 마이콤(10)의 출력단자(P3)에서 로우 레벨을 출력시킬 경우와 같이 TV모우드를 선택하게 되고 스위치(SW1)를 '온'시킬 경우는 마이콤(10)의 출력단자(P1) (P2)에서 출력되는 제어신호 레벨에 따라 비데오 1, 또는 비데오 2 모우드가 선택되게 된다.That is, when the switch SW1 is 'off' by connecting the switch SW1 to the base of the transistor Q3, the TV mode is selected as in the case where the low level is output from the output terminal P3 of the microcomputer 10. When the switch SW1 is 'on', the video 1 or video 2 mode is selected according to the control signal level output from the output terminals P1 and P2 of the microcomputer 10.

이상에서와 같이 본 고안은 마이콤의 제어 출력에 의하여 동작되는 트랜지스터와 다이오드의 조합에 의하여 비데오 1, 비데오 2, TV의 3모우드를 절환시키는 것으로 TV, 비데오 1, 비데오 2로 되는 3모우드의 절환 작용에는 이용될 수 있기 때문에 제품의 고급화 및 다양화를 이룰 수 있는 것이다.As described above, the present invention is to switch the three modes of video 1, video 2, and TV by a combination of a transistor and a diode operated by the control output of the microcomputer. Because it can be used for the product can be made high-quality and diversification.

Claims (4)

키매트릭스에 제어입력을 받아 마이콤(10)의 출력단자(P1) (P2) (P3)로 출력시키는 제어신호에 의하여 그 구동이 선택되고 비데오 및 TV모우드 선택을 절환하는 모우드 절환부(20)와, 상기 모우드 절환부(20)의 TV모우드 선택 제어신호 출력에 의하여 TV모우드를 선택하고 다이오드(D1) (D2)를 통하여 비데오 모우드의 절환을 제어시키는 TV/비데오 절환부(30)로 구성된 것을 특징으로 하는 3모우드 절환회로.A mode switching unit 20 which receives a control input from the key matrix and outputs the output to the output terminals P1, P2, and P3 of the microcomputer 10 and switches the video and TV mode selections; And a TV / video switching unit 30 for selecting the TV mode according to the TV mode selection control signal output of the mode switching unit 20 and controlling the switching of the video mode through the diodes D1 and D2. 3 mode switching circuit. 제1항에 있어서, 모우드 절환부(20)는 마이콤(10)의 출력단자(P1) (P2) (P3)출력이 콘덴서(C1-C3) 및 바이어스용 저항(R1-R6)을 통하여 트랜지스터(Q1) (Q2) (Q3)의 베이스에 인가되게 연결하고 상기 트랜지스터(Q1) (Q2) (Q3)의 콜렉터는 전원(VDD)을 인가시킴과 동시에 콘덴서(C4-C6)와 저항(R11-R13)을 통하여 출력단자(P5-P7)와 연결되게 구성시킨 3모우드 절환회로.The output terminal P1, P2, P3 of the microcomputer 10 has a transistor (C1-C3) and a bias resistor (R1-R6) of the transistor (20). Q1) are connected to the base of (Q2) (Q3) and the collectors of the transistors (Q1) (Q2) and (Q3) apply the power supply (V DD ) and at the same time the capacitor (C4-C6) and the resistor (R11-). A three-mode switching circuit configured to be connected to the output terminals P5-P7 through R13). 제1항에 있어서, TV/비데오 절환부(30)는 모우드 절환부(20)의 트랜지스터(Q3)의 콜렉터에 저항(R10)을 통하여 트랜지스터(Q4)의 베이스를 연결하고 상기 트랜지스터(Q4)의 콜렉터는 다이오드(D1) (D2)를 통하여 트랜지스터(Q1) (Q2)의 콜렉터와 연결되게 구성시킨 3모우드 절환회로.The TV / video switching unit 30 connects the base of the transistor Q4 to the collector of the transistor Q3 of the mode switching unit 20 through a resistor R10 and connects the base of the transistor Q4. The collector is a three-mode switching circuit configured to be connected to the collector of the transistors Q1 and Q2 through the diodes D1 and D2. 제1항 또는 제2항에 있어서, 모우드 절환부(20)는 마이콤(10)의 출력단자(P1) (P2) 출력에 의하여 트랜지스터(Q1) (Q2)의 구동을 상태하게 연결하고 트랜지스터(Q3)는 스위치(SW1)의 절환에 의하여 구동이 선택되게 연결하여 구성시킨 3모우드 절환회로.The transistor switching unit 20 according to claim 1 or 2, wherein the mode switching unit 20 connects the driving of the transistors Q1 and Q2 by the outputs of the output terminals P1 and P2 of the microcomputer 10 and the transistor Q3. ) Is a three-mode switching circuit configured to connect the drive to be selected by the switch of the switch (SW1).
KR2019880003574U 1988-03-16 1988-03-16 3 - mode switching circuit KR910006304Y1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019880003574U KR910006304Y1 (en) 1988-03-16 1988-03-16 3 - mode switching circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019880003574U KR910006304Y1 (en) 1988-03-16 1988-03-16 3 - mode switching circuit

Publications (2)

Publication Number Publication Date
KR890020240U KR890020240U (en) 1989-10-05
KR910006304Y1 true KR910006304Y1 (en) 1991-08-22

Family

ID=19273301

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019880003574U KR910006304Y1 (en) 1988-03-16 1988-03-16 3 - mode switching circuit

Country Status (1)

Country Link
KR (1) KR910006304Y1 (en)

Also Published As

Publication number Publication date
KR890020240U (en) 1989-10-05

Similar Documents

Publication Publication Date Title
KR910006304Y1 (en) 3 - mode switching circuit
KR900008278Y1 (en) Automatic mode selecting circuit for tv/video
KR890006230Y1 (en) Mode converting circuit of television
KR900009974Y1 (en) Mode control of a/v system
KR910000650Y1 (en) Switching circuitry
KR930002031Y1 (en) R.f. modulator channel switching circuit of tv/vcr
KR950005769Y1 (en) Apparatus for reducing electric power of tv
KR900001117Y1 (en) Power control circuit of monitor and vtr
KR910007416Y1 (en) Tv/vtr switching circuit
KR200164853Y1 (en) Television input/output controller apparatus for a video tape recorder
KR910006183Y1 (en) Video mode switching circuit
KR930005929Y1 (en) Automatic mode cutout circuit
KR890006329Y1 (en) Switching circuit for tv mode
KR920002448Y1 (en) Stand-by morning circuit
KR970005704Y1 (en) On/off circuits of tv main power
KR960004656B1 (en) Driving circuit for vcr with low voltage
KR910001592Y1 (en) Power-off compensating circuit for television
KR930007544Y1 (en) Power source
KR900006306Y1 (en) Audio trap circuit for two audio system
KR910007418Y1 (en) Tv/vtr switching circuit
KR890000709Y1 (en) Teletext/computer signal automatic modulating circuit
JP2538240Y2 (en) Analog switch circuit with logic circuit
KR910000555Y1 (en) Multi-lateral auto converting circuit
KR850002012Y1 (en) Channel selection switching circuit
KR910005340Y1 (en) Power supply stabilization circuit for horizontal deflecting circuit

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 19970711

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee