KR910005619Y1 - Drum motor drive circuit for vtr - Google Patents

Drum motor drive circuit for vtr Download PDF

Info

Publication number
KR910005619Y1
KR910005619Y1 KR2019870014527U KR870014527U KR910005619Y1 KR 910005619 Y1 KR910005619 Y1 KR 910005619Y1 KR 2019870014527 U KR2019870014527 U KR 2019870014527U KR 870014527 U KR870014527 U KR 870014527U KR 910005619 Y1 KR910005619 Y1 KR 910005619Y1
Authority
KR
South Korea
Prior art keywords
drum motor
drum
signal
transistor
output
Prior art date
Application number
KR2019870014527U
Other languages
Korean (ko)
Other versions
KR890005496U (en
Inventor
김완호
Original Assignee
삼성전자 주식회사
안시환
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사, 안시환 filed Critical 삼성전자 주식회사
Priority to KR2019870014527U priority Critical patent/KR910005619Y1/en
Publication of KR890005496U publication Critical patent/KR890005496U/en
Application granted granted Critical
Publication of KR910005619Y1 publication Critical patent/KR910005619Y1/en

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B5/00Recording by magnetisation or demagnetisation of a record carrier; Reproducing by magnetic means; Record carriers therefor
    • G11B5/40Protective measures on heads, e.g. against excessive temperature 
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B2220/00Record carriers by type
    • G11B2220/90Tape-like record carriers

Landscapes

  • Control Of Electric Motors In General (AREA)
  • Control Of Direct Current Motors (AREA)
  • Control Of Motors That Do Not Use Commutators (AREA)

Abstract

내용 없음.No content.

Description

비데오 테이프 레코더의 드럼모터 드라이브회로Drum motor drive circuit of video tape recorder

제 1 도는 종래의 드럼모터 드라이브회로.1 is a conventional drum motor drive circuit.

제 2 도는 본 고안의 실시예를 보인 회로도.2 is a circuit diagram showing an embodiment of the present invention.

제 3 도는 제 2 도의 회로도에 대한 주요부의 출력 파형도.3 is an output waveform diagram of an essential part of the circuit diagram of FIG.

* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings

5 : 저역통과 필터 7 : 드럼모터 구동부5 low pass filter 7 drum motor drive unit

20 : 드럼모터 논리제어부20: drum motor logic control unit

본 고안은 비데오 테이프 레코더가 재생 동작중에 정전이나 기타 이유로 전원이 차단되었다가 일정시간 후 다시 전원이 공급될 경우에 발생하는 테이프 및 헤드의 손상을 방지할 수 있는 비데오 테이프 레코더의 드럼모터 드라이브회로에 관한 것이다.The present invention provides a video tape recorder drum motor drive circuit that can prevent the tape and head from being damaged when the video tape recorder is turned off during power outage or other reasons during playback. It is about.

종래의 비데오 테이프 레코더(이하 VTR이라 한다)의 드럼모터 드라이브회로는, 제 1 도에 도시된 바와 같이 비교기(1)(2) 및 펄스폭 변조회로(3)(4)를 통하여 출력된 드럼 자동 위상 제어신호(S1)(이하 DAPC라 한다.) 및 드럼 자동 주파수 제어신호(S2)(이하 DAFC라 한다)가 저역통과필터(6)(5)를 통하여 드럼모터 구동부(7)에 입력된다. 드럼 모터 구동부(7)의 출력단자에는 드럼모터 제어신호(S3)가 IC(8)를 통하여 인가됨과 아울러 드럼모터(8)가 연결된다. 도면에서 미설명 부호 10은 드럼모터 속도제어의 순간적인 변동을 막아주는 리미터회로이다.The drum motor drive circuit of a conventional video tape recorder (hereinafter referred to as VTR) is a drum automatic output through a comparator (1) (2) and a pulse width modulation circuit (3) (4) as shown in FIG. The phase control signal S 1 (hereinafter referred to as DAPC) and the drum automatic frequency control signal S 2 (hereinafter referred to as DAFC) are input to the drum motor drive unit 7 through the low pass filter 6 and 5. do. The drum motor control signal S 3 is applied to the output terminal of the drum motor driving unit 7 through the IC 8 and the drum motor 8 is connected. In the drawing, reference numeral 10 denotes a limiter circuit that prevents instantaneous fluctuation of the drum motor speed control.

상기 DAPC(S1) 및 DAFC(S2)는 드럼에 부착되어 있는 비데오 헤드가 테이프를 트래싱할 때 일정한 속도와 위상으로 회전할 수 있도록 제어하는 신호이다. DAPC(S1)는 녹음모드의 경우에는 비데오 신호에서 분리된 수직동기신호를 기준신호로 하고, 재생모드의 경우에는 X-TAL의 발진신호를 분주하여 얻은 60Hz를 기준신호로 하며 헤드 스위칭 펄스를 비교신호로 한다. 기준신호 및 비교신호는 디지탈 위상 비교기(2) 및 펄스폭변조회로(4)에 의해 가변 펄스폭으로 변환된 신호이다.The DAPC (S 1 ) and DAFC (S 2 ) is a signal that controls the video head attached to the drum to rotate at a constant speed and phase when the tape tracks. In the recording mode, the DAPC (S 1 ) uses the vertical synchronization signal separated from the video signal as the reference signal.In the playback mode, the 60Hz obtained by dividing the X-TAL oscillation signal is used as the reference signal. A comparison signal is used. The reference signal and the comparison signal are signals converted into variable pulse widths by the digital phase comparator 2 and the pulse width modulation circuit 4.

DAFC(S2)는 드럼모터 속도제어를 위한 신호로서, 드럼속도에 의해 결정되는 주파수를 가진 사인파를 구형파 발생수단(도시하지 않음)에 의해 구형파로 바뀌어진 것이다. 구형파는 디지탈 속도 비교기(1) 및 펄스폭변조회로(3)에 의해 가변펄스폭으로 변환된 신호이다.DAFC (S 2 ) is a signal for controlling the speed of the drum motor, and a sine wave having a frequency determined by the drum speed is converted into a square wave by a square wave generating means (not shown). The square wave is a signal converted into a variable pulse width by the digital speed comparator 1 and the pulse width modulation circuit 3.

드럼모터 제어신호(S3)는 전원이 인가된 상태의 언로딩상태에서 하이레벨신호를 유지하며 정지상태에서 녹음모드 및 재생모드가 되면 로우레벨이 되는 신호이다.The drum motor control signal S 3 maintains a high level signal in an unloading state in a state where power is applied, and becomes a low level signal in a recording mode and a reproducing mode in a stop state.

상기 DAPC 및 DAFC는 각각 저역통과필터(6)(5)에 의해서 직류전압으로 변환되고 드럼모터 구동부(7)를 통하여 드럼모터(9)를 드라이브한다. 이때 드럼의 회전은 정지상태에서 녹음모드 및 재생모드가 되면 로우레벨의 드럼모터 제어신호(S3)에 따라 IC(8)가 오픈되고, 따라서 드럼모터 구동부(7)의 직류전압이 드럼모터(9)에 인가되어 드럼모터(9)가 회전된다.The DAPC and the DAFC are converted into direct current voltages by the low pass filters 6 and 5, respectively, and drive the drum motor 9 through the drum motor drive unit 7. At this time, when the drum is in the recording mode and the playback mode in the stopped state, the IC 8 is opened according to the low level drum motor control signal S 3. Therefore, the DC voltage of the drum motor driver 7 is changed to the drum motor. 9) the drum motor (9) is rotated.

그런데 이와 같은 종래의 드럼모터 드라이브회로는 테이프에 기록된 영상신호를 재생하는 도중에 정전이나 다른 원인으로 전원이 차단되었다가 다시 전원이 공급될 경우에 VTR의 마이컴은 초기화를 실행하여 정지모드로 복귀하며, 드럼모터 제어신호(S3)는 하이레벨이 되어 드럼모터 구동부(7)의 출력전압이 로우레벨이 되고 드럼모터(9)는 정지상태에 있게 된다. 이 상태에서 언로딩 동작이 실시된다. 여기서 언로딩이란 드럼 주위에 감겨있는 테이프를 로딩모터의 역회전에 의하여 카세트로 가져오는 동작을 말한다. 이런 언로딩 동작을 할때 드럼이 회전하지 않는 상태에서 테이프를 되감아주게 되어 드럼의 헤드와 테이프가 마찰을 하게 되므로 드럼의 헤드와 테이프가 손상되는 문제점이 있다.However, in the conventional drum motor drive circuit, when the power is cut off due to a power failure or other reason while playing the video signal recorded on the tape, and the power is supplied again, the microcomputer of the VTR executes initialization and returns to the stop mode. The drum motor control signal S 3 is at a high level so that the output voltage of the drum motor driver 7 is at a low level, and the drum motor 9 is in a stopped state. In this state, the unloading operation is performed. Here, unloading refers to an operation of bringing a tape wound around a drum to a cassette by reverse rotation of the loading motor. When the unloading operation is performed, the tape is rewound in a state where the drum does not rotate, and thus the head and tape of the drum are rubbed, thereby causing damage to the head and tape of the drum.

따라서, 본 고안의 목적은 재생중 정전이 되었다가 다시 전원이 복귀될 때 테이프와 드럼이 마찰에 의해 손상되는 것을 방지하는 VTR의 드럼모터 드라이브회로를 제공하는 데 있다.Accordingly, an object of the present invention is to provide a drum motor drive circuit of the VTR which prevents the tape and the drum from being damaged by friction when the power is restored during power failure during regeneration.

이와 같은 목적을 가지는 본 고안의 DAPC 및 DAFC이 입력되는 저역통과필터와, 상기 저역통과필터의 출력신호를 각각 비교하여 드럼모터 구동전압을 발생하여 드럼모터 제어신호에 따라 드럼모터를 구동하는 드럼모터 구동부로 구성된 드럼모터 드라이브회로에 있어서, 정지상태에서 로우레벨이되는 드럼모터제어신호에 따라 온, 오프 제어되는 트랜지스터와, 정전이 되었다가 다시 인가되는 전원전압을 미분하여 펄스신호를 출력하는 미분회로와 상기 트랜지스터의 출력신호 및 상기 미분회로의 출력신호에 따라 드럼모터 구동부의 출력을 제어하는 트랜지스터로 구성되어 재생중 정전이 되었다가 다시 전원이 인가되어 마이컴이 초기동작을 실시함과 동시에 언로딩 동작이 수행될 때 일정시간 드럼모터 구동전압을 흘려줌으로써 드럼과 테이프의 마찰을 방지하는 것이 특징으로 한다.A drum motor driving the drum motor according to the drum motor control signal by generating a drum motor driving voltage by comparing the low pass filter to which the DAPC and DAFC of the present invention having the above purpose are input and the output signal of the low pass filter. In a drum motor drive circuit composed of a driving unit, a differential circuit for outputting a pulse signal by differentiating a transistor that is turned on and off according to a drum motor control signal that becomes low in a stopped state and a power supply voltage applied after a power failure. And a transistor for controlling the output of the drum motor driving unit according to the output signal of the transistor and the output signal of the differential circuit. The power is applied again after power failure during regeneration, and the microcomputer performs initial operation and unloading operation. When the drum motor is driven for a certain time, It is characterized to prevent.

이하 첨부된 도면에 의하여 본 고안의 실시예를 상세히 설명한다.Hereinafter, exemplary embodiments of the present invention will be described in detail with reference to the accompanying drawings.

본 고안을 설명함에 있어서 종래의 기술과 동일한 부분은 동일한 부호를 쓰고 상세한 설명은 생략한다.In describing the present invention, the same parts as in the prior art have the same reference numerals, and detailed description thereof will be omitted.

제 2 도는 본 고안의 실시예를 보인 회로도이다. 이에 도시된 바와 같이 DAPC(S1)는 저항(R1)과 콘덴서(C1)로 이루어진 저역통과필터(6)와 저항(R3)(R4)을 통하여 연산증폭기(A1)의 비반전단자(+)에 인가되게 연결되고, 저항(R4)은 접지콘덴서(C4)와 연결됨과 아울러 전원(Vcc)이 인가되는 콘덴서(C3)와 연결된다. DAFC(S2)는 저항(R2)과 콘덴서(C2)로 이루어진 저역통과필터(5)를 통하여 연산증폭기(A1)의 반전단자(-)에 인가되게 연결되고, 연산증폭기(A1)의 출력단자는 직렬 연결된 저항(R5,R6)을 통하여 드럼모터 구동전압(V5) 출력단자에 연결된다. 드럼모터 제어신호(S3)는 저항(R8)을 통하여 전원(Vcc)이 에미터에 인가되는 트랜지스터(Q1)의 베이스에 인가되게 연결됨과 동시에 WJ항(R9)을 통하여 에미터에 연결된다. 상기 트랜지스터(Q1)의 콜렉터는 저항(R10)에 의해 접지되고 저항(R11)을 통하여 트랜지스터(Q2)의 베이스에 연결굄과 아울러 콘덴서(C7)를 통하여 전원(VCC)과 연결된다. 베이스가 접지된 트랜지스터(Q2)의 에미터는 콘덴서(C5)(C6)와 저항(R7)을 통하여 상기 연상증폭기(A1)의 반전단(-)에 연결됨과 아울러 상기 저항(R5)(R6)의 접속점에 연결된다.2 is a circuit diagram showing an embodiment of the present invention. As shown therein, the DAPC S 1 has a ratio of the operational amplifier A 1 through the low pass filter 6 consisting of the resistor R 1 and the capacitor C 1 and the resistor R 3 and R 4 . It is connected to the inverting terminal (+), the resistor (R 4 ) is connected to the ground capacitor (C 4 ) and the capacitor (C 3 ) to which the power supply (Vcc) is applied. DAFC (S 2) has a resistance (R 2) and capacitor (C 2) to the inverting terminal of the operational amplifier (A 1) via the low-pass filter 5 consisting of - and connected to be applied to the operational amplifier (A 1 () ) Output terminal is connected to the output terminal of the drum motor driving voltage (V 5 ) through series connected resistors (R 5 , R 6 ). The drum motor control signal S 3 is connected such that the power supply Vcc is applied to the base of the transistor Q 1 , which is applied to the emitter via a resistor R 8 , and simultaneously to the emitter through the WJ term R 9 . Connected. The collector of the transistor Q 1 is grounded by a resistor R 10 and connected to the base of the transistor Q 2 through a resistor R 11 and with a power supply V CC through a capacitor C 7 . Connected. The emitter of the transistor Q 2 having a grounded base is connected to the inverting terminal (−) of the associative amplifier A 1 through a capacitor C 5 , C 6 , and a resistor R 7 , and the resistor R 5 ) is connected to the connection point of (R 6 ).

이와 같이 구성된 본 고안회로의 동작을 제 2 도 및 제 3 도를 참조하여 설명한다.An operation of the inventive circuit configured as described above will be described with reference to FIGS. 2 and 3.

본 고안을 설명함에 있어서 종래기술과 동일한 부분에 대해서는 동일 부호를 쓰고 상세한 설명은 생략한다.In describing the present invention, the same parts as in the prior art are denoted by the same reference numerals, and detailed description thereof will be omitted.

제 3 도는 제 2 도에서 도시한 회로도의 주요부의 출력파형도로서, 전원(Vcc)이 인가된 언로딩모드와, 재생모드와, 정전이 되었을 때와, 정전되었다가 다시 전원이 인가된 언로딩모드의 경우로 구분하여 나타내었다.3 is an output waveform diagram of the main part of the circuit diagram shown in FIG. 2, in which the unloading mode to which the power supply Vcc is applied, the regeneration mode, and the unloading to which power is applied again after power failure are applied. The mode is shown separately.

VTR에 전원이 인가된 언로딩 모드의 경우에는 드림 자동 위상 제어 신호출력단자에는 제 3 도의 S1에 도시된 구형파 신호의 DAPC(S1)가 출력되고 이 신호는 저역통과필터(6)를 통하여 제 3 도의 V1에 도시된 신호가 되어 연산증폭기(A1)의 비반전단자(+)에 입력된다. 드럼 자동 주파수 제어신호 출력단자(S2)에는 저전위의 DAFC가 출력되고 이 신호는 저역통과필터(5)를 통하여 제 3 도의 V2에 도시된 신호가 되어 연산증폭기(A1)의 반전단자(-)에 입력되면 연산증폭기(A1)의 출력신호는 하이레벨이 된다. 이때 하이레벨의 드럼모터 제어신호(S3)가 트랜지스터(Q1)의 베이스에 인가되어 트랜지스터(Q1)는 오프된다. 따라서 트랜지스터(Q2)가 턴온되고 드럼모터 구동부의 출력전압이 접지되어 제 3 도의V4에 도시된 바와 같이 로우레벨이 되어 드럼모터는 정지상태에 있게 된다.In the unloading mode in which power is applied to the VTR, a DAPC (S 1 ) of the square wave signal shown in S 1 of FIG. 3 is output to the dream automatic phase control signal output terminal, and the signal is passed through the low pass filter (6). The signal shown in V 1 of FIG. 3 is input to the non-inverting terminal (+) of the operational amplifier A 1 . A low potential DAFC is output to the drum automatic frequency control signal output terminal S 2 , and this signal becomes a signal shown in V 2 of FIG. 3 through the low pass filter 5 to invert the terminal of the operational amplifier A 1 . When input to (-), the output signal of the operational amplifier A 1 is at a high level. At this time, the high level drum motor control signal S 3 is applied to the base of the transistor Q 1 so that the transistor Q1 is turned off. Accordingly, the transistor Q 2 is turned on and the output voltage of the drum motor driver is grounded to a low level as shown in V 4 of FIG. 3 so that the drum motor is in a stopped state.

정지상태에서 재생모드가 될 경우에는 드럼모터의 속도 및 위상에 따라 DAPC(S1)과 DAFC(S2)의 듀티가 변하여 연산증폭기(A1)의 출력전압(V3)은 미들(Middle)전압으로 떨어진다. 또한 이때에는 드럼모타 제어신호(S3)가 로우레벨이 되어 트랜지스터(Q1)은 온되고, 다라서 콜렉터 전압(V5)이 하이레벨이 됨으로써 트랜지스터(Q2)가 오프되어 드럼모터 구동부(7)에서 출력되는 미들레벨의 드럼모터 구동전압(V5)(제 3 도의 V5)이 드럼모터에 인가되어 드럼모터가 회전하게 된다.In the stop mode, the duty of the DAPC (S 1 ) and DAFC (S 2 ) is changed according to the speed and phase of the drum motor, so the output voltage (V 3 ) of the operational amplifier (A 1 ) is middle. Drops to voltage. At this time, the transistor motor control signal S 3 is at a low level, and the transistor Q 1 is turned on. Therefore, the collector voltage V 5 is at a high level, so that the transistor Q 2 is turned off, and the drum motor driver ( 7) the drum motor drive voltage (5 V) (third-degree V 5) of the middle level which is output from the motor is applied to the drum is a drum motor is rotated.

상기한 재생모드에서 정전이 되어 VTR에 전원이 차단되면 모든 제어신호(S1)(S2)(S3)는 저전위 상태가 되며, 차단되었던 전원(Vcc)이 다시 인가되면 DAPC(S1)는 듀티 50%의 구형파로 출력되고 DAFC(S2)은 로우레벨신호를 출력되며, 따라서 연산증폭기(A1)의 출력단자(V3)에는 하이레벨이 출력된다. 이때 드럼모터 제어출력(S3)은 하이레벨이 인가되어 트랜지스터(Q1)는 오프되고 트랜지스터(Q2)의 베이스에는 콘덴서(C7)와 저항(R10)으로 구성된 미분회로(20)에 의해 전원(Vcc)이 미분되어 제 3 도의 V6에 도시된 펄스신호가 발생하고, 펄스신호의 소정 하이레벨 동안 트랜지스터(Q2)가 오프된다. 이렇게 되면 드럼모터 구동전압(V5)을 제 3 도의 V5에 도시한 바와 같이 일시적으로 하이레벨 신호를 출력하여 드럼모터를 일시 회전하게 된다.When the power is cut off in the regeneration mode as described above, all the control signals S 1 , S 2 , and S 3 are in a low potential state, and when the cut-off power supply Vcc is applied again, the DAPC S 1 ) Is output as a square wave of 50% duty and the DAFC (S 2 ) outputs a low level signal. Therefore, a high level is output to the output terminal V 3 of the operational amplifier A 1 . At this time, the high level is applied to the drum motor control output S 3 , and the transistor Q 1 is turned off, and the differential circuit 20 composed of a capacitor C 7 and a resistor R 10 is provided at the base of the transistor Q 2 . by a power supply (Vcc) is a pulse signal shown in the third-degree V 6 occurs derivative, and a transistor (Q 2) for a predetermined high level of the pulse signal is turned off. In this case, the drum motor driving voltage V 5 is temporarily outputted as shown in V 5 of FIG. 3 to temporarily rotate the drum motor.

이와 같이 본 고안은 재생모드 도중에 정전에 의해 전원이 차단된 후 전원이 재공급될 때 일정한 시간동안 드럼모터를 구동시켜 줌으로써 테이프가 언로딩 되면서 되감기 동작을 수행할 때 드럼과 테이프의 마찰을 감소시켜 드럼의 헤드와 테이프의 손상을 방지하여 비데오 테이프의 수명연장 및 보호의 효과가 있다.As such, the present invention reduces the friction between the drum and the tape when the tape is unloaded while the tape motor is unloaded by driving the drum motor for a predetermined time when the power is supplied again after the power is cut off during the play mode. It prevents damage to the head and tape of the drum, thereby extending the life of the video tape and protecting it.

Claims (1)

드럼 자동 위상 제어신호(S1) 및 드럼자동 주파수 제어신호(S2)가 인가되는 저역통과필터(6)(5)와, 상기 저역통과필터(6)(5)의 출력신호를 상호 비교하고 비교결과에 따라 드럼모터 구동전압을 발생하여 드럼모터를 구동하는 드럼모터 구동부(10)로 구성되는 비데오 테이프 레코더의 드럼모터 드라이브회로에 있어서, 재생또는 녹음 모드시 드럼모터제어신호에 따라 온, 오프 제어되는 트랜지스터(Q1)와, 전원전압(Vcc)이 인가되는 초기에 그 전원전압(Vcc)을 미분하는 미분회로(20)와, 상기 트랜지스터(Q1)의 온,오프 및 상기 미분회로(20)의 출력신호에 따라 드럼모터 구동부(7)의 출력을 제어하는 트랜지스터(Q2)로 구성함을 특징으로 하는 비데오 테이프 레코더의 드럼모타 드라이브 회로.The low pass filter 6 and 5 to which the drum automatic phase control signal S 1 and the drum automatic frequency control signal S 2 are applied are compared with the output signals of the low pass filter 6 and 5, respectively. In a drum motor drive circuit of a video tape recorder comprising a drum motor driving unit (10) for driving a drum motor by generating a drum motor driving voltage according to a comparison result, the drum motor driving circuit is turned on or off in response to a drum motor control signal in a playback or recording mode. The controlled transistor Q 1 , the differential circuit 20 for differentiating the power supply voltage Vcc at the initial time when the power supply voltage Vcc is applied, the on-off and the differential circuits of the transistor Q 1 And a transistor (Q 2 ) for controlling the output of the drum motor driver (7) in accordance with the output signal of (20).
KR2019870014527U 1987-08-29 1987-08-29 Drum motor drive circuit for vtr KR910005619Y1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019870014527U KR910005619Y1 (en) 1987-08-29 1987-08-29 Drum motor drive circuit for vtr

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019870014527U KR910005619Y1 (en) 1987-08-29 1987-08-29 Drum motor drive circuit for vtr

Publications (2)

Publication Number Publication Date
KR890005496U KR890005496U (en) 1989-04-20
KR910005619Y1 true KR910005619Y1 (en) 1991-07-27

Family

ID=19267097

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019870014527U KR910005619Y1 (en) 1987-08-29 1987-08-29 Drum motor drive circuit for vtr

Country Status (1)

Country Link
KR (1) KR910005619Y1 (en)

Also Published As

Publication number Publication date
KR890005496U (en) 1989-04-20

Similar Documents

Publication Publication Date Title
KR940001751B1 (en) Loading motor playing apparatus for vtr
KR910005619Y1 (en) Drum motor drive circuit for vtr
EP0154485A2 (en) Video signal recording and/or reproducing apparatus having a function of carrying out assembled recordings
US5126894A (en) Servo circuit for capstan motor
US4672475A (en) Portable video tape recorder having a vibration detector
KR890006200Y1 (en) Speed control circuit for motor
JPS6028067B2 (en) Video tape recorder tape drive motor control circuit
KR910007244Y1 (en) Controlling circuit of capstan motor break signal for image recording and reproducing apparatus
KR900000769Y1 (en) Auto-switching circuits of ntsc/pal systems for video casette player
KR900010076Y1 (en) Speed-regulating circuit for reel motor
JP2629977B2 (en) Magnetic recording / reproducing device
KR920000565Y1 (en) For vtr (video tape record) tape driving motor control circuit
JPS6241389Y2 (en)
KR910009428Y1 (en) Tape speed control circuit on high speed search mode
KR880002807Y1 (en) Power automatic breaking circuit of video tape recorder
KR940008573Y1 (en) Auto-tracking circuit
KR850001971B1 (en) Reel servo system
JPS6333213B2 (en)
JPH031740B2 (en)
KR930004922Y1 (en) Still picture driving circuit
KR970005048Y1 (en) Variable-speed data recorder
KR900003602Y1 (en) The defection circuit of the rotating status for the digital recorder and player
KR910004441Y1 (en) On-loading prevention circuit of video tape recorder
KR930005149Y1 (en) Head track automatic control circuit for vcr
GB2218829A (en) A circuit for controlling a drive motor in a tape recorder

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 19961231

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee