KR910004990B1 - Automatic search circuit for recording end point of video recording and playback equipment - Google Patents

Automatic search circuit for recording end point of video recording and playback equipment Download PDF

Info

Publication number
KR910004990B1
KR910004990B1 KR1019880002542A KR880002542A KR910004990B1 KR 910004990 B1 KR910004990 B1 KR 910004990B1 KR 1019880002542 A KR1019880002542 A KR 1019880002542A KR 880002542 A KR880002542 A KR 880002542A KR 910004990 B1 KR910004990 B1 KR 910004990B1
Authority
KR
South Korea
Prior art keywords
signal
output
pulse
circuit
seek
Prior art date
Application number
KR1019880002542A
Other languages
Korean (ko)
Other versions
KR890015222A (en
Inventor
백종관
Original Assignee
삼성전자 주식회사
안시환
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사, 안시환 filed Critical 삼성전자 주식회사
Priority to KR1019880002542A priority Critical patent/KR910004990B1/en
Publication of KR890015222A publication Critical patent/KR890015222A/en
Application granted granted Critical
Publication of KR910004990B1 publication Critical patent/KR910004990B1/en

Links

Images

Landscapes

  • Indexing, Searching, Synchronizing, And The Amount Of Synchronization Travel Of Record Carriers (AREA)
  • Television Signal Processing For Recording (AREA)

Abstract

내용 없음.No content.

Description

영상녹화 재생기기의 녹화종료 지점 자동탐색회로Automatic search circuit for recording end point of video recording and playback equipment

제1도는 하프로딩 상태도.1 is a half loading state diagram.

제2도는 본 발명에 따른 회로도.2 is a circuit diagram according to the present invention.

제3도는 제2도의 동작을 설명하기 위한 각 부분의 동작파형도.3 is an operation waveform diagram of each part for explaining the operation of FIG.

* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings

1 : 시크스위치 2 : 적분회로1: seek switch 2: integral circuit

3 : 게이트 4 : 다이오드3: gate 4: diode

5 : 섬머 6 : 모터드라이브5: summer 6: motor drive

7 : 캡스틴모터 8 : 아이들러7: capstin motor 8: idler

11 : 증폭기 12, 14 : 제1, 제2평활회로11: amplifier 12, 14: first and second smoothing circuit

13 : 지연회로 15 : 배타적부 논리합게이트13 delay circuit 15 exclusive exclusive logic gate

16 : 마이컴 120 : 콘트롤헤드16: microcomputer 120: control head

140 : 테이프140: tape

본 발명은 영상녹화 재생기기의 녹화종료 지점 자동탐색회로에 관한 것으로, 특히 콘트롤펄스(Control pulse)를 이용하여 소정 비디오 정보가 기록된 테잎의 녹화종료점을 자동탐색도록 하는 회로에 관한 것이다.The present invention relates to a recording end point automatic search circuit of a video recording and reproducing apparatus, and more particularly to a circuit for automatically searching for a recording end point of a tape on which predetermined video information is recorded using a control pulse.

통상적으로 영상녹화 재생기기에는 정보기록 매체인 자기 테이프에 녹화되어 있는 화면을 찾기위한 전후탐색기능과, 인덱스신호(Index Signal) 또는 어드레스신호(Address Signal)를 기록시에 기록하여 찾고자 하는 화면을 최소한의 시간소요로 탐색하는 자동탐색기능 등이 있다.In general, a video recording / reproducing apparatus has a front and rear search function for searching for a screen recorded on a magnetic tape, which is an information recording medium, and a screen to be searched by recording an index signal or an address signal at the time of recording. There is an automatic search function that searches by time.

상기와 같이 비디오신호에 어드레스를 싣는 시스템(Video Address Search System)과 인덱스신호를 싣는 시스템(Video Index Search System)은 스톱 상태가 하프로딩(half Loading) 상태로 되어 있다.As described above, in the video address search system and the video index search system, the stop state is half loaded.

상기와 같은 하프로딩 상태에서 어드레스 또는 인덱스 탐색을 설정한 후 탐색모드로 들어가면 그에 해당하는 화면에 도달되었을 때 시스템의 동작이 정지되어 찾고자 하는 화면을 신속하게 찾아왔다.After entering the search mode after setting the address or index search in the half-loading state as described above, when the corresponding screen is reached, the operation of the system is stopped and the screen to be searched is quickly found.

그러나 상기와 같은 방식으로 소망하는 화면을 탐색하는 시스템에 있어서는 영상정보를 기록시 어드레스 또는 인덱스신호를 설정 입력하여야 하는 불편한 점이 있었고, 녹화가 되지 않는 시점에서 녹화가 종료된 포인트를 찾을 때에는 유저(User)가 리와인딩후 재생을 반복실시 하여 녹화종료점을 찾어야 하는 문제가 있었다.However, in the system of searching for a desired screen in the above manner, there is an inconvenience of setting and inputting an address or an index signal when recording image information. ) Had to find the end point of recording by replaying after rewinding.

따라서 본 발명의 목적은 소정의 탐색신호에 의해 영상기록시 테이프에 기록되는 콘트롤펄스의 유무를 판별하고 그 결과에 따라 테이프를 주행시키는 모터의 회전방향을 결정하여 회전시키며 콘트롤펄스가 종료된 지점을 자동탐색하는 회로를 제공함에 있다.Accordingly, an object of the present invention is to determine the presence or absence of a control pulse recorded on the image recording tape by a predetermined search signal, determine the rotation direction of the motor driving the tape according to the result, and rotate the point where the control pulse is terminated. It is to provide a circuit for automatic search.

이하 본 발명을 첨부한 도면을 참조하여 상세히 설명한다.Hereinafter, the present invention will be described in detail with reference to the accompanying drawings.

제1도는 하프로딩 상태도로서, 도면중 참조번호 100은 드럼, 110은 가이드폴(Guide Pole), 120은 콘트롤헤드, 130은 비디오카세트(Video Cassette), 140은 테이프이다.1 is a half-loading state diagram, in which reference numeral 100 denotes a drum, 110 a guide pole, 120 a control head, 130 a video cassette, and 140 a tape.

상기와 같은 상태는 하프로딩 시스템에 있어서의 하프로딩 위치도로써 스톱모드(Stop Mode)에서 가이드폴(110)이 카세트(130)의 테이프(140)를 끌어올리어 테이프(140) 영역중 큰트롤트랙폭 영역만이 콘트롤헤드(120)에 닿은 상태로 있게 된다.The above state is a half-loading position diagram in the half-loading system. In the stop mode, the guide pole 110 pulls up the tape 140 of the cassette 130, and the large trolley in the tape 140 region is used. Only the track width area is in contact with the control head 120.

따라서 상기와 같은 상태에서 도시하지 않은 캡스틴모터가 회전하게 되면 영상신호를 상기 테이프(140)에 기록시 콘트롤트랙폭 영역에 기록되는 콘트롤펄스가 콘트롤헤드(120)에 의해 픽업(Pick up)되어지게 된다.Therefore, when the capstin motor (not shown) is rotated in the above state, the control pulse recorded in the control track width area is picked up by the control head 120 when the video signal is recorded on the tape 140. You lose.

제2도는 본 발명에 따른 회로도로서, 입력되는 소정신호를 적분출력하는 적분회로(2)와, 일측으로 전원 전압(VCC)을 입력하고 타측은 상기 적분회로(2)의 입력과 접속되어 스위칭시 소정신호를 적분회로(2)에 입력하는 시-크(SEEK)시위치(1)와, 일단으로 상기 적분회로(2)의 출력을 반전 입력하고 타단으로 상기 시크스위치(1)의 스위칭신호를 입력하여 두 신호를 논리곱하여 소정의 원쇼트펄스를 출력하는 게이트(3)와, 상기 게이트(3)의 출력을 애노드(Anode)로 입력하여 일방향으로 출력하는 일방향 다이오드(4)와, 상기 일방향 다이오드(4)의 출력과 소정 검출신호를 가산하여 회전방향 결정신호를 출력하는 섬머(Summer)(5)와, 소정의 구동결정신호와 섬머(5)의 회전방향 결정신호에 따라 모터구동신호를 출력하는 모터드라이브(6)와, 상기 모터드라이브((6)의 모터구동신호 출력에 따라 정, 역회전하는 캡스틴모터(7)와, 상기 캡스틴모터(7)와, 밸트(78)로 연결되어 기구적 동작을 안정시키는 아이들러(Idler)(8)와, 테이프(9)상의 콘트롤트랙폭에 실린 콘트롤펄스(Control pulse)을 픽업(Pick up)하는 콘트롤헤드(120)와, 상기 콘트롤헤드(120)의 픽업펄스를 증폭하는 증폭기(11)와, 상기 증폭기(11)의 증폭출력신호를 정류한 후 평활출력하는 제1평활회로(12)와, 상기 증폭기(11)의 출력을 소정 지연하여 출력하는 지연회로(13)와, 상기 지연회로(13)의 출력을 정류한 후 평활출력하는 제2평활회로(14)와, 상기 제1평활회로(14)의 출력과 제2평활회로(14)의 출력을 입력하여 두 신호를 배타적 부논리합 하는 배타적 부논리합 게이트(Exclusive NOR Gate : 이하 EX-NOR이라 함) 게이트(15)와, 영상녹화 재생기기의 메인제어를 담당하는 동시에 상기 일방향 다이오드(4)의 출력에 의해 상기 모터드라이브(6)의 구동결정신호를 출력하고 강기 제1평활회로(12) 및 EX-XOR게이트(15)의 출력에 의해 상기 구동결정신호의 출력을 제어하는 마이컴(16)으로 구성된다.FIG. 2 is a circuit diagram according to the present invention, integrating and outputting a predetermined signal to be input, the power supply voltage (VCC) is input to one side and the other side is connected to the input of the integration circuit (2) when switching The SEEK starting position 1 for inputting a predetermined signal to the integrating circuit 2 and the output of the integrating circuit 2 are inverted at one end and the switching signal of the seek switch 1 is input at the other end. A gate 3 for inputting and multiplying two signals to output a predetermined one short pulse, a unidirectional diode 4 for inputting the output of the gate 3 to an anode and outputting in one direction, and the unidirectional diode The motor 5 outputs the motor driving signal according to the summation 5 which adds the output of (4) and the predetermined detection signal, and outputs the rotation direction determination signal, and the predetermined drive determination signal and the rotation direction determination signal of the summer 5. A motor drive 6 and a motor of the motor drive 6 Capstin motor 7 forward and reverse rotation in accordance with the signal output, the captain motor 7, the belt 78 is connected to the idler (Idler 8) to stabilize the mechanical operation, tape, (9) a control head 120 for picking up a control pulse loaded on the control track width on the control track, an amplifier 11 for amplifying a pickup pulse of the control head 120, and the amplifier ( A first smoothing circuit 12 for rectifying and smoothing the amplified output signal of 11), a delay circuit 13 for delaying and outputting the output of the amplifier 11, and an output of the delay circuit 13 And an exclusive negative logic gate for inputting an output of the second smoothing circuit 14 and the output of the first smoothing circuit 14 and the output of the second smoothing circuit 14 and the exclusive negative logic of the two signals exclusively. (Exclusive NOR Gate: hereinafter referred to as EX-NOR) The gate 15 and main control of the video recording / reproducing apparatus, and at the same time the one direction Outputting the drive determination signal of the motor drive 6 by the output of the diode 4 and controlling the output of the drive determination signal by the output of the first smoothing circuit 12 and the EX-XOR gate 15. It consists of the microcomputer 16.

상기 제2도의 구성중 시-크스위치(1)와, 적분회로(2), 게이트(3), 다이오드(4)로 구성된 회로가 시크펄스 발생 수단이며, 섬머(5), 모터드라이브(16)가 캡스터모터(7)를 구동하는 모터구동 수단이며, 증폭기(11), 제1, 제2평활회로(12)(14), 지연회로(13), EX-NOR게이트(15)가 녹화종료점 검출신호 출력수단이다.The circuit comprised of the seek switch 1, the integrating circuit 2, the gate 3, and the diode 4 in the structure of FIG. 2 is a seek pulse generating means, and the summer 5 and the motor drive 16 Is a motor driving means for driving the capster motor 7, and the amplifier 11, the first and second smoothing circuits 12 and 14, the delay circuit 13, and the EX-NOR gate 15 are the end points of recording. Detection signal output means.

제3도는 제2도의 각 부분의 동작파형도로서, (A)는 시크스위치(1)의 스위칭펄스파형도, (B)는 (A)의 스위칭펄스를 적분한 적분회로(2)의 파형도, (C)는 상기(B)의 반전파형도, (D)는 게이트(3)의 출력파형도, (E)는 픽업 되어진 콘트롤펄스 파형도, (F)는 증폭기(11)의 콘트롤펄스 증폭파형도, (G)는 상기 (F)파형을 평활하는 제1평활회로(12)의 출력파형도, (H)는 상기(F)의 파형을 소정지연 후 평활 출력한 제2평활회로(14)의 출력파형도, (I)는 상기 제1, 제2평활회로(12)(14)의 출력을 EX-NOR링하여 출력한 EX-NOR게이트(15)의 출력파형도이다.3 is an operational waveform diagram of each part of FIG. 2, (A) is a switching pulse waveform diagram of the seek switch 1, and (B) is an waveform diagram of the integrating circuit 2 integrating the switching pulse of (A). , (C) is the inverted waveform diagram of (B), (D) is the output waveform diagram of the gate (3), (E) is a control pulse waveform to be picked up, (F) is the control pulse amplification of the amplifier (11) Waveform diagram (G) shows an output waveform diagram of the first smoothing circuit 12 for smoothing the (F) waveform, and (H) shows a second smoothing circuit 14 for smoothly outputting the waveform of (F) after a predetermined delay. ) Is an output waveform diagram of the EX-NOR gate 15 output by EX-NORing the outputs of the first and second smoothing circuits 12 and 14.

이하 본 발명에 따른 제2도의 동작예를 제1도와 제3도를 참조하여 설명한다.An operation example of FIG. 2 according to the present invention will now be described with reference to FIGS. 1 and 3.

지금 스톱상태가 제1도와 같이 하프로딩(Half Loading)로 되어 있는 상태에서 테이프의 녹화종료점을 탐색하기 위하여 사용자가 시-크스위치(I)를 노말크로스 단자(NC)에서 노말오푼단자(NO)로 소정기간 동안 "온"스위칭하면, 공통단자(COM)의 전원(Vcc)은 노말오푼단자(NO)에 전달되어 진다. 따라서 적분회로(2)의 입력과 게이트(3)의 일단입력에는 제3도 (A)의 31a와 같은 펄스신호가 입력된다. 이때 적분회로(2)는 제3도 (A)와 같은 파형의 신호를 적분하여 제3도 (B)의 32a 같은 적분펄스를 게이트(3)의 부입력 단자로 입력시킨다. 따라서 게이트(3)는 제3도 (B)의 32a의 신호가 반전되어진 제3도 (C)의 33a의 신호와 제3도 (A)의 31a의 신호를 논리곱하여 소정 시간(T1)을 가지는 제3도 (D)의 34a신호를 시크신호로서 일방향 다이오드(4)를 통해 노드점(17)에 입력시킨다.When the user stops the seek switch I at the normal cross terminal NC to search for the recording end point of the tape while the stop state is half loading as shown in Fig. 1, the normal open terminal NO When switching on for a predetermined period of time, the power supply Vcc of the common terminal COM is transmitted to the normal open terminal NO. Therefore, a pulse signal such as 31a in FIG. 3A is input to the input of the integration circuit 2 and the one end of the gate 3. At this time, the integrating circuit 2 integrates a signal having a waveform as shown in FIG. 3A and inputs an integral pulse such as 32a in FIG. 3B to the negative input terminal of the gate 3. Accordingly, the gate 3 has a predetermined time T1 by logically multiplying the signal 33a of FIG. 3C and the signal 31a of FIG. 3A by which the signal 32a of FIG. 3B is inverted. The 34a signal of FIG. 3D is input to the node point 17 via the one-way diode 4 as a seek signal.

상기 다이오드(4)의 캐소드(Cathode)로부터 출력되어진 노드점(17)의 시크신호는 섬머(5)로 입력되는 동시에 라인(20)을 통해 마이컴(16)의 시크스타트(Seek Start)신호로서 입력된다.The seek signal of the node point 17 outputted from the cathode of the diode 4 is input to the summer 5 and simultaneously input as a seek start signal of the microcomputer 16 through the line 20. do.

상기 소정펄스신호를 시크스타트로서 입력한 마이컴(16)은 라인(21)을 통해 모터드라이버(6)에 스타트 상태의 구동결정신호를 입력시킨다.The microcomputer 16 which inputs the said predetermined pulse signal as seek start inputs the drive determination signal of the start state to the motor driver 6 via the line 21. As shown in FIG.

한편 상기 노드점(17)에 나타난 소정시간의 시크펄스를 입력하는 섬머(5)는 이를 출력라인(18)을 통해 상기 모터드라이브(6)의 정회전 방향결정신호로 입력시켜 상기의 모터드라이브(6)가 마이컴(16)의 스타트 상태의 구동결정신호와 더불어 정회전신호(전원전압 Vcc레벨으로서 "하이"레벨신호)를 캡스틴모터(7)에 입력시킨다. 이때 캡스틴모터(7)는 상기 모터드라이브(6)의 정회전신호에 의해 회전되어 제1도와 같은 하프로딩 상태의 테이프(140)의 릴(Reel : 도시하지 않았음)를 포워드(Forward)로 회전이동 시킨다.On the other hand, the summer 5 inputting the seek pulse of the predetermined time shown in the node point 17 is input to the forward rotation direction determination signal of the motor drive 6 through the output line 18 to the motor drive ( 6) inputs the forward rotation signal (the high voltage level signal as the power supply voltage Vcc level) to the capstin motor 7 together with the drive determination signal in the start state of the microcomputer 16. At this time, the capstin motor 7 is rotated by the forward rotation signal of the motor drive 6 to forward the reel (not shown) of the tape 140 in the half-loading state as shown in FIG. Rotate it.

상기와 같이 테이프(140)가 회전하여 이동되어질때 콘트롤헤드(120)에 위치되어지는 테이프(140)의 현재의 위치에 제3도(E)의 ST1과 같이 콘트롤펄스(Control pulse)가 실린 상태라면, 이는 콘트롤헤드(120)에 의해 픽업(Pick up)된다.As described above, when the tape 140 is rotated and moved, a control pulse is loaded at the current position of the tape 140 positioned at the control head 120 as in ST1 of FIG. 3E. If so, it is picked up by the control head 120.

상기 콘트롤헤드(120)에 의해서 픽업되는 제3도 (E)의 콘트롤펄스(통상적으로 30HZ)는 증폭기(11)의 동작에 의해서 충분히 증폭되어 제3도 (F)와 같은 신호로서 제1평활회로(12)와 지연회로(13)에 각각 입력된다.The control pulse (typically 30HZ) of FIG. 3E picked up by the control head 120 is sufficiently amplified by the operation of the amplifier 11 and is the first smoothing circuit as the signal of FIG. Input to the 12 and the delay circuit 13, respectively.

따라서 상기 제1평활회로(12)는 제3도 (F)와 같이 입력되는 콘트롤펄스를 정류한 후 평활하여 제3도(G)와 같이 되는 직류신호를 노드점(19)을 통하여 섬머(5)와 EX-NOR게이트(15)의 일단 및 라인(23)을 통해 마이컴(16)에 입력시킨다. 이때 지연회로(13)는 상기 증촉기(11)의 증폭출력을 소정시간 동안 지연하여 제2평활회로(14)에 입력시키며, 제2평활회로(14)는 지연된 증폭 큰트롤펄스를 정류 후 평활하여 제3도 (H)와 같은 일정레벨의 질류신호를 EX-NOR게이트(15)의 타단에 입력시킨다.Accordingly, the first smoothing circuit 12 rectifies the control pulse inputted as shown in FIG. 3 (F) and smoothes the DC signal, which becomes as shown in FIG. 3 (G), through the node point 19. ) And one end of the EX-NOR gate 15 and the line 23 to the microcomputer 16. At this time, the delay circuit 13 delays the amplification output of the steam generator 11 for a predetermined time and inputs it to the second smoothing circuit 14. The second smoothing circuit 14 smoothes the rectified delayed amplified large trol pulse after rectifying. As shown in FIG. 3 (H), the flow signal of a constant level is input to the other end of the EX-NOR gate 15. As shown in FIG.

한편 상기 노드점(19)의 제1평활회로(12)의 출력을 입력한 섬머(5)는 일방향 다이오드(4)를 통해 입력되는 제3도 (D)의 34a의 시크펄스와 상기 입력을 가산하여 정회전방향 결정신호를 라인(18)을 통해 모터드라이브(6)에 입력시키어 캡스틴모터(7)를 정회전시킨다. 이때 모터드라이브(6)은 섬머(5)의 출력 "하이"일 때 캡스턴모터(7)를 정회전, 상기 섬머(5)의 출격이 '로우"일 때 캡스틴모터(7)를 역회전시킨다.Meanwhile, the summer 5 inputting the output of the first smoothing circuit 12 of the node point 19 adds the seek pulse of 34a of FIG. 3D input through the one-way diode 4 and the input. Then, the forward rotation direction determination signal is inputted to the motor drive 6 through the line 18 to rotate the capstin motor 7 forward. At this time, the motor drive 6 rotates the capstan motor 7 forward when the output of the summer 5 is high, and reverses the capstin motor 7 when the output of the summer 5 is low. .

상기와 같이 캡스틴모터(7)가 정회전 되어지는 상태(FF1)에서 소정시간(T1)이 경과되어 노드점(17)의 레벨이 떨어져 라인(20)의 레벨도 제3도 (D) 34a와 같이 떨어지게 되면, 마이컴(16)은 라인(23)을 통해 입력되어지는 제1평활회로(12)의 출력 상태를 검색한다. 검색결과가 "하이"레벨의 상태라면 라인(21)을 통해 출력하고 있는 스타트 상태의 구동결정신호를 유지 출력한다. 따라서 모터드라이브(6)는 마이컴(16)의 스타트 상태의 구동결정신호와 섬머(5)를 통하는 제1평화회로(12)의 정회전방향 결정신호(하이레벨신호)에 의한 제어에 따라 캡스틴모터(7)를 계속적으로 정회전(FF1) 구동시킨다.In the state where the capstin motor 7 is rotated forward as described above, the predetermined time T1 has elapsed, and the level of the node point 17 drops so that the level of the line 20 is also reduced. When falling, the microcomputer 16 searches for the output state of the first smoothing circuit 12 input through the line 23. If the search result is in the "high" level, the drive determination signal in the start state output through the line 21 is maintained. Accordingly, the motor drive 6 is capstined under the control of the start determination signal of the microcomputer 16 and the forward rotation direction determination signal (high level signal) of the first peace circuit 12 through the summer 5. The motor 7 is continuously driven forward rotation FF1.

이와 같이 정회전 구동되어지는 상태에서 콘트롤헤드(120)에 의해 제3도 (E)의 35와 같은 최종 콘트롤펄스가 픽업되어지면 증폭기(11)의 출력은 없게 됨으로 제1평활회로(12)의 출력은 제3도와 (G)의 36과 같이 디지탈 로우레벨의 전압으로 서서히 떨어지게 된다. 이때 지연회로(13)에 이해 소정시간이 지연되어진 증폭기(11)의 출력을 정류 평활 출력하는 제2평활회로(14)의 출력도 제3도 (H)의 37과 같이 떨어지게 되며, 이로 인해 상기 제1, 제2 평활회로(12)(14)의 출력을 두단자로 입력하는 EX-NOR게이트(15)는 두입력 레벨이 서로 상이한 레벨일 때 최종녹화 지점의 콘트롤펄스 검출신호 "로우"을 제3도 (I)의 38과 같이 라인 (22)을 통해 마이컴(16)에 입력시킨다.As such, when the final control pulse, such as 35 in FIG. 3E, is picked up by the control head 120 in the forward rotational driving state, the output of the amplifier 11 is not available. The output drops slowly to the digital low level voltage as shown in 36 of FIG. 3 and (G). At this time, the output of the second smoothing circuit 14 rectifying and smoothing the output of the amplifier 11 delayed by a predetermined time in the delay circuit 13 also falls as shown in 37 in FIG. 3 (H). The EX-NOR gate 15 for inputting the outputs of the first and second smoothing circuits 12 and 14 to two terminals provides control pulse detection signal flow at the last recording point when the two input levels are different from each other. The input to the microcomputer 16 through the line 22 as 38 of FIG. 3 (I).

상기 EX-NOR게이트(15)에서 출력되는 "로우"신호를 라인(22)를 통해 입력한 마이컴(16)은 녹화종료점이 검출되었다고 판단하고 라인(21)을 통해 스톱(Stop)구동결정신호를 출력하여 모터드라이브(6)의출력을 차단한다. 따라서 상기 정지시점부터 새로이 녹화를 실시하면 빈곳이 없이 연속적인 녹화를 재개할 수 있다.The microcomputer 16 that inputs the low-low signal output from the EX-NOR gate 15 through the line 22 determines that the recording end point has been detected, and sends a stop driving determination signal through the line 21. Output to cut off the output of the motor drive (6). Therefore, if recording is newly started from the stop point, continuous recording can be resumed without any space.

한편, 제1도의 콘트롤헤드(120)에 위치된 테이프의 현재의 위치가 제3도 (E)의 ST2와 같이 녹화되지 않은 부분으로 콘트롤펄스가 존재하지 않은 상태에서 시크스위치(1)가 스위칭되어 제3도 (A)의 31b와 같은 스위칭펄스가 적분회로(2) 및 게이트(3)의 일단에 입력되어지면, 상기 게이트(3)는 전술한 바와 같은 펄스인 제3도 (D)의 34d와 같은 시크펄스를 일방향 다이오드(4)를 통해 출력한다.On the other hand, the seek switch 1 is switched when the current position of the tape located in the control head 120 of FIG. 1 is not recorded, such as ST2 of FIG. If a switching pulse such as 31b in FIG. 3A is input to one end of the integrating circuit 2 and the gate 3, the gate 3 is a pulse as described above, 34d in FIG. Outputs the seek pulse such as through the one-way diode (4).

상기 다이오드(4)를 통한 시크펄스는 전술한 바와 같이 섬머(5)와 라인(20)을 통해 마이컴(16)에 입력됨으로 모터드라이브(6)는 전술한 바와 같이 정회전 구동신호를 출력하여 캡스틴모터(7)를 제3도 (E)의 FF2와 같이 정회전을 시키나 콘트롤펄스가 실리지 않은 상태이어서 증폭기(11)와 제1, 제2평활회로(12)(14)의 출력은 "로우"상태로 있게 된다.The seek pulse through the diode 4 is input to the microcomputer 16 through the summer 5 and the line 20 as described above, so that the motor drive 6 outputs the forward rotation drive signal as described above. The stin motor 7 is rotated forward as shown by FF2 in FIG. 3E, but the control pulse is not loaded so that the outputs of the amplifiers 11 and the first and second smoothing circuits 12 and 14 are narrow. It stays in the idle state.

상기 제3도 (D)의 34d와 같은 시크펄스의 입력에 의해 정회전되어지는 상태에서 라인(20)의 시-크펄스 신호가 제3도 (D)의 34d와 같이 떨어지면 마이컴(16)은 라인(23)을 통해 입력되는 제1평활회로(12)로 출력레벨 상태를 검색한다.If the seek pulse signal of the line 20 falls with 34d of FIG. 3D while being forward rotated by the input of a seek pulse such as 34d of FIG. 3D, the microcomputer 16 The output level state is retrieved by the first smoothing circuit 12 input through the line 23.

상기 제1평활회로(12)의 출력레벨 상태가 "로우"(콘트롤펄스가 픽업되지 않음으로 로우를 출력함)라고 판단되면, 상기 마이컴(16)은 모터(7)의 정회전 구동을 차단하기 위하여 라인(21)을 통해 출력하였던 스타트 구동결정신호를 스톱 구동결정신호로 천이출력한 후 소정 시간후 제3도 (E)의 ST3점에서 스타트 구동 결정신호를 제출력한다.If it is determined that the output level of the first smoothing circuit 12 is low, the control pulse is not picked up, the microcomputer 16 stops the forward rotation of the motor 7. For this reason, the start drive determination signal outputted through the line 21 is transferred to the stop drive determination signal, and after a predetermined time, the start drive determination signal is outputted again at the point ST3 of FIG.

상기와 같이 마이컴(16)에서 스타트 구동결정신호를 제출력하는 상태에서도 제1평활회로(12)의 출력은 제3도 (G)와 같이 "로우"신호를 출력하는 상태임으로 섬머(5)의 출력도 "로우"가 되며, 이로 인해 라인(18)을 통해 모터드라이브(6)에 입력되는 회전방향 결정신호는 "로우"상태의 역방향 결정신호로써 입력된다. 따라서 상기 모터드라이브(6)는 캡스틴모터(7)로 역방향 구동신호를 출력하여 제3도 (E)의 ST3점부터 역회전(Rewinding : REW)시킨다.Even when the microcomputer 16 outputs the start driving determination signal as described above, the output of the first smoothing circuit 12 outputs the low-low signal as shown in FIG. The output also becomes a low, so that the rotation direction determination signal input to the motor drive 6 through the line 18 is input as a reverse determination signal in the low state. Accordingly, the motor drive 6 outputs a reverse driving signal to the capstin motor 7 so as to reverse rotation from the ST3 point in FIG. 3E.

상기 모터드라이브(6)의 역방향 구동신호에 의해 역회전 되어지는 도중 제3도 (E)의 35와 같은 녹화종료점의 콘트롤펄스가 콘드롤헤드(120)에 의해 픽업되면 이는 증폭기(11)에 의해서 충분히 증폭되어 제1평활회로(12)와 지연회로(13)에 입력된다. 이때 상기 지연회로(13)는 증폭기(11)의 출력을 소정시간 지연(약 200mSec)한 후 제 2 평활회로(14)에 입력시킴으로, 제1, 제2평활회로(12)(14)의 출력을 EX-NOR링 하는 EX-NOR게이트(15)는 "로우"상태의 녹화종료 지점 검출펄스를 라인(22)을 통해 마이컴(16)에 입력시킨다.If the control pulse of the recording end point as shown in 35 of FIG. 3E is picked up by the control head 120 while being reversed by the reverse driving signal of the motor drive 6, this is caused by the amplifier 11. It is sufficiently amplified and input to the first smoothing circuit 12 and the delay circuit 13. At this time, the delay circuit 13 inputs the output of the amplifier 11 to the second smoothing circuit 14 after a predetermined time delay (about 200 mSec), thereby outputting the first and second smoothing circuits 12 and 14. The EX-NOR gate 15 for EX-NOR inputs the recording end point detection pulse in the low state to the microcomputer 16 through the line 22.

상기 EX-NOR(15)의 녹화종료 지점 검출펄스를 입력한 마이컴(16)은 라인(21)을 통해 출력하는 스타트 구동신호를 스톱 구동신호로 천이하여 스톱모드를 수행한다.The microcomputer 16 inputting the recording end point detection pulse of the EX-NOR 15 transitions the start driving signal output through the line 21 to the stop driving signal to perform the stop mode.

따라서 상기 스톱되는 지점부터 녹화를 재개하면 연속적인 녹화를 실행한 수 있다.Therefore, if recording is resumed from the point where it was stopped, continuous recording can be performed.

상술한 바와 같이 본 발명은 간단한 회로로서 한 번의 스위칭 동작에 의해 테이프에 실리는 콘트롤펄스의 유무를 판별하고, 그 결과로써 테이프의 구동방향을 결정하여 녹화종료점을 구성할 수 있는 동시에 소정정보가 기록된 테이프에 연속적인 녹화를 재개할 수 이점이 있다.As described above, the present invention is a simple circuit that determines the presence or absence of control pulses loaded on the tape by one switching operation, and as a result, determines the driving direction of the tape to configure the end point of recording, and simultaneously records predetermined information. There is an advantage to resume continuous recording on the tape.

Claims (4)

정역회전 구동신호 입력에 회전되는 캡스틴모터(7)와, 상기 캡스턴 모터(7)의 회전에 의해 주행되는 테이프상에 기록된 소정의 제어신호를 픽업하는 콘트롤 헤드(120)를 구비하는 영상녹화 재생기기의 녹화종료 지점 자동탐색회로에 있어서, 적어도 하나의 스위치를 가지며 상기 스위치가 스위칭시에 소정시간 동안 소정레벨로 안정되는 시크펄스를 출력하는 시크펄스 발생수단과, 상기 콘트롤 헤드(120)에 의해 픽업되는 소정의 제어신호를 증폭하고 이를 정류평활하여 제1레벨의 신호를 기록 유무판별신호로서 출력하며, 상기 증폭신호를 소정 지연후 정류 평활하여 제2레벨의 신호를 출력하여 상기 1레벨과 제2레벨이 상이할 때 녹화종료점을 검출하고 그 검출신호를 출력하는 녹화종료점 검출신호 출력수단과, 소정 상태의 구동결정신호 입력단을 가지며 상기 신호입력단으로 입력되는 소정상태의 구동결정신호와 상기 시크펄스 발생수단 및 녹화종료점 검출신호 출력수단으로부터 각각 제공되는 소정레벨의 시크펄스와 제1레벨의 신호에 따라 상기 캡스틴모터(7)를 정, 역회전 구동하는 모터구동수단과, 상기 시크펄스 발생수단의 시크펄스와 녹화종료점 검출신호 출력수단의 제1레벨신호 및 녹화종료 검출신호의 입력에 따라 상기 모터드라이브(6)의 구동결정신호 입력단에 소정 상태의 구동결정신호를 입력시키는 마이컴(16)으로 구성됨을 특징으로 하는 회로.Image recording having a capstin motor (7) rotated to the forward and reverse drive signal input, and a control head (120) for picking up a predetermined control signal recorded on a tape driven by the rotation of the capstan motor (7). A recording end point automatic search circuit of a reproducing apparatus, comprising: seek pulse generating means for outputting seek pulses which have at least one switch and are stabilized at a predetermined level for a predetermined time during switching, and to the control head 120; Amplify the predetermined control signal picked up by the rectified and rectified smoothed to output a signal of the first level as a recording or not discrimination signal, and rectifies and smoothes the amplified signal after a predetermined delay to output a signal of the second level. Recording end point detection signal output means for detecting a recording end point and outputting the detection signal when the second level is different; and a drive determination signal input end in a predetermined state. And the capstin motor 7 according to a predetermined level of seek pulse and a first level signal provided from the driving determination signal of a predetermined state and the seek pulse generation means and the recording end point detection signal output means respectively input to the signal input terminal. Motor driving means for forward and reverse rotation, and the driving determination of the motor drive 6 in accordance with the input of the first level signal and the recording end detection signal of the seek pulse and recording end point detection signal output means of the seek pulse generation means. And a microcomputer (16) for inputting a drive determination signal in a predetermined state to the signal input terminal. 제1항에 있어서, 시-크펄스 발생수단이 입력되는 소정신호를 적분출력하는 적분회로(2)와, 일측으로는 전원전압(VCC)을 입력하고 타측은 상기 적분회로(2)의 입력과 접속되어 스위칭시 스위칭펄스를 상기 적분회로(2)에 입력하는 시-크 스위치(1)와, 일단으로 상기 적분회로(2)의 출력을 반전입력하고 타단으로 상기 시크스위치(1)의 스위칭펄스신호를 입력하여 소정의 원-쇼트 펄스를 출력하는 게이트(3)로 구성되어 상기 시크스위칭(1)가 스위칭시 소정시간 동안 안정된 시크펄스를 모터구동수단에 입력시킴을 특징으로 하는 회로.2. An integrated circuit (2) according to claim 1, wherein an integrated circuit (2) for integrating and outputting a predetermined signal to which the seek pulse generating means is input, and a power supply voltage (VCC) on one side thereof, and the other side of the input of the integrated circuit (2). A switch-connected switch (1) connected to and inputting a switching pulse to the integrating circuit (2) at the time of switching, and an inverting input of the output of the integrating circuit (2) at one end and a switching pulse of the seek switch (1) at the other end. And a gate (3) for inputting a signal and outputting a predetermined one-short pulse so that the seek switching (1) inputs a seek pulse stable to the motor driving means for a predetermined time during switching. 제1항에 있어서, 녹화종료점 검출신호 출력수단이 테이프(140)상의 콘트롤트랙폭에 기록된 큰트롤펄스를 픽업하여 출력하는 상기 콘트롤헤드(17)의 출력을 증폭하는 증폭기(11)와, 상기 증폭기(11)의 증폭출력 신호를 정류한 후 평활출력하는 제1평활회로(12)와, 상기 증폭기(11)의 출력을 소정 지연하고 출력하는 지연회로(13)와, 상기 지연회로(13)의 출력을 정류한 후 평활출력하는 제2평화회로(14)와, 상기 제1평활회로(14)의 출력과 제2평활회로(14)의 출력을 입력하여 두 신호를 배타적 부논리합하여 녹화종료점을 검출하는 배타적 부논리합게이트(15)로 구성되어 상기 제1평활회로(12)의 출력을 상기 모터구동수단에 입력시키고 그 레벨천이와 상기 제2평활회로(14)의 지연레벨 천이가 서로 상이할때 이를 검출하여 녹화종료점 검출펄스로서 상기 마이컴(16)에 입력시킴을 특징으로 하는 회로.2. The amplifier according to claim 1, wherein the recording end point detection signal output means amplifies an output of the control head 17 which picks up and outputs a large troll pulse recorded in the control track width on the tape 140, A first smoothing circuit 12 for rectifying and smoothing the amplified output signal of the amplifier 11, a delay circuit 13 for delaying and outputting the output of the amplifier 11, and the delay circuit 13 The output of the second smoothing circuit 14 and the output of the first smoothing circuit 14 and the output of the second smoothing circuit 14 are rectified by rectifying the output of the signal, and the signal is terminated by exclusive negative logic. Is composed of an exclusive negative logic gate (15) for detecting the output of the first smoothing circuit (12) to the motor driving means, and the level shift and the delay level transition of the second smoothing circuit (14) are different from each other. When it detects this, the recording end point detection pulse to the microcomputer 16 The circuit characterized by Sikkim force. 제2항 또는 제3항에 있어서, 모터구동수단이 상기 게이트(3)의 출력과 상기 제1평활회로(12)의 출력을 가산하여 회전방향 결정신호를 출력하는 섬머(5)와, 소정 상태인 구동결정신호와 상기 섬머(5)의 회전방향 결정신호를 입력하여 상기 소정 상태의 구동결정신호와 회전방향 결정신호에 따른 모터구동신호를 출력하는 모터드라이브(6)로 구성되어, 상기 마이컴(16)으로부터 출력되는 소정상태 구동결정신호와 상기 섬머(5)로부터 출력되는 회전방향 결정신호의 입력에 따라 상기 캡스틴모터(7)의 정, 역회전을 선택적으로 구동함을 특징으로 하는 회로.The summer (5) according to claim 2 or 3, wherein the motor driving means adds an output of the gate (3) and an output of the first smoothing circuit (12) to output a rotation direction determination signal, and a predetermined state. And a motor drive 6 which inputs an in drive determination signal and a rotation direction determination signal of the summer 5 and outputs a drive determination signal in the predetermined state and a motor driving signal according to the rotation direction determination signal. And forward / reverse rotation of the capstin motor (7) in accordance with the input of the predetermined state drive determination signal outputted from 16) and the rotation direction determination signal outputted from the summer (5).
KR1019880002542A 1988-03-11 1988-03-11 Automatic search circuit for recording end point of video recording and playback equipment KR910004990B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019880002542A KR910004990B1 (en) 1988-03-11 1988-03-11 Automatic search circuit for recording end point of video recording and playback equipment

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019880002542A KR910004990B1 (en) 1988-03-11 1988-03-11 Automatic search circuit for recording end point of video recording and playback equipment

Publications (2)

Publication Number Publication Date
KR890015222A KR890015222A (en) 1989-10-28
KR910004990B1 true KR910004990B1 (en) 1991-07-20

Family

ID=68233337

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019880002542A KR910004990B1 (en) 1988-03-11 1988-03-11 Automatic search circuit for recording end point of video recording and playback equipment

Country Status (1)

Country Link
KR (1) KR910004990B1 (en)

Also Published As

Publication number Publication date
KR890015222A (en) 1989-10-28

Similar Documents

Publication Publication Date Title
KR910004990B1 (en) Automatic search circuit for recording end point of video recording and playback equipment
US4636878A (en) Combined detector circuit for detecting a tape end or unrecorded area of a tape
JPH1069661A (en) Laser control circuit of write-in type optical diskdrive
US4841383A (en) Control pulse recording circuit for magnetic recording and reproducing apparatus
US5519549A (en) VISS circuit for preventing image search malfunction occurring due to variation in speed of video tape
US4542490A (en) Radio - cassette tape recorder/player system
KR920006318B1 (en) Automatic searching system for recording and reproducing system
KR0149231B1 (en) A tray open/close speed varing device of complex system united with cdp and vcr and controlling method therefore
KR940002502Y1 (en) Unrecorded space autosensing & ff control circuit
JPS59218649A (en) Magnetic recording and reproducing device
KR910005139Y1 (en) Cassette tape selection system
KR870002147Y1 (en) Automatic search circuit of magnetic record reproducing apparatus
KR200153205Y1 (en) Alarm apparatus when recoeding no signal
JP3164220B2 (en) Recording and playback device
KR920003395Y1 (en) Screen automatically searching device for vtr
JPS5853062A (en) Fastforwarding device for disc player
KR970004629B1 (en) Auto-tracking apparatus of image recording and reproducing apparatus
KR890000153Y1 (en) Tape record and reproducing and detecting circuit
JPS6228493B2 (en)
KR890000162Y1 (en) Motor synchronizing circuit of double deck cassette
KR900008855Y1 (en) Double deck reproducing control apparatus
KR950010536Y1 (en) High speed circuit when no signal of vcr
KR850001750B1 (en) Repeating circuit for reproducing
JPH0522309B2 (en)
JPH0125126B2 (en)

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20020628

Year of fee payment: 12

LAPS Lapse due to unpaid annual fee