KR910004719Y1 - Dubbing circuit for vtr - Google Patents

Dubbing circuit for vtr Download PDF

Info

Publication number
KR910004719Y1
KR910004719Y1 KR2019860015663U KR860015663U KR910004719Y1 KR 910004719 Y1 KR910004719 Y1 KR 910004719Y1 KR 2019860015663 U KR2019860015663 U KR 2019860015663U KR 860015663 U KR860015663 U KR 860015663U KR 910004719 Y1 KR910004719 Y1 KR 910004719Y1
Authority
KR
South Korea
Prior art keywords
head
circuit
dubbing
switching integrated
terminal
Prior art date
Application number
KR2019860015663U
Other languages
Korean (ko)
Other versions
KR880008501U (en
Inventor
박영순
Original Assignee
삼성전자 주식회사
한형수
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사, 한형수 filed Critical 삼성전자 주식회사
Priority to KR2019860015663U priority Critical patent/KR910004719Y1/en
Publication of KR880008501U publication Critical patent/KR880008501U/en
Application granted granted Critical
Publication of KR910004719Y1 publication Critical patent/KR910004719Y1/en

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/00992Circuits for stereophonic or quadraphonic recording or reproducing
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B27/00Editing; Indexing; Addressing; Timing or synchronising; Monitoring; Measuring tape travel
    • G11B27/02Editing, e.g. varying the order of information signals recorded on, or reproduced from, record carriers
    • G11B27/022Electronic editing of analogue information signals, e.g. audio or video signals
    • G11B27/024Electronic editing of analogue information signals, e.g. audio or video signals on tapes

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Signal Processing Not Specific To The Method Of Recording And Reproducing (AREA)

Abstract

내용 없음.No content.

Description

스테레오 VTR의 더빙회로Dubbing Circuit of Stereo VTR

제 1 도는 본 고안의 회로도.1 is a circuit diagram of the present invention.

제 2 도는 본 고안의 각부 파형도.2 is a waveform diagram of each part of the present invention.

* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings

1 : 좌채널녹음앰프 2 : 우채널녹음앰프1: Left channel recording amplifier 2: Right channel recording amplifier

5 : 발진회로 IC : 스위칭집적소자5: oscillation circuit IC: switching integrated device

L-CH R/P : 좌채널녹음헤드 R-CH R/P : 우채널녹음헤드L-CH R / P: Left channel recording head R-CH R / P: Right channel recording head

F/E : 전체소거헤드 T1: 트랜스F / E: Total erase head T 1 : Trans

R-CH A/E : 우체널오디오 소거헤드 L-CH A/E : 좌채널오디오 소거헤드R-CH A / E: Post audio erase head L-CH A / E: Left channel audio erase head

본 고안은 스테레오 VTR에 있어서 한쪽 채널의 오디오 신호를 소거한 후 다른 신호를 녹음시킬 수 있도록 한 스테레오 VTR의 더빙회로에 관한 것이다.The present invention relates to a dubbing circuit of a stereo VTR in which the audio signal of one channel can be canceled and then the other signal can be recorded in the stereo VTR.

종래의 스테레오 VTR에 있어서도 오디오 부분의 더빙 동작을 행하지 못하고 이미 녹음된 오디오 신호를 좌,우 채널 모두 소거시킨 후 녹음 시키고자 하는 다른 오디오 신호를 녹음 하도록 되어 있었다.In the conventional stereo VTR, the audio portion cannot be dubbed, and the previously recorded audio signal is erased from the left and right channels, and then another audio signal to be recorded is recorded.

따라서 이미 녹음되어 있는 원음을 살리면서 새로운 오디오 신호를 녹음하여 또 다른 효과를 내지 못하게 되는 단점이 있었으며 이러한 문제를 해결하기 위하여 더빙 회로가 제공되어 있으나 이는 회로가 복잡하고 또한 고가인 관계로 실용화 하기에는 어려운 문제점이 있은 것이었다.Therefore, there was a drawback of not having another effect by recording a new audio signal while making use of the original sound already recorded. To solve this problem, a dubbing circuit is provided. However, since the circuit is complicated and expensive, it is difficult to put it to practical use. There was a problem.

본 고안은 이와같은 점을 감안하여 스테레오 VTR에서 간단한 회로로 한쪽 채널만 소거시킨후 더빙하고자 하는 오디오 신호를 녹음시킬수 있도록 한 스테레오 VTR의 더빙 회로로써 정상적인 녹음 동작시 좌우 채널을 통하여 녹음 동작을 행하도록 하고 더빙 동작시에는 스위칭 집적소자의 접점 절환으로 좌채널 오디오 소거헤드와 좌채널 녹음 헤드만 동작되도록 하여 좌채널에만 새로운 더빙음이 녹음 되도록 한 것이다.In view of the above, the present invention is a dubbing circuit of a stereo VTR that allows a simple circuit in the stereo VTR to erase only one channel and then record an audio signal to be dubbed. In the dubbing operation, only the left channel audio erasing head and the left channel recording head are operated by contact switching of the switching integrated device so that a new dubbing sound is recorded only on the left channel.

이를 첨부 도면에 의하여 상세히 설명하면 다음과같다.This will be described in detail with reference to the accompanying drawings.

제 1 도는 본 고안의 회로도로써 녹음전원(B)이 저항(R1)과 콘덴서(C1)를 거쳐 트랜지스터(Q1)의 베이스에 인가됨과 동시에 트랜스(T1)에 인가되게 연결하고 에미터가 저항(R2)을 통하여 접지된 트랜지스터(Q1)의 콜렉터측은 트랜스(T1)에 연결하며 트랜스(T1)와 트랜지스터(Q1)의 베이스는 콘덴서(C2)로 연결하여 발진회로(5)를 구성한다.1 is a circuit diagram of the present invention. The recording power source B is applied to the base of the transistor Q 1 through a resistor R 1 and a capacitor C 1 , and is connected to the transformer T 1 at the same time. the side of the collector of the transistor (Q 1) grounded through a resistor (R 2) connected to the transformer (T 1) and the transformer (T 1) and to the base of the transistor (Q 1) is connected to the capacitor (C 2) an oscillator circuit (5) is constituted.

콘덴서(C1)가 연결된 트랜스(T1)의 2차측 단자(①)에 가변저항(VR1) (VR2)을 연결하되 가변저항(VR2)에는 결합용 콘덴서(C5)를 통하여 좌채널 녹음앰프(1)신호가 좌채널 녹음헤드(L-CH R/P)에 인가되게 구성하고 가변저항(VR1)에는 결합용 콘덴서(C1)를 통하여 우채널 녹음앰프(2)의 신호가 스위칭 집적소자(IC)에 인가되게 구성한다.Has left through the capacitor (C 5) for coupling the capacitor (C 1) is, but connecting the variable resistor (VR 1) (VR 2) to the secondary terminal (①) of the associated transformer (T 1) a variable resistor (VR 2) The signal of the channel recording amplifier 1 is configured to be applied to the left channel recording head L-CH R / P, and the signal of the right channel recording amplifier 2 is connected to the variable resistor VR 1 through the coupling capacitor C 1 . Is applied to the switching integrated device (IC).

그리고 트랜스의 단자(②)는 스위칭집적소자(IC)의 단자(h)에서 연결하고 트랜스(T1)의 단자(③)는 콘덴서(C8)을 통하여 좌채널 오디오 소거헤드(L-CH A/E)를 연결함과 동시에 콘덴서(C7)를 통하여 스위칭 집적소자(IC)의 단자(i)를 연결 구성한다.The terminal (②) of the transformer is connected at the terminal (h) of the switching integrated circuit (IC), and the terminal (③) of the transformer (T 1 ) is connected to the left channel audio cancellation head (L-CH A) through the condenser (C 8 ). / E) and the terminal (i) of the switching integrated device (IC) through the condenser (C 7 ).

스위칭 집적소자(IC)의 단자(a)에는 우채널 녹음헤드(R-CH R/P)를 연결하고 단자(c)에는 전체 소거헤드(FULL ERASE : F/E)를 연결하며 단자(e)에는 우채널 오디오 소거헤드(R-CH A/E)를 연결 구성한다.The right channel recording head (R-CH R / P) is connected to terminal (a) of the switching integrated device (IC), and the full erasing head (F / E) is connected to terminal (c). The right channel audio cancellation head (R-CH A / E) is connected.

그리고 스위칭 집적소자(IC)의 단자(b) (d) (f)에는 임피던스 매칭용 코일(L1) (L2) (L3)을 연결 구성하며 더빙전원(R')은 다이오드(D1)를 통하여 발진회로(5)에 인가하고 다이오드(D2)를 통하여 스위칭 집적소자(IC)에 인가되게 구성한다.Impedance matching coils L 1 , L 2 , and L 3 are connected to terminals b, d, and f of the switching integrated device IC, and the dubbing power source R ′ is a diode D 1. ) it is configured to be applied to the switching integrated devices (IC) through the oscillating circuit (applied to the 5) and a diode (D 2) through the.

이때 스위칭 집적소자(IC)는 정상적인 녹음 동작시 단자 (g) (a) (h) (c) (i) (e)가 연결되고 더빙전원(B")인가시에는 단자 (g) (b) (h) (d) (i) (f)가 연결되게 구성한다.At this time, the switching integrated device (IC) is connected to the terminal (g) (a) (h) (c) (i) (e) during normal recording operation and the terminal (g) (b) when the dubbing power supply (B ") is applied. (h) (d) (i) (f) are configured to be connected.

이와같이 구성된 본 고안에서 제 1 도는 본 고안의 회로도로써 더빙 동작이 아닌 정상적인 녹음 동작을 행하려고 녹음 전원(B")은 발진회로(5)에 인가시키게 되면 콘덴서(C1) (C2)와 저항(R1)에 의한 시정수로 트랜지스터(Q1)의 "온""오프"를 제어하여 트랜지스터(T1)로 70 KHZ의 주파수를 출력시키게 된다.In the present invention configured as described above, FIG. 1 is a circuit diagram of the present invention, when a recording power source B ″ is applied to the oscillation circuit 5 to perform a normal recording operation rather than a dubbing operation, the capacitor C 1 (C 2 ) and a resistor. The time constant by R 1 controls the " on "" off " of transistor Q 1 to output a frequency of 70 KHZ to transistor T 1 .

트랜스(T1)의 단자(①)에서 출력되는 제 2 도의 (A)와 같은 주파수는 콘덴서(C4)와 가변저항(VR1)을 통한 후 접점(g) (a)이 연결된 스위칭집적소자(IC)를 통하여 우채널 녹음헤드(R-CH R/P)에 인가되므로써 우채널에 녹음 동작이 행하여지며 트랜스(T1)의 단자(②)에서 출력되는 제 2b 도와 같은 주파수는 접점(h) (c)이 연결된 스위칭 집적소자(IC)를 통하여 전체소거 헤드(F/E)에 인가되므로 비데오 오디오 신호를 소거시키게 된다.The same frequency as (A) of FIG. 2 output from the terminal (①) of the transformer (T 1 ) is a switching integrated device connected to the contact point (g) (a) through the capacitor (C 4 ) and the variable resistor (VR 1 ). The recording operation is performed on the right channel by being applied to the right channel recording head (R-CH R / P) through (IC), and the frequency equal to the 2b degree output from the terminal (②) of the transformer T 1 is the contact point (h). (c) is applied to the entire erasing head (F / E) through the switching integrated device (IC) is connected to cancel the video audio signal.

또한 트랜스(R1)의 단자(③)에서 출력되는 제 2c 도와 같은 주파수는 콘덴서(C7)를 통과한 후 접점 (i) (e)인 연결된 스위칭 집적소자(IC)를 통하여 우채널 오디오 소거헤드(R-CH A/E)에 인가되므로써 우채널의 오디오 신호를 소해주게 된다.In addition, the same frequency as that of the 2c degree output from the terminal ③ of the transformer R 1 passes through the capacitor C 7 and then the right channel audio is canceled through the connected switching integrated device IC, which is the contact (i) (e). It is applied to the head (R-CH A / E) to dissipate the audio signal of the right channel.

이때 제 2c 도와 같은 주파수는 콘덴서(C8)를 통하여 좌채널 오디오 소거헤드(L-CH A/E)에 인가되어지며 제 2a 도와 같은 주파수는 가변저항(VR2)을 변저항(E)좌채널 녹음헤드(L-CH R/P)에 인가된다.At this time, the same frequency as the 2c diagram is applied to the left channel audio erase head L-CH A / E through the condenser C 8 , and the same frequency as the 2a diagram changes the variable resistor VR 2 to the left side of the variable resistor E. It is applied to the channel recording head (L-CH R / P).

그러므로 좌,우 채널로 녹음된 오디오 신호가 지워지고 새로운 오디오 신호가 녹음되어 지는 것이며 이때에는 좌,우 채널로 동시에 같은 내용의 오디오 신호가 녹음되어지게 된다.Therefore, the audio signal recorded in the left and right channels is deleted and a new audio signal is recorded. In this case, the same audio signal is simultaneously recorded in the left and right channels.

그러나 좌채널로 더빙시키고자 하는 오디오 신호를 녹음 시키고자 하면 더빙 전원(B")이 제 2g 도와 같이 인가시켜 주어야 하며 이러한 더빙전원(B")이 다이오드(D1)를 통하여 발진회로(5)를 동작시키게 되고 다이오드(D2)를 통하여는 스위칭 집적소자(IC)에 인가되어 단자(g) (b) (h) (d) (i) (f)로 연결되어진다.However, when intended to record the audio signal to party dubbed in the left channel and dubbing power (B "), this need was applied As shown in Fig claim 2g, and these dubbing power (B" oscillation circuit 5 through a) the diode (D 1) Is applied to the switching integrated device (IC) through the diode (D 2 ) is connected to the terminals (g) (b) (h) (d) (i) (f).

이러한 동작과 함께 좌채널 녹음앰프(1)와 우채널 녹음앰프(2)가 동작하게 된다.With this operation, the left channel recording amplifier 1 and the right channel recording amplifier 2 operate.

따라서 좌채널 녹음헤드(L-CH R/P)에는 콘덴서(C2)를 통하여 좌채널 녹음앰프(1)신호가 인가되므로써 좌채널에는 오디오 신호가 기록되어지며 우채널 녹음헤드(R-CH R/P)에는 우채널 녹음앰프(2)가 동작되어도 스위칭 집적소자(IC)에 의하여 제 2d 도와 같이 인가되지 않으므로 우채널에는 기록 동작이 행하여지지 않게 된다.Therefore, the left channel recording amplifier (1) signal is applied to the left channel recording head (L-CH R / P) through the condenser (C 2 ) so that the audio signal is recorded on the left channel and the right channel recording head (R-CH R). In the / P), even though the right channel recording amplifier 2 is operated, it is not applied by the switching integrated circuit IC as the 2d diagram, so that the recording operation is not performed on the right channel.

그리고 전체소거 헤드(F/E)와 우채널 오디오 소거헤드(R-CH A/E)에는 스위칭 집적소자(IC)에 의하여 제 2e,f 도와 같이 신호가 인가되지 않으므로써 비데오 신호와 오디오 신호가 소거되지 않게 된다.In addition, the video signal and the audio signal are not applied to the entire erasing head F / E and the right channel audio erasing head R-CH A / E by the switching integrated circuit IC as shown in FIG. It will not be erased.

그러나 좌채널로 녹음 동작을 행하기 위해서는 행하기 위해서는 좌채널 오디오 소거헤드(L-CH A/E)가 동작하여야 되는데 이는 콘덴서(C5)를 통해 발진 주파수가 인가되므로 좌채널의 녹음 동작앞에 오디오 신호를 소거시켜 주게된다.However, in order to perform in order to perform the recording operation with the left channel left audio erasing there is a head (L-CH A / E) to be the operation which an audio before recording operation of the left channel, so that the oscillation frequency is applied through a capacitor (C 5) To cancel the signal.

그리고 코일(L1) (L2) (L3)은 의사헤드(DUMMY-HEAD)로 발진회로(5)의 임피던스 매칭용으로 사용된다.The coils L 1 , L 2 , and L 3 are pseudo heads DUMMY-HEAD, which are used for impedance matching of the oscillation circuit 5.

이상에서와 같이 고안은 더빙시 더빙전원(B")으로 발진회로(5)를 동작시킴과 동시에 스위칭 집적소자(IC)의 접점을 절환시켜 우채널의 오디오 신호는 그대로 출력되고 좌채널의 오디오 신호는 기존에 녹음된 신호는 지워지고 새로이 더빙시키고자 하는 오디오 신호가 녹음되도록 한 것으로써 스테레오 VTR에서 간단한 회로의 사용으로 좌채널에만 새로운 오디오 신호를 녹음 시킬수 있어 새로운 음향 효과등을 손쉽게 낼수 있는 것이다.As described above, the invention operates the oscillation circuit 5 with the dubbing power source B "at the time of dubbing and simultaneously switches the contact point of the switching integrated device IC so that the right channel audio signal is output as it is and the left channel audio signal. The existing recorded signal is erased and the new audio signal to be dubbed is recorded. By using a simple circuit in the stereo VTR, a new audio signal can be recorded only on the left channel so that new sound effects can be easily produced.

Claims (1)

발진회로(5)의 트랜스(T1)의 단자(①)에 좌채널 녹음헤드(L-CH R/P)를 연결함과 동시에 가변저항(VR1) (VR2)과 좌채널 녹음앰프(1)및 우채널 녹음앰프(2)를 통하여 스위칭 집적소자(IC)를 연결하고 단자(②)에는 우채널 녹음헤드(R-CH R/P)와 전체소거 헤드(F/E)및 우채널 오디오 소거헤드(R-CH R/P)가 연결된 스위칭 집적회로(IC)를 연결하며 단자(③)에는 좌채널 오디오 소거헤드(L-CH A/E)를 통하여 스위칭 집적소자(IC)를 연결한후 더빙전원(B")이 다이오드(D1) (D2)를 통하여 발진회로(5)와 코일(L1) (L2) (L3)이 선택되는 스위칭 집적소자(IC)에 인가되게 구성한 스테레오 VTR의 더빙회로.Connect the left channel recording head (L-CH R / P) to the terminal (①) of the transformer (T 1 ) of the oscillation circuit (5) and at the same time the variable resistor (VR 1 ) (VR 2 ) and the left channel recording amplifier ( 1) and a switching integrated device (IC) through a right channel recording amplifier (2), and a right channel recording head (R-CH R / P), an entire erasing head (F / E) and a right channel at a terminal (②). Connect the switching integrated circuit (IC) to which the audio canceling head (R-CH R / P) is connected, and connect the switching integrated device (IC) to the terminal (③) through the left channel audio erasing head (L-CH A / E). After that, the dubbing power source B ″ is applied to the switching integrated circuit IC in which the oscillation circuit 5 and the coils L 1 , L 2 , and L 3 are selected through the diode D 1 and D 2 . The dubbing circuit of the stereo VTR configured so that it becomes.
KR2019860015663U 1986-10-13 1986-10-13 Dubbing circuit for vtr KR910004719Y1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019860015663U KR910004719Y1 (en) 1986-10-13 1986-10-13 Dubbing circuit for vtr

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019860015663U KR910004719Y1 (en) 1986-10-13 1986-10-13 Dubbing circuit for vtr

Publications (2)

Publication Number Publication Date
KR880008501U KR880008501U (en) 1988-06-29
KR910004719Y1 true KR910004719Y1 (en) 1991-07-01

Family

ID=19256252

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019860015663U KR910004719Y1 (en) 1986-10-13 1986-10-13 Dubbing circuit for vtr

Country Status (1)

Country Link
KR (1) KR910004719Y1 (en)

Also Published As

Publication number Publication date
KR880008501U (en) 1988-06-29

Similar Documents

Publication Publication Date Title
KR910004719Y1 (en) Dubbing circuit for vtr
US4504874A (en) Tape recorder
JPS5814410Y2 (en) Tape recorder erasing device
JPS6023782Y2 (en) Queue signal generator in tape recorder
JPS5824259Y2 (en) tape recorder
JPS5850484Y2 (en) magnetic recording and reproducing device
SU1397965A1 (en) Apparatus for magnetic recording and reproduction
JPS5853689Y2 (en) Tape recorder muting device
KR890006615Y1 (en) Automatic switch recording circuit
JPH0351762Y2 (en)
JPS5935862Y2 (en) Erase head switching circuit
JPS5890513U (en) Recording/playback device
JPS6141195Y2 (en)
KR850003060Y1 (en) Non-signal control circuit
JPS587473Y2 (en) Magnetic head circuit of magnetic recording device
KR910002031Y1 (en) Remaining signal removal circuit on viss rocording
JPS5817506A (en) Tape recorder
JPS61134905A (en) Bias oscillating device
JPS58118515U (en) amplifier unit
JPS60166820U (en) tape recorder
JPS558643A (en) Automatic level control circuit of magnetic recording and reproducing device
JPS6120204A (en) Recording/reproducing switching circuit of cassette tape recorder
JPS5939497U (en) Control signal generation circuit
JPS59103523A (en) Dc voltage supplying device
JPS5766514A (en) Recording and reproduction switching circuit of tape recorder

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 19961231

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee